• 제목/요약/키워드: Pll

검색결과 953건 처리시간 0.033초

Dual Band PLL Synthesizer Module(SMD형) 개발에 관한 연구 (Development of Dual Band Synthesizer Module(SMD Type))

  • 윤종남
    • 마이크로전자및패키징학회지
    • /
    • 제9권1호
    • /
    • pp.15-20
    • /
    • 2002
  • 본 연구에서는 Dual Band휴대폰 전화기의 핵심부품인 Dual Band PLL Module의 무선회로 설계 기술, 초소형 설계기술, 표면실장기술, 소형화 SMD기술, Test기술 및 설계기반 마련 및 대외 경쟁력 있는 Dual PLL Module의 초소형화 기술을 확보하였다.

  • PDF

3차 PLL SYSTEM에서의 flicker noise 분석 (Flicker noise analysis in the third-order of the PLL system)

  • 김형도;김경복;오용선;조형래
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1999년도 추계종합학술대회
    • /
    • pp.230-235
    • /
    • 1999
  • 본 논문에서는 PLL 시스템의 보다 실제적인 모델인 3차 시스템을 통하여 저주파 대역에서 문제가 되는 flicker noise가 어떠한 양상을 나타내는가를 알아보려 한다. 3차에서 해석의 복잡성으로 그 수학적 분석의 난해함을 나타내지만 최적화 된 2차 필터를 통한 pseudo -damping factor의 도입으로 전체적인 flicker variance의 해석이 용이하도록 시도하였다. 3차에서의 flicker variance의 수식적인 유도를 보이고 이를 2차 시스템에서 발생되는 flicker noise 에 대한 variance와 비교 하려한다

  • PDF

FPGA를 이용한 DSC-PLL 설계 및 실험 (DSC-PLL Design and Experiments Using a FPGA)

  • 조종민;서재학;차한주
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 전력전자학술대회 논문집
    • /
    • pp.281-282
    • /
    • 2014
  • 본 논문은 FPGA 기반의 DSC-PLL(Delayed Signal Cancellation - Phase Locked Loop)을 설계하고, 왜곡된 3상전압 조건에서 위상추종결과를 비교실험 하였다. FPGA 구현 알고리즘은 Matlab/Simulink와 연동된 System Generator를 이용하여 DSC-PLL 모델을 설계하고, Verilog HDL 코드로 변환 하였다. 불평형 및 고조파를 포함한 왜곡된 3상 전압 조건에서 FPGA에 구현된 DSC-PLL과 SRF-PLL (Synchronous Reference Frame - Phase Locked Loop)의 d-q축 고조파 감쇠특성 및 위상추종능력을 실험을 통해 비교하였다. DSC-PLL은 약 5.44ms 이내에 d-q축 고조파 성분을 제거함으로써 정상분 기본파 전압의 위상을 빠르게 추종하는 것을 검증하였다.

  • PDF

데이터링크 통신을 위한 PLL 주파수합성기 설계 (Design of PLL Frequency Synthrsizer for Data Link Communication)

  • 권상철;강경식
    • 대한안전경영과학회지
    • /
    • 제17권3호
    • /
    • pp.377-381
    • /
    • 2015
  • For the first time, PLL frequency synthesizer using DDS was adapted for the data link communication system which should fast transmit and receive each other with the correct information and fast Hopping System. It is inevitable to lost the synchronization by slow lock time about PLL and no cut off the noise. This paper propose the design of PLL frequency synthesizer which can make 800MHz frequency range. The PLL frequency synthesizer has three high qualities those are frequency accuracy, fast lock time and outstanding phase noise.

가상 2상 방식을 사용한 단상 PLL 알고리즘의 성능 비교 (Performance Comparison of Single-Phase PLL Algorithms Using Virtual 2-Phase Strategy)

  • 이용석;지준근
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 추계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.226-228
    • /
    • 2006
  • This paper presents a comparative study of single-phase PLL algorithms using virtual 2-phase strategy. Simulation and experimental results, including operation of the PLL structures introduced in reference papers, are presented to allow a performance comparison of the PLL algorithms.

  • PDF

공진형 고주파 인버터에서의 공진주파수 추적을 위한 PLL 기법 (PLL Technique for Resonant Frequency Trancking in High Frequency Resonant Inverters)

  • 김학성
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.368-371
    • /
    • 2000
  • The PLL(Phase-Locked Loop) techniques re employed to make the switching frequency of a resonant inverter follow the resonant frequency which may vary due to the load variations during operation. The conventional design guide of PLL is not suitable in these case since the inverter characteristics are not considered. In this paper the phase characteristics of a resonant inverter is analysed and added to the closed loop. And the design of PLL with digital phase detector is illustrated for the output frequency to track the resonant frequency of the inverter.

  • PDF

그리드 동기형 PLL의 위상오차 개선 (Improvement of PLL Phase Error for Grid Synchronization)

  • 이치환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 전력전자학술대회 논문집
    • /
    • pp.508-509
    • /
    • 2012
  • 그리드 연계 인버터의 주파수 위상 동기를 위해 사용하는 SRF PLL의 입력함수를 Vq및 Vd 전압을 복합적으로 사용하여 응답특성을 개선시켰다. 기존의 SRF PLL에서 Vq만을 이용한 구조는 위상범위 [$-{\pi}/2$, ${\pi}/2$]에서만 선형 동작이 가능하지만, 제안된 구조는 $2{\pi}$ 영역 모두에서 선형 동작이 가능토록 하였다. 시뮬레이션으로 위상차 ${\pi}$에서 기존 SRF PLL의 부동작을 확인하고 제안된 방법의 속응성을 보였다.

  • PDF

삼상유도전동기의 속도제어를 위한 PLL System의 개선에 관한 연구 (A study on the improvement of PLL system for three phase induction motor speed control)

  • 정연택;이성용
    • 전기의세계
    • /
    • 제30권12호
    • /
    • pp.832-837
    • /
    • 1981
  • The study of PLL System to control the Speed of three phase induction motor is described. By solving some problems of conventional PLL system, the system has ability to be easily locked under any conditions. In order to study response velocity and stability of system, this paper presents different filter types and methods of determination of time constant.

  • PDF

GHz급 charge-pump PLL응용을 위한 루프 필터 설계 (Design loop-filter for GHz-range charge-pump PLL)

  • 정태식;전상오
    • 전자공학회논문지C
    • /
    • 제34C권11호
    • /
    • pp.76-85
    • /
    • 1997
  • Charge-pump loop filter was designed using GaAs MESFET for GHz-range PLL system applications. Characteristics of charge-pump loop filter and stability of charge-pump PLL, system were analyzed. Performance specifications were defined and a charge-pump loop filter was designed that satisfies these specifications.

  • PDF

주파수 변동시 불평형 전압에 강인한 DSC-PLL 설계 연구 (The Design of Robust DSC-PLL under Distorted Grid Voltage Contained Unbalance on Frequency Variation)

  • 이재도;차한주
    • 전기학회논문지
    • /
    • 제67권11호
    • /
    • pp.1447-1454
    • /
    • 2018
  • In this paper, the design of robust DSC-PLL(Delayed Signal Cancellation Phase Locked Loop) is proposed for coping with frequency variation. This method shows significant performance for detection of fundamental positive sequence component voltage when the grid voltage is polluted by grid unbalance and frequency variation. The feedback frequency estimation of DSC-PLL is tracking the drift in the phase by unbalance and frequency variation. The robust DSC PLL is to present the analysis on method and performance under frequency variations. These compensation algorithms can correct for discrepancies of changing the frequency within maximum 193[ms] and improve traditional DSC-PLL. Linear interpolation method is adopted to reduce the discretized errors in the digital implementation of the PLL. For verification of robust characteristic, PLL methods are implemented on FPGA with a discrete fixed point based. The proposed method is validated by both Matlab/Simulink and experimental results based on FPGA(XC7Z030).