• 제목/요약/키워드: Pll

검색결과 953건 처리시간 0.025초

무정전전원장치에 적합한 주파수 제한기와 안티 와인드업을 가지는 새로운 3상 전원각 정보 추출 방식 (New 3-Phase Phase Locked Loop(PLL) Strategy Haying Frequency Limiter and Anti-windup Suitable to Uninterruptible Power Supply)

  • 지준근
    • 한국산학기술학회논문지
    • /
    • 제7권6호
    • /
    • pp.1086-1091
    • /
    • 2006
  • 본 논문에서는 정상분을 추출하여 이용하는 기존의 PLL 방식을 무정전전원장치에 적합한 형태로 개선한 PLL 방식을 제안하였다. 제안된 PLL 방식은 기존의 PI 제어기에 주파수 제한기(limiter)와 안티 와인드업(anti-windup)을 추가하였다. 이것의 기본적인 동작 원리는 기존의 방법들과 같지만, 차이점은 주파수 제한기의 삽입으로 인하여 주파수 변동률을 일정한 범위 내에서 제한할 수 있다는 것이다. 기존의 PLL 방법과 제안된 주파수를 제한한 PLL 방법의 차이를 알아보기 위하여 동적 전압 보상기로 전압을 보상하는 컴퓨터 시뮬레이션을 하였고, 결과적으로 제안된 주파수를 제한한 PLL 방법이 무정전전원장치에 적합함을 입증하였다.

  • PDF

Locking 상태 표시기를 이용한 저잡음 고속 위상고정 루프 (A Fast Lock and Low Jitter Phase Locked Loop with Locking Status Indicator)

  • 최영식;한대현
    • 한국정보통신학회논문지
    • /
    • 제9권3호
    • /
    • pp.582-586
    • /
    • 2005
  • 본 논문은 locking 상태에 따라서 루프대역폭이 변화하는 Phase Locked Loop (PLL)의 구조를 제안하였다. 제안한 PLL은 기본적인 PLL 블록과 NOR Gate, Inverter, Capacitor, 그리고 Schmitt trigger로 이루어진 Locking Status Indicator(LSI) 블록으로 구성되었다. LSI는 Loop Fille.(LF)에 공급되는 전류와 저항 값을 locking 상태에 따라 변화시켜서 unlock이 되면 넓은 루프대역폭 가지는 PLL로, lock이 되면 좁은 루프대역폭을 가지는 PLL로 동작하도록 한다. 이러한 구조의 PLL은 짧은 locking 시간과 저 잡음의 특성을 동시에 만족시킬 수 있다. 제안된 PLL은 Hynix CMOS $0.35{\mu}m$ 공정으로 Hspice 시뮬레이션 하였으며 40us의 짧은 locking 시간과 -76.1dBc 크기의 spur를 가진다.

디지털 록인앰프를 이용한 비정현 계통하에서 강인한 PLL 방법 (A Robust PLL Technique Based on the Digital Lock-in Amplifier under the Non-Sinusoidal Grid Conditions)

  • 아쉬라프 모하마드 노만;칸 아마드 레이안;최우진
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 추계학술대회
    • /
    • pp.104-106
    • /
    • 2018
  • The harmonics and the DC offset in the grid can cause serious synchronization problems for grid connected inverters (GCIs) which leads not able to satisfy the IEEE 519 and p1547 standards in terms of phase and frequency variations. In order to guarantee the smooth and reliable synchronization of GCIs with the grid, Phase Locked Loop (PLL) is the crucial element. Typically, the performance of the PLL is assessed to limit the grid disturbances e.g. grid harmonics, DC Offset and voltage sag etc. To ensure the quality of GCI, the PLL should be precise in estimating the grid amplitude, frequency and phase. Therefore, in this paper a novel Robust PLL technique called Digital Lock-in Amplifier (DLA) PLL is proposed. The proposed PLL estimate the frequency variations and phase errors accurately even in the highly distorted grid voltage conditions like grid voltage harmonics, DC offsets and grid voltage sag. To verify the performance of proposed method, it is compared with other six conventional used PLLs (CCF PLL, SOGI PLL, SOGI LPF PLL, APF PLL, dqDSC PLL, MAF PLL). The comparison is done by simulations on MATLAB Simulink. Finally, the experimental results are verified with Single Phase GCI Prototype.

  • PDF

초 광대역용 PLL 설계에 관한 연구 (A Study on PLL Design for Ultra Wideband)

  • 이용우;이일규;오승엽
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권4호
    • /
    • pp.193-198
    • /
    • 2010
  • 본 연구에서는 초 광대역에서 적용 가능한 저위상 잡음 PLL의 구조개선, 회로 보완, 설계 및 구현 방법 개선 등을 통해 초 광대역에서 저위상 잡음 특성을 갖는 PLL을 분석하고 성능 요구 규격을 만족하는 PLL 구현에 대해 소개하였다. 시뮬레이션을 통해 초 광대역 시스템용 PLL의 파워 특성, 위상잡음, 하모닉 특성 등을 분석하였고 이를 토대로 저위상 잡음을 갖는 PLL을 구현하였다. 성능 측정결과를 통해 제시한 요구 규격을 만족 시키는 PLL의 구현을 확인하였다.

무정전전원장치에 적합한 새로운 전원각 정보 추출 기술 (A New Phase Locked Loop(PLL) Strategy Suitable to UPS)

  • 지준근
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2004년도 춘계학술대회
    • /
    • pp.198-202
    • /
    • 2004
  • 본 논문에서는 전력 품질 기기의 제어에 있어서 필수적 요소라고 할 수 있는 전원각을 찾는 방법 중에서 PLL에 관하여 기존의 방식들을 먼저 알아보고, UPS 시스템에 적용하기에 적합한 새로운 PLL 방식을 제안하며, 컴퓨터 시뮬레이션을 통해 기존의 방식과의 성능 비교를 통해서 제안된 새로운 PLL 방식의 우수성을 입증한다. 본 논문에서는 기존의 정상분을 추출하여 이용하는 PLL 방식을 UPS에 적합한 형태로 개선한 주파수를 제안한 PLL 방식을 제안하였다. 이 PLL 방식은 기존의 PI 제어기에 주파수 제한기(limiter)와 안티 와인드업(anti-wind up)을 추가하였다. 이것의 기본적인 동작 원리는 기존의 방법들과 같지만, 차이점은 주파수 제한기의 삽입으로 인하여 주파수 변동률을 일정한 범위 내에서 제한할 수 있다는 것이다. 기존의 PLL 방법과 본 논문에서 제안된 주파수를 제한한 PLL 방법의 차이를 알아보기 위하여 동적 전압 보상기로 전압을 보상하는 시뮬레이션을 하였고, 결과적으로 제안된 주파수를 제한한 PLL 방법이 기존의 PLL 방법보다 UPS에 적합함을 입증하였다.

  • PDF

OFDM/FH 통신시스템에 사용되는 주파수 합성기의 특성과 통신 성능 분석 (Communication Performance Analysis and Characteristics of Frequency Synthesizer in the OFDM/FH Communication System)

  • 이영선;유흥균
    • 한국전자파학회논문지
    • /
    • 제14권8호
    • /
    • pp.809-815
    • /
    • 2003
  • OFDM/FH 시스템 등 고속 호핑을 요구하는 통신 시스템에서는 빠른 스위칭 속도와 낮은 위상잡음을 갖는 주파수 합성기가 필요하다. 본 논문에서는 기존의 PLL 주파수 합성기와 DH-PLL 주파수 합성기의 위상잡음과 스위칭 속도를 비교하고, OFDM/FH 시스템에 미치는 영향을 분석하였다. DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기에 비해 회로의 복잡도와 많은 전력 소모를 갖지만, 빠른 스위칭 속도를 갖고 있다. 일정한 루프필터 대역 하에서 위상잡음과 스위칭 속도가 반비례 관계를 갖고 있는 기존의 PLL 주파수 합성기와는 달리 DH-PLL 주파수 합성기는 매우 빠른 스위칭 속도와 낮은 위상잡음을 동시에 얻을 수 있다. 결과적으로 동일한 호핑 속도 요구를 만족해야 하는 경우 DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기보다 더 빠른 스위칭 속도와 더 적은 SNS손실을 얻을 수 있어 OFDM/FH 시스템 성능을 향상시킬 수 있다.

전압 불평형 계통을 위한 PLL 제어기 (A PLL Controller for Unbalanced Grid Voltage)

  • 이치환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 전력전자학술대회 논문집
    • /
    • pp.43-44
    • /
    • 2013
  • 정상분과 역상분의 전압이 존재하는 삼상 계통의 전압 불평형은 dq 변환에서 맥동전압 성분을 발생시킨다. 인버터의 동작을 위한 PLL의 위상 추적 능력은 맥동 전압에 의해 감소하게 된다. 정상분과 역상분의 분리를 통해 맥동 성분의 제거가 가능하지만 복잡한 PLL 구성을 갖는다. 본 연구는 불평형 상태에서 발생하는 dq 성분의 주파수가 기본파의 짝수 배만 존재하는 성질을 이용하여 comb 필터를 PLL 제어기에 적용하였다. 전압 불평형 및 고조파 성분에 대해서도 맥동 없는 dq 전압 획득이 가능하다. 기본 PLL 제어기에 단순 시간지연의 comb 필터로 견실한 PLL 제어기가 얻어진다. 제안된 PLL 제어기는 시뮬레이션으로 성능을 확인하였다.

  • PDF

PCS용 PLL Module(SMD형) 개발에 관한 연구 (Development of PLL Module for PCS)

  • 이재영
    • 마이크로전자및패키징학회지
    • /
    • 제4권2호
    • /
    • pp.63-70
    • /
    • 1997
  • 본 연구에는 휴대용 전화기의 핵심부품인 PLl Module의 초소형화 설계기술 표면실 장기술, 고주파 설계기술, 소형화 SMD 기술, Test 기술 및 PLL Module 활용기술 등을 개 발하였으며 차세대 Digital PLL Module의 설계기반 마련 및 대외 경쟁력 있는 PLl Module 의 초소형화 기술을 확보하였다.

무정전전원장치에 적합한 주파수 제한기와 안티 와인드업을 가지는 PLL 방식 (PLL Strategy Hating Frequency Limiter and Anti-windup Suitable to UPS)

  • 지준근;김효성;설승기;김경환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(2)
    • /
    • pp.778-782
    • /
    • 2004
  • 본 논문에서는 전력 품질 기기의 제어에 있어서 필수적 요소라고 할 수 있는 전원각을 찾는 방법중에서 PLL(Phase Locked Loop)에 관하여 기존의 방식들을 먼저 알아보고, 정상분을 추출하여 이용하는 기존의 PLL 방식을 무정전전원장치에 적합한 형태로 개선한 주파수를 제한한 PLL 방식을 제안하였다. 제안된 PLL 방식은 기존의 PI 제어기에 주파수 제한기(limiter)와 안티 와인드업(anti-windup)을 추가하였다. 이것의 기본적인 동작 원리는 기존의 방법들과 같지만, 차이점은 주파수 제한기의 삽입으로 인하여 주파수 변동률을 일정한 범위 내에서 제한할 수 있다는 것이다. 기존의 PLL 방법과 본 논문에서 제안된 주파수를 제한한 PLL 방법의 차이를 알아보기 위하여 동적 전압 보상기로 전압을 보상하는 시뮬레이션을 하였고, 결과적으로 제안된 주파수를 제한한 PLL 방법이 기존의 PLL 방법보다 UPS에 적합함을 입증하였다.

  • PDF