• 제목/요약/키워드: PLL design

검색결과 299건 처리시간 0.025초

초 광대역에 적용 가능한 저위상 잡음 PLL 설계에 관한 연구 (A Study on Low Phase Noise PLL Design for Ultra Wideband)

  • 심용섭;이일규;이용우;오승엽
    • 한국위성정보통신학회논문지
    • /
    • 제5권1호
    • /
    • pp.17-21
    • /
    • 2010
  • 본 연구에서는 초 광대역에서 적용 가능한 저위상 잡음 PLL의 구조개선, 회로 보완, 설계 및 구현 방법 개선 등을 통해 초 광대역에서 저위상 잡음 특성을 갖는 PLL을 분석하고 성능 요구 규격을 만족하는 PLL 구현에 대해 소개하였다. 먼저 에질런트사의 ADS(Advanced Designed System)를 이용한 시뮬레이션을 통해 초 광대역 시스템용 PLL의 파워 특성, 위상잡음, 하모닉 특성 등을 분석하였고 분석 결과를 요구 규격과 비교하였다. 이를 토대로 저위상 잡음을 갖는 PLL을 구현하였다. 성능 측정결과를 통해 제시한 요구 규격을 만족 시키는 PLL의 구현을 확인하였다. 본 PLL은 초 광대역을 사용하는 서비스의 트랜시버에 유용하게 쓰일 것이다.

PLL을 이용한 Ku-Band 주파수 합성기 설계 및 제작에 관한 연구 (A Study on the Design and Implementation of Ku-Band Frequency Synthesizer by using PLL)

  • 이일규;민경일;안동식;오승협
    • 한국통신학회논문지
    • /
    • 제19권10호
    • /
    • pp.1872-1879
    • /
    • 1994
  • Ku-Band주파수 합성기를 PLL과 주파수 체배 방법을 이용하여 설계 및 제작하였다. 안정된 약 1 GHz의 주파수를 합성하기 위해 PLL 회로의 설계 과정 및 동작 특성을 제어이론을 바탕으로 고찰하였다. 안정된 약 1 GHz PLL 회로에 주파수 2 체배기, 주파수 8 체배기를 연결하여 Ku-Band 주파수를 합성하였다. 실험결과를 통하여 Ku-Band 주파수 합성기 설계 방법의 타당성을 확인하였다.

  • PDF

초 광대역용 PLL 설계에 관한 연구 (A Study on PLL Design for Ultra Wideband)

  • 이용우;이일규;오승엽
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권4호
    • /
    • pp.193-198
    • /
    • 2010
  • 본 연구에서는 초 광대역에서 적용 가능한 저위상 잡음 PLL의 구조개선, 회로 보완, 설계 및 구현 방법 개선 등을 통해 초 광대역에서 저위상 잡음 특성을 갖는 PLL을 분석하고 성능 요구 규격을 만족하는 PLL 구현에 대해 소개하였다. 시뮬레이션을 통해 초 광대역 시스템용 PLL의 파워 특성, 위상잡음, 하모닉 특성 등을 분석하였고 이를 토대로 저위상 잡음을 갖는 PLL을 구현하였다. 성능 측정결과를 통해 제시한 요구 규격을 만족 시키는 PLL의 구현을 확인하였다.

공진형 고주파 인버터에서의 공진주파수 추적을 위한 PLL 기법 (PLL Technique for Resonant Frequency Trancking in High Frequency Resonant Inverters)

  • 김학성
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.368-371
    • /
    • 2000
  • The PLL(Phase-Locked Loop) techniques re employed to make the switching frequency of a resonant inverter follow the resonant frequency which may vary due to the load variations during operation. The conventional design guide of PLL is not suitable in these case since the inverter characteristics are not considered. In this paper the phase characteristics of a resonant inverter is analysed and added to the closed loop. And the design of PLL with digital phase detector is illustrated for the output frequency to track the resonant frequency of the inverter.

  • PDF

Double-PLL을 이용한 홀 센서 기반 PMSM 제어의 위치 추정 성능 개선 (Performance Improvement of Position Estimation by Double-PLL Algorithm in Hall Sensor based PMSM Control)

  • 이송철;정영석
    • 전력전자학회논문지
    • /
    • 제22권3호
    • /
    • pp.270-275
    • /
    • 2017
  • This paper proposes a double-phase-locked-loop (PLL) to improve the performance of position estimation in hall sensor-based permanent magnet synchronous motor control. In hall sensor-based control, a PLL is normally used to estimate the rotor position. The proposed Double-PLL consists of two PLLs, including a reset type integrator. The motor control is more accurate and has better performance than conventional PLL, such as a small estimated position ripple. The validity of the proposed algorithm is verified by simulations and experiments.

Design of a High-performance High-pass Generalized Integrator Based Single-phase PLL

  • Kulkarni, Abhijit;John, Vinod
    • Journal of Power Electronics
    • /
    • 제17권5호
    • /
    • pp.1231-1243
    • /
    • 2017
  • Grid-interactive power converters are normally synchronized with the grid using phase-locked loops (PLLs). The performance of the PLLs is affected by the non-ideal conditions in the sensed grid voltage such as harmonics, frequency deviations and the dc offsets in single-phase systems. In this paper, a single-phase PLL is presented to mitigate the effects of these non-idealities. This PLL is based on the popular second order generalized integrator (SOGI) structure. The SOGI structure is modified to eliminate the effects of input dc offsets. The resulting SOGI structure has a high-pass filtering property. Hence, this PLL is termed as a high-pass generalized integrator based PLL (HGI-PLL). It has fixed parameters which reduces the implementation complexity and aids in the implementation in low-end digital controllers. The HGI-PLL is shown to have the lowest resource utilization among the SOGI based PLLs with dc cancelling capability. Systematic design methods are evolved leading to a design that limits the unit vector THD to within 1% for given non-ideal input conditions in terms of frequency deviation and harmonic distortion. The proposed designs achieve the fastest transient response. The performance of this PLL has been verified experimentally. The results agree with the theoretical prediction.

저전력 디지털 PLL의 설계에 대한 연구 (A Study on the Design of Low Power Digital PLL)

  • 이제현;안태원
    • 전자공학회논문지 IE
    • /
    • 제47권2호
    • /
    • pp.1-7
    • /
    • 2010
  • 이 논문에서는 PLL에 기반한 주파수 합성기의 구현에 있어서 전력 소모를 줄이기 위한 저전력 디지털 PLL의 구조 및 설계에 대하여 기술한다. 제안된 구조의 디지털 PLL에서는 초기 주파수 비교를 위하여 광대역 디지털 로직 직교상관기를 사용 하고, 최종 주파수 비교를 위하여 저전력 특성을 갖는 협대역 디지털 로직 직교상관기를 사용하여 디지털 제어 발진기의 주파수가 제어되도록 하였다. 또한 동작하지 않는 디지털 블록의 전력을 최소화하는 회로 기법을 적용함으로써 대기 전력 소모를 추가적으로 줄일 수 있도록 하였다. 제안된 디지털 PLL의 동작 및 저전력 특성은 MOSIS 1.8V $0.35{\mu}m$ CMOS 공정 조건에서 MyCAD를 이용한 설계 및 모의실험을 통해 검증하였으며, 20% 정도의 전력 소모 감소 효과를 확인하였다.

고주파수 동기장치용 DP-PLL의 설계를 위한 위상차 검출방식과 프로세스 알고리듬 (A Phase-Difference Detection Method and its process Algorithm for DP-PLL Design of the High Frequency Synchronization Device)

  • 여재흥;임인칠
    • 전자공학회논문지A
    • /
    • 제29A권8호
    • /
    • pp.26-33
    • /
    • 1992
  • This paper describes a new phase-difference detection method and the associate process algorithm for calculating the mean value of phase difference detected and OVCXO control value and for monitoring and controlling the DP-PLL operation status to be used in the design of a high-frequency DP-PLL. Through the experiments of DP-PLL implemented with 16-bit processor, memories, pheriperals and OVCXO to eraluate the suggested method and algorithm, it is shown that a remarkable improvement in PLL function such as phase detection, and reference clock tracing capability, jitter absorbability and frequency stability compared with other existing DP-PLL synchronization device is achieved.

  • PDF

Dual Band PLL Synthesizer Module(SMD형) 개발에 관한 연구 (Development of Dual Band Synthesizer Module(SMD Type))

  • 윤종남
    • 마이크로전자및패키징학회지
    • /
    • 제9권1호
    • /
    • pp.15-20
    • /
    • 2002
  • 본 연구에서는 Dual Band휴대폰 전화기의 핵심부품인 Dual Band PLL Module의 무선회로 설계 기술, 초소형 설계기술, 표면실장기술, 소형화 SMD기술, Test기술 및 설계기반 마련 및 대외 경쟁력 있는 Dual PLL Module의 초소형화 기술을 확보하였다.

  • PDF