• 제목/요약/키워드: PCB tester

검색결과 17건 처리시간 0.03초

생산성 향상을 위한 회로카드조립체 시험장비에 관한 연구 (The study of PCB Tester for improving productivity)

  • 이상명;김영길
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 춘계학술대회
    • /
    • pp.259-262
    • /
    • 2012
  • 최근 개발되는 무기체계는 부체계 장비를 여러개 연결하여 임무를 수행하는 장비가 대부분이다. 무기체계를 양산하기위한 시험은 부품시험, 회로카드조립체 시험, 구성품시험, 체계통합시험을 통해 납품시험을 한다. 본 연구는 다양한기능을 가진 회로카드조립체(PCB)의 기능 시험장비를 통해 생산성을 향상시키는 방법을 연구하였다. 생산성향상이란 사람이 시험하는 부분을 최대한 줄이고, 다양한 회로카드조립체를 시험하기위한 점검장비의 수를 줄여, 궁극적으로 생산시간을 줄여 단가를 줄이는 효과이다. 지금까지 회로카드조립체의 시험장비는 여러명의 개발자가 주장비를 개발하여 시험방법 또한 여러가지 방법으로 시험을 하였다. 본 연구는 어떻게하면 시험 간 고려사항인 점검장비의 숫자를 줄이고, 입출력하는 모든 기능을 자동적으로 시험이 가능한가를 연구하였다.

  • PDF

생산성향상을 위한 회로카드조립체 시험장비에 관한 연구 (The study of PCB tester for improving productivity)

  • 이상명;김영길
    • 한국정보통신학회논문지
    • /
    • 제16권12호
    • /
    • pp.2808-2814
    • /
    • 2012
  • 최근 개발되는 무기체계는 부체계 장비를 여러개 연결하여 임무를 수행하는 장비가 대부분이다. 무기체계를 양산하기위한 시험은 부품시험, 회로카드 조립체 시험, 구성품시험, 체계통합시험을 통해 납품시험을 한다. 생산성 향상이란 사람이 시험하는 부분을 최대한 줄이고, 다양한 회로카드 조립체를 시험하기위한 시험장비의 수를 줄여, 궁극적으로 생산시간을 줄여 단가를 줄이는 효과이다. 지금까지 회로카드 조립체의 시험장비는 여러명의 개발자가 주장비를 개발하여 시험방법 또한 여러가지 방법으로 시험을 하였다. 본 연구는 어떻게 하면 시험간 고려사항인 시험장비의 숫자를 줄이고, 입출력하는 모든 기능을 자동적으로 시험이 가능한가를 연구하였다. 생산성향상을 위한 시험장비의 개발은 체계와 부체계 장비 기능할당과 장비에 요구되는 회로카드 조립체의 기능할당을 기본설계 기간부터 계획적으로 할당해야 시험 종류수를 줄일 수 있고 시험치구 회로카드 조립체의 수를 줄일 수 있다.

LCD 구동 모듈 PCB의 자동 기능 검사를 위한 Emulated Vision Tester (Emulated Vision Tester for Automatic Functional Inspection of LCD Drive Module PCB)

  • 주영복;한찬호;박길흠;허경무
    • 전자공학회논문지SC
    • /
    • 제46권2호
    • /
    • pp.22-27
    • /
    • 2009
  • 본 논문에서는 LCD 구동 모듈 PCB의 기능 검사를 위한 자동 검사 시스템인 EVT (Emulated Vision Tester)를 제안하고 구현하였다. 기존의 대표적인 자동검사 방법으로는 전기적 검사나 영상기반 검사방식이 있으나 전기적 검사만으로는 Timing이 주요한 변수가 되는 LCD 장비에서는 검출할 수 없는 구동불량이 존재하며 영상기반 검사는 영상획득에 일관성이 결여되거나 Gray Scale의 구분이 불명확하여 검출결과의 재현성이 떨어진다. EVT 시스템은 Pattern Generator에서 인가된 입력 패턴 신호와 구동 모듈을 통한 후 출력되는 디지털 신호를 직접 비교하여 패턴을 검사하고 아날로그 신호 (전압, 저항, 파형)의 이상 여부도 신속 정확하게 검사할 수 있는 하드웨어적인 자동 검사 방법이다. 제안된 EVT 검사기는 높은 검출 신뢰도와 빠른 처리 속도 그리고 간결한 시스템 구성으로 원가 절감 및 전공정 검사 자동화의 실현을 가능케 하는 등 많은 장점을 가진다.

LCD 구동 모듈 PCB의 자동 기능 검사를 위한 Emulated Vision Tester (Emulated Vision Tester for Automatic Functional Inspection of LCD Drive Module PCB)

  • 주영복;한찬호;박길흠;허경무
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.211-212
    • /
    • 2008
  • 본 논문에서는 LCD 구동 모들 PCB의 기능 검사를 위한 자동 검사시스템인 EVT(Emulated Vision Tester)를 제안하고 구현하였다. 기존의 대표적인 자동검사 방법으로는 전기적 검사나 영상기반 검사방식이 있으나 전기적 검사만으로는 Timing이 주요한 변수가 되는 LED 장비에서는 검출할 수 없는 구동불량이 존재하며 영상기반 검사는 영상획득에 일관성이 결여되거나 Gray Scale의 구분이 불명확하며 검출결과의 재현성이 떨어진다. EVT 시스템은 Pattern Generator에서 인가된 입력 패턴 신호라 구동모듈을 통한 후 출력되는 디지털 신호를 직접 비교하여 패턴을 검사하고 아날로그 신호 (전압, 저항, 파형)의 이상 여부도 신속 정확하게 검사할 수 있는 H/W적인 방법이다. 높은 검출 신뢰도와 빠른 처리 속도 뿐만 아니라 간결한 시스템 구성으로 원가절감 실현 등 많은 장점을 가진다.

  • PDF

고속 디지털 시스템에서 전달 시간차의 보정 모델링 및 구현 (The timing do-skew modeling and design in a high speed digital system)

  • 오광석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.601-604
    • /
    • 2002
  • In this paper, the timing do-skew modeling for a high speed logic tester channels is developed. The time delay of each channel in a logic tester are different from other channels and it can produce timing error in a test. To get the best timing accuracy in the test with a logic tester, the timing skew must be compensated. The timing skew of channels is due to the difference of time delay of pin-electronics devices composing channels and length of metal line placed on PCB. The expected timing difference of channels can be calculated according to the specifications of pin electronics devices and strip line modeling of PCB. With the calculated delay time, the timing skew compensation circuit has been designed. With the timing skew compensation circuit, the timing calibration of a logic tester can be peformed easily and automatically without other time measuring instruments. The calibration method can then be directly applied to logic testers in mass production lines.

  • PDF

지게차용 동력전달장치의 조립라인 전용시험기 개발 (Development of the Assembly Line Tester of Power Transmission for Lift Truck)

  • 장경열;유우식
    • 산업공학
    • /
    • 제23권1호
    • /
    • pp.58-67
    • /
    • 2010
  • The purpose of this paper is to present the development processes of the assembly line tester of power transmission for lift truck. Because power transmission is most important part of lift truck, all assembled powertrain parts must be inspected for operational defects, pressures and RPM. Developed assembly line tester is designed to take about 25 minutes for inspecting each assembled power transmission and located it at the end of assembled line. The assembly line no-load tester consists of three parts: (1) the driving hardware part; for installing and operating the transmission. (2) control PCB part; send data from sensors to a computer and control driving part, (3) operation software of no-load tester; for an automatic inspection or manual inspection, for database management and printing transcripts.

조립 및 검사 자동화 (Automatic Assembly and Inspection)

  • 고광일
    • 기계저널
    • /
    • 제34권2호
    • /
    • pp.112-117
    • /
    • 1994
  • 최근의 전자기기는 반도체 기술의 급속한 발전에 따라 소형화, 고기능화 및 다양화 뿐만 아니라 경박단소화되는 추세에 있다. 이러한 시장의 요구에 대응하여 표면실장용 전자부품이 등장하여 그 사용이 점차증가하고 있고 여기에 발맞춰 국내 . 외 전자기기 제조업체가 제품내의 PCB를 SMD화하는 추세에 있다. 따라서 표면실장 부품의 조립을 위한 고밀도, 고정도의 실장기술의 개발이 요구되고 있다. 또한 부품 자동삽입 등 기존의 방법들로 조립된, 전자기기 내부에 사용 되는 PCB의 조립상태 및 각 부품의 특성들을 검사하기 위한 In-circuit Tester의 기술도 빠른 속도로 발전하여 자동화되어가고 있는 추세에 있다. 이에 따라 본 연구소에서는 '90년에 능 Mounter GCA-M2000 모델을 개발 완료하였고 현재 관련 사업부에서 양산중에 있으며, 아날로그 방식 및 디지털 방식의 In-circuit Tester 모델도 개발 완료하여 현재 양산 중에 있다. 이 지면을 빌어 소개할 기회를 갖고자 한다.

  • PDF

PCB 검사기의 단락측정 알고리즘에 관한 연구 (A study on the short-open testing algorithm of the PCB tester)

  • 이용석;정화자;김용득
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1988년도 전기.전자공학 학술대회 논문집
    • /
    • pp.269-272
    • /
    • 1988
  • This paper deals with the test strategy on the short-open for the printed circuit board. A group testing algorithm, which is the several testing point to be measured redefined as one of the testing points, was suggested. As a result, the total testing time was reduced to 30${\sim}$50 percent.

  • PDF

코인된 솔더 범프를 형성시킨 PCB 기판을 이용한 플립 칩 접속 (Flip Chip Assembly on PCB Substrates with Coined Solder Bumps)

  • 나재웅;백경욱
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2002년도 추계기술심포지움논문집
    • /
    • pp.21-26
    • /
    • 2002
  • Solder flip chip bumping and subsequent coining processes on PCB were investigated to solve the warpage problem of organic substrates for high pin count flip chip assembly by providing good co-planarity. Coining of solder bumps on PCB has been successfully demonstrated using a modified tension/compression tester with height, coining rate and coining temperature variables. It was observed that applied loads as a function of coined height showed three stages as coining deformation : (1) elastic deformation at early stage, (2) linear increase of applied load, and (3) rapid increase of applied load. In order to reduce applied loads for coining solder bumps on PCB, effects of coining process parameters were investigated. Coining loads for solder bump deformation strongly depended on coining rates and coining temperatures. As coining rates decreased and process temperature increased, coining loads decreased. Among the effect of two factors on coining loads, it was found that process temperature had more significant effect to reduce applied coining loads during the coining process. Lower coining loads were needed to prevent substrate damages such as micro-via failure and build-up dielectric layer thickness change during applying loads. For flip chip assembly, 97Pb/Sn flip chip bumped devices were successfully assembled on organic substrates with 37Pb/Sn coined flip chip bumps.

  • PDF

다층 PCB 빌드업 기판용 마이크로 범프 도금에 미치는 전해조건의 영향 (Effects of Electroplating Condition on Micro Bump of Multi-Layer Build-Up PCB)

  • 서민혜;홍현선;정운석
    • 한국재료학회지
    • /
    • 제18권3호
    • /
    • pp.117-122
    • /
    • 2008
  • Micro-sized bumps on a multi-layered build-up PCB were fabricated by pulse-reverse copper electroplating. The values of the current density and brightener content for the electroplating were optimized for suitable performance with maximum efficiency. The micro-bumps thus electroplated were characterized using a range of analytical tools that included an optical microscope, a scanning electron microscope, an atomic force microscope and a hydraulic bulge tester. The optical microscope and scanning electron microscope analyses results showed that the uniformity of the electroplating was viable in the current density range of $2-4\;A/dm^2$; however, the uniformity was slightly degraded as the current density increased. To study the effect of the brightener concentration, the concentration was varied from zero to 1.2 ml/L. The optimum concentration for micro-bump electroplating was found to be 0.6 ml/L based on an examination of the electroplating properties, including the roughness, yield strength and grain size.