• 제목/요약/키워드: Memory Leakage

검색결과 192건 처리시간 0.029초

BadUSB의 취약성 및 대응방안 (Countermeasures for BadUSB Vulnerability)

  • 최준
    • 정보보호학회논문지
    • /
    • 제25권3호
    • /
    • pp.559-565
    • /
    • 2015
  • USB 메모리에 의한 정보유출 악성코드 유입 등에 대한 방어를 위해 다양한 복사방지 장치제어와 같은 보안기술들이 지속적으로 연구 개발 되고 있다. 하지만, 지난 2014년 Black Hat Security Conference에서 USB의 새로운 취약성으로 제시된 BadUSB에 대해서는 치명적 보안결함으로 인식되고 있음에도 불구하고 대응책이 미흡한 실정이다. 이를 개선하기 위해, BadUSB로 인한 취약성을 대상으로, 기술적 제도적 관리적 측면의 대응방안을 제시하고자 한다.

Sm이 첨가된 PZT 박막의 강유전 특성 (Ferroelectirc Properties of Sm-doped PZT Thin films)

  • 손영훈;김경태;김창일;이병기;장의구
    • 한국전기전자재료학회논문지
    • /
    • 제17권2호
    • /
    • pp.178-183
    • /
    • 2004
  • PBT thin film was known to be a representative for the FeRAM devices because of its good ferroelectric proporties and the ease in fabricating the thin film. However, there have been several problems such as polarization fatigue and leakage current in memory devices with a PZT thin film. In this study, Sm-dolled PZT thin films were fabricated by the so1-gel method, and their ferroelectric and dielectric proportrics were compared as a function of Sm content. We investigated the effect of the Sm dopant on structural and electrical properties of PZT film. Sm-doped PZT thin films on the Pt/Ti/SiO$_2$/Si substrates have been prepared by a sol-gel method. The remanent polarization and coercive field decreased with increasing the concentration of Sm. The dielectric constant and dielectric loss decreased with Increasing Sm content. Sm-doped PZT thin films showed improved fatigue characteristics compared to the undoped PZT thin film.

펄스 레이저 증착법으로 제작된 PLT박막의 열처리 효과 연구 (Effect of annealing of Pb(La,Ti)$O_3$ thin films by Pulsed laser deposition process)

  • 허창회;심경석;이상렬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 하계학술대회 논문집 C
    • /
    • pp.1483-1484
    • /
    • 2000
  • Dielectric thin films of PLT(Pb(La.Ti)O3) for the application of highly integrated memory devices have been deposited on Pt/Ti/SiO2/Si substrates in situ by pulsed laser deposition(PLD). We have systematically investigated the variation of grain sizes depending on the condition of post-annealing and the variation of deposition rate. Both in-situ annealing and ex-situ annealing have been compared depending on the annealing time. C-V measurement, ferroelectric properties, leakage current and SEM were performed to investigate the electrical properties and the microstructural properties of Pb(La,Ti)$O_3$ films.

  • PDF

원칩마이컴을 이용한 실시간 데이터 저장을 위한 알고리즘 설계 (The Design of Algorithm for Saving the Real-time Data Using Microprocessor)

  • 신사현;김기범;조금배;백형래;서진연;최낙일
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2001년도 전력전자학술대회 논문집
    • /
    • pp.657-661
    • /
    • 2001
  • In This paper describes on the development of detecting power using Microprocessor. The detecting power system is composed of main controller system and analyzing software. Re system detected voltage, current, temperature, leakage current md its saved in ROM. This system applies the 'AT89C52' to CPU and 'AM29F040B' used a memory to sue the data.

  • PDF

$N_2$ 플라즈마를 이용한 TFT-FRAM용 $SiN_x$ 버퍼층의 특성 개선 (Improved SiNx buffer layer by Using the $N_2$ Plasma Treatment for TFT-FRAM applications)

  • 임동건;양계준;이준신
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2003년도 추계학술대회 논문집 Vol.16
    • /
    • pp.360-363
    • /
    • 2003
  • In this paper, we investigated SiNx film as a buffer layer of TFT-FRAM. Buffer layers were prepared by two step process of a $N_2$ plasma treatment and subsequent $SiN_x$ deposition. By employing $N_2$ plasma treatment, interface traps such as mobile charges and injected charges were removed, hysteresis of current-voltage curve disappeared. After $N_2$ plasma treatment, a leakage current was decreased about 2 orders. From these results, it is possible to perform the plasma treating process to make a good quality buffer layer of MFIS-FET or capacitor as an application of non-volatile memory.

  • PDF

초미세 CMOS 공정에서의 스위칭 및 누설전력 억제 SRAM 설계 (Switching and Leakage-Power Suppressed SRAM for Leakage-Dominant Deep-Submicron CMOS Technologies)

  • 최훈대;민경식
    • 대한전자공학회논문지SD
    • /
    • 제43권3호
    • /
    • pp.21-32
    • /
    • 2006
  • 본 논문에서는 누설전력 소비뿐만 아니라 스위칭 전력 소비를 동시에 줄일 수 있는 새로운 저전력 SRAM 회로를 제안한다. 제안된 저전력 SRAM은 대기모드와 쓰기동작에서는 셀의 소스라인 전압을 $V_{SSH}$로 증가시키고 읽기동작에서만 소스라인 전압을 다시 $V_{SS}$가 되도록 동적으로 조절한다. SRAM 셀의 소스라인 전압을 동적으로 조절하면 reverse body-bias 효과, DIBL 효과, 음의 $V_{GS}$ 효과를 이용하여 셀 어레이의 누설전류를 1/100 까지 감소시킬 수 있다. 또한 누설전류를 억제하기 위해 사용된 소스라인 드라이버를 이용하여 SRAM의 쓰기동작에서 비트라인 전압의 스윙 폭을 $V_{DD}-to-V_{SSH}$로 감소시킴으로써 SRAM의 write power를 대폭 감소시킬 수 있고 쓰기동작 중에 있는 셀들의 누설 전류 소비도 동시에 줄일 수 있다. 이를 위해 새로운 write driver를 사용하여 low-swing 쓰기동작 시 성능 감소를 최소화하였다. 누설전력 소비 감소 기법과 스위칭 전력 소비 감소 기법을 동시에 사용함으로써 제안된 SRAM은 특히 미래의 큰 누설전류가 예상되는 70-nm 이하 급 초미세 공정에서 유용할 것으로 예측된다. 70-nm 공정 파라미터를 이용해서 시뮬레이션한 결과 누설전력 소비의 93%와 스위칭 전력 소비의 43%를 줄일 수 있을 것으로 보인다. 본 논문에서 제안된 저전력 SRAM의 유용성과 신뢰성을 검증하기 위해서 $0.35-{\mu}m$ CMOS 공정에서 32x128 bit SRAM이 제작 및 측정되었다. 측정 결과 기존의 SRAM에 비해 스위칭 전력이 30% 적게 소비됨을 확인하였고 사용된 메탈 차폐 레이어로 인해서 $V_{DD}-to-V_{SSH}$ 전압이 약 1.1V 일 때까지 오류 없이 동작함을 관측하였다. 본 논문의 SRAM 스위칭 전력감소는 I/O의 bit width가 증가하면 더욱 더 중요해질 것으로 예상할 수 있다.

Charge Pumping Method를 이용한 Silicon-Al2O3-Nitride-Oxide-Silicon Flash Memory Cell Transistor의 트랩과 소자 (Analysis Trap and Device Characteristic of Silicon-Al2O3-Nitride-Oxide-Silicon Memory Cell Transistors using Charge Pumping Method)

  • 박성수;최원호;한인식;나민기;이가원
    • 대한전자공학회논문지SD
    • /
    • 제45권7호
    • /
    • pp.37-43
    • /
    • 2008
  • 본 논문에서는 전하 펌프 방법 (Charge Pumping Method, CPM)를 이용하여 서로 다른 질화막 층을 가지는 N-Channel SANOS (Silicon-$Al_2O_3$-Nitride-Oxide-Silicon) Flash Memory Cell 트랜지스터의 트랩 특성을 규명하였다. SANOS Flash Memory에서 계면 및 질화막 트랩의 중요성은 널리 알려져 있지만 소자에 직접 적용 가능하면서 정화하고 용이한 트랩 분석 방법은 미흡하다고 할 수 있다. 기존에 알려진 분석 방법 중 전하 펌프 방법은 측정 및 분석이 간단하면서 트랜지스터에 직접 적용이 가능하여 MOSFET에 널리 사용되어왔으며 최근에는 MONOS/SONOS 구조에도 적용되고 있지만 아직까지는 Silicon 기판과 tunneling oxide와의 계면에 존재하는 트랩 및 tunneling oxide가 얇은 구조에서의 질화막 벌크 트랩 추출 결과만이 보고되어 있다. 이에 본 연구에서는 Trapping Layer (질화막)가 다른 SONOS 트랜지스터에 전하 펌프 방법을 적용하여 Si 기판/Tunneling Oxide 계면 트랩 및 질화막 트랩을 분리하여 평가하였으며 추출된 결과의 정확성 및 유용성을 확인하고자 트랜지스터의 전기적 특성 및 메모리 특성과의 상관 관계를 분석하고 Simulation을 통해 확인하였다. 분석 결과 계면 트랩의 경우 트랩 밀도가 높고 trap의 capture cross section이 큰 소자의 경우 전자이동도, subthreshold slop, leakage current 등의 트랜지스터의 일반적인 특성 열화가 나타났다. 계면 트랩은 특히 Memory 특성 중 Program/Erase (P/E) speed에 영향을 미치는 것으로 나타났는데 이는 계면결함이 많은 소자의 경우 같은 P/E 조건에서 더 많은 전하가 계면결함에 포획됨으로써 trapping layer로의 carrier 이동이 억제되기 때문으로 판단되며 simulation을 통해서도 동일한 결과를 확인하였다. 하지만 data retention의 경우 계면 트랩보다 charge trapping layer인 질화막 트랩 특성에 의해 더 크게 영향을 받는 것으로 나타났다. 이는 P/E cycling 횟수에 따른 data retention 특성 열화 측정 결과에서도 일관되게 확인할 수 있었다.

ZrO2완충층의 후열처리 조건이 Pt/SrBi2Ta2O9/ZrO2/Si 구조의 전기적 특성에 미치는 영향 (The Heat Treatment Effect of ZrO2 Buffer Layer on the Electrical Properties of Pt/SrBi2Ta2O9/ZrO2/Si Structure)

  • 정우석;박철호;손영국
    • 한국세라믹학회지
    • /
    • 제40권1호
    • /
    • pp.52-61
    • /
    • 2003
  • R.F 마그네트론 스퍼터링법으로 ZrO$_2$ 확산 방지막과 SrBi$_2$Ta$_2$$O_{9}$ 강유전 박막을 증착하여 MFIS 구조론 제작하였다. 절연층의 후열처리가 절연층 및 MFIS 구조의 전기적 특성에 미치는 영향을 관찰하기 위해서 일반 분리기로와 RTA로에서 각각 산소 분위기와 아르곤 분위기에서 550~85$0^{\circ}C$의 온도범위에서 후열처리를 행한 후, C-V 특성 및 누설전류 특성을 분석하였다. RTA 75$0^{\circ}C$ 산소 분위기에서 후열처리된 20nm의 두께를 가지는 ZrO$_2$ 박막에서 최대의 메모리 윈도우 값을 얻었다. Pt/SBT(260nm)ZrO$_2$(20nm)/Si 구조는 Pt/SBT(260nm)/Si 구조의 값보다 C-V 특성 및 누설전류 특성이 우수하였으며 이러한 결과는 ZrO$_2$ 박막이 SBT와 Si사이에서 우수한 완충층의 역할을 함을 알 수 있었다.

절연층인 CeO$_2$박막의 제조 및 Pt/$SrBi_2$$Ta_2$$O_9$/$CeO_24/Si MFISFET 구조의 전기적 특성 (Preparation of CeO$_2$ Thin Films as an Insulation Layer and Electrical Properties of Pt/$SrBi_2$$Ta_2$$O_9$/$CeO_24/Si MFISFET)

  • 박상식
    • 한국재료학회지
    • /
    • 제10권12호
    • /
    • pp.807-811
    • /
    • 2000
  • MFISFET (Metal-ferroelectric-nsulator-semiconductor-field effect transistor)에의 적용을 위해 CeO$_2$와 SrBi$_2$Ta$_2$O$_{9}$ 박막을 각각 r.f. sputtering 및 pulsed laser ablation법으로 제조하였다. CeO$_2$ 박막은 증착시 스퍼터링개스비 (Ar:O$_2$)에 따른 특성을 고찰하였다. Si(100) 기판 위에 $700^{\circ}C$에서 증착된 CeO$_2$ 박막들은 (200)방향으로 우선방향성을 가지고 성장하였고 $O_2$ 개스량이 증가함에 따라 박막의 우선방향성, 결정립도 및 표면거칠기는 감소하였다. C-V특성에서는 Ar:O$_2$가 1 : 1인 조건에서 제조된 박막이 가장 양호한 특성을 보였다. 제조된 박막들의 누설전류값은 100kV/cm의 전계에서 $10^{-7}$ ~$10^{-8}$ A의 차수를 보였다. CeO$_2$/Si 기판위에 성장된 SBT는 다결정질상의 치밀한 구조를 가지고 성장을 하였다 80$0^{\circ}C$에서 열처리된 SBT박막으로 구성된 MFIS구조의 C-V 특성에서 memory window 폭은 0.9V를 보였으며 5V에서 4$\times$$10^{-7}$ A/$\textrm{cm}^2$의 누설전류밀도를 보였다.

  • PDF

화학적기계적연마 공정으로 제조한 BLT Capacitor의 Polishing Damage에 의한 강유전 특성 열화 (Degradation from Polishing Damage in Ferroelectric Characteristics of BLT Capacitor Fabricated by Chemical Mechanical Polishing Process)

  • 나한용;박주선;정판검;고필주;김남훈;이우선
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.236-236
    • /
    • 2008
  • (Bi,La)$Ti_3O_{12}$(BLT) thin film is one of the most attractive materials for ferroelectric random access memory (FRAM) applications due to its some excellent properties such as high fatigue endurance, low processing temperature, and large remanent polarization [1-2]. The authors firstly investigated and reported the damascene process of chemical mechanical polishing (CMP) for BLT thin film capacitor on behalf of plasma etching process for fabrication of FRAM [3]. CMP process could prepare the BLT capacitors with the superior process efficiency to the plasma etching process without the well-known problems such as plasma damages and sloped sidewall, which was enough to apply to the fabrication of FRAM [2]. BLT-CMP characteristics showed the typical oxide-CMP characteristics which were related in both pressure and velocity according to Preston's equation and Hernandez's power law [2-4]. Good surface roughness was also obtained for the densification of multilevel memory structure by CMP process [3]. The well prepared BLT capacitors fabricated by CMP process should have the sufficient ferroelectric properties for FRAM; therefore, in this study the electrical properties of the BLT capacitor fabricated by CMP process were analyzed with the process parameters. Especially, the effects of CMP pressure, which had mainly affected the removal rate of BLT thin films [2], on the electrical properties were investigated. In order to check the influences of the pressure in eMP process on the ferroelectric properties of BLT thin films, the electrical test of the BLT capacitors was performed. The polarization-voltage (P-V) characteristics show a decreased the remanent polarization (Pr) value when CMP process was performed with the high pressure. The shape of the hysteresis loop is close to typical loop of BLT thin films in case of the specimen after CMP process with the pressures of 4.9 kPa; however, the shape of the hysteresis loop is not saturated due to high leakage current caused by structural and/or chemical damages in case of the specimen after CMP process with the pressures of 29.4 kPa. The leakage current density obtained with positive bias is one order lower than that with negative bias in case of 29.4 kPa, which was one or two order higher than in case of 4.9 kPa. The high pressure condition was not suitable for the damascene process of BLT thin films due to the defects in electrical properties although the better efficiency of process. by higher removal rate of BLT thin films was obtained with the high pressure of 29.4 kPa in the previous study [2].

  • PDF