Switching and Leakage-Power Suppressed SRAM for Leakage-Dominant Deep-Submicron CMOS Technologies

초미세 CMOS 공정에서의 스위칭 및 누설전력 억제 SRAM 설계

  • 최훈대 (국민대학교 전자정보통신공학부) ;
  • 민경식 (국민대학교 전자정보통신공학부)
  • Published : 2006.03.01

Abstract

A new SRAM circuit with row-by-row activation and low-swing write schemes is proposed to reduce switching power of active cells as well as leakage one of sleep cells in this paper. By driving source line of sleep cells by $V_{SSH}$ which is higher than $V_{SS}$, the leakage current can be reduced to 1/100 due to the cooperation of the reverse body-bias. Drain Induced Barrier Lowering (DIBL), and negative $V_{GS}$ effects. Moreover, the bit line leakage which may introduce a fault during the read operation can be eliminated in this new SRAM. Swing voltage on highly capacitive bit lines is reduced to $V_{DD}-to-V_{SSH}$ from the conventional $V_{DD}-to-V_{SS}$ during the write operation, greatly saving the bit line switching power. Combining the row-by-row activation scheme with the low-swing write does not require the additional area penalty. By the SPICE simulation with the Berkeley Predictive Technology Modes, 93% of leakage power and 43% of switching one are estimated to be saved in future leakage-dominant 70-un process. A test chip has been fabricated using $0.35-{\mu}m$ CMOS process to verify the effectiveness and feasibility of the new SRAM, where the switching power is measured to be 30% less than the conventional SRAM when the I/O bit width is only 8. The stored data is confirmed to be retained without loss until the retention voltage is reduced to 1.1V which is mainly due to the metal shield. The switching power will be expected to be more significant with increasing the I/O bit width.

본 논문에서는 누설전력 소비뿐만 아니라 스위칭 전력 소비를 동시에 줄일 수 있는 새로운 저전력 SRAM 회로를 제안한다. 제안된 저전력 SRAM은 대기모드와 쓰기동작에서는 셀의 소스라인 전압을 $V_{SSH}$로 증가시키고 읽기동작에서만 소스라인 전압을 다시 $V_{SS}$가 되도록 동적으로 조절한다. SRAM 셀의 소스라인 전압을 동적으로 조절하면 reverse body-bias 효과, DIBL 효과, 음의 $V_{GS}$ 효과를 이용하여 셀 어레이의 누설전류를 1/100 까지 감소시킬 수 있다. 또한 누설전류를 억제하기 위해 사용된 소스라인 드라이버를 이용하여 SRAM의 쓰기동작에서 비트라인 전압의 스윙 폭을 $V_{DD}-to-V_{SSH}$로 감소시킴으로써 SRAM의 write power를 대폭 감소시킬 수 있고 쓰기동작 중에 있는 셀들의 누설 전류 소비도 동시에 줄일 수 있다. 이를 위해 새로운 write driver를 사용하여 low-swing 쓰기동작 시 성능 감소를 최소화하였다. 누설전력 소비 감소 기법과 스위칭 전력 소비 감소 기법을 동시에 사용함으로써 제안된 SRAM은 특히 미래의 큰 누설전류가 예상되는 70-nm 이하 급 초미세 공정에서 유용할 것으로 예측된다. 70-nm 공정 파라미터를 이용해서 시뮬레이션한 결과 누설전력 소비의 93%와 스위칭 전력 소비의 43%를 줄일 수 있을 것으로 보인다. 본 논문에서 제안된 저전력 SRAM의 유용성과 신뢰성을 검증하기 위해서 $0.35-{\mu}m$ CMOS 공정에서 32x128 bit SRAM이 제작 및 측정되었다. 측정 결과 기존의 SRAM에 비해 스위칭 전력이 30% 적게 소비됨을 확인하였고 사용된 메탈 차폐 레이어로 인해서 $V_{DD}-to-V_{SSH}$ 전압이 약 1.1V 일 때까지 오류 없이 동작함을 관측하였다. 본 논문의 SRAM 스위칭 전력감소는 I/O의 bit width가 증가하면 더욱 더 중요해질 것으로 예상할 수 있다.

Keywords

References

  1. T. Sakurai, 'Perspectives on power-aware electronics,' IEEE International Solid-State Circuits Conference, pp.26-29, San francisco in USA, February 2003 https://doi.org/10.1109/ISSCC.2003.1234195
  2. S. Borkar, 'Design challenges of technology scaling,' IEEE Micro, vol.19, no. 4, pp, 23-29, July 1999 https://doi.org/10.1109/40.782564
  3. K. Min, K. Kanda, and T. Sakurai, 'Row-by-Row switching Source-Line Voltage Control (RRDSV) Scheme for Two orders of Magnitude Leakage Current Reduction of Sub-1-V-$V_{DD}$ SRAM's,' International Symposium on Low Power Electronics and Design, pp.66-71, Seoul in Korea, August 2003
  4. S. Hattori and T. Sakurai, '90% write power saving SRAM using sense-amplifying memory cell,' Symposium on VLSI Circuits, pp.46-47, Kyoto in Japan, June 2002 https://doi.org/10.1109/VLSIC.2002.1015040
  5. K. Kanda, T. Miyazaki, K. Min, H. Kawaguchi, and T. Sakurai, 'Two Orders of Magnitude Reduction of Low Voltage SRAM's by Row-by-Row Dynamic VDD Control (RDDV) Scheme,' Proceedings of IEEE International ASIC/SOC Conference, pp.381-385, Rochester in USA, September 2002
  6. K. Agarwal, H. Li, and K. Roy, 'A bit line leakage compensation scheme for low-voltage SRAM's,' IEEE Journal of Solid-State Circuits, vol.36, no.5, pp.726-734, May 2001 https://doi.org/10.1109/4.918909
  7. Berkeley predictive technology model web site: http://www-device.eecs.berkeley.edu/-ptm
  8. H. Choi, H. Choi, K. Kang, D. Kwak, D. Kim, D. Kim, and K. Min, 'Leakage and Switching Power Saving Scheme For Low-Power SRAMs in sub-70nm Leakage-Dominant VLSI Era,' 제12회 한국반도체학술대회 논문집, vol.1, pp.497-498, Feb. 24-25, 2005