• 제목/요약/키워드: Fixed-width multiplier

검색결과 11건 처리시간 0.023초

Booth 인코더 출력을 이용한 저오차 고정길이 modified Booth 곱셈기 설계 (Design of Low-error Fixed-width Modified Booth Multiplier Using Booth Encoder Outputs)

  • 조경주;김원관;정진균
    • 한국통신학회논문지
    • /
    • 제29권2C호
    • /
    • pp.298-305
    • /
    • 2004
  • 본 논문은 워드길이가 W 비트인 입력으로부터 W 비트를 출력하는 고정길이 modified Booth 곱셈기에 대한 오차보상 방법을 설명한다. 효율적으로 양자화 오차를 보상하기 위해 Booth 인코더의 출력정보를 이용하여 오차보상 바이어스를 생성한다. 절단된 부분이 양자화 오차에 미치는 영향에 따라 두 그룹(major or minor group)으로 나누고, 각 그룹에 서로 다른 오차보상 방법을 적용한다. 기존 방법과 비교하여 제안한 방법이 오차보상 바이어스를 생성하는 회로의 하드웨어 오버헤드는 비슷하면서 약 50% 정도 양자화 오차가 적음을 시뮬레이션을 통해 보인다. 또한, 면적과 전력소모 면에서 제안한 고정길이 곱셈기가 이상적인 곱셈기 보다 약 40% 정도 적게 나타났다.

저오차 고정길이 그룹 CSD 곱셈기 설계 (Design of Low Error Fixed-Width Group CSD Multiplier)

  • 김용은;조경주;정진균
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.33-38
    • /
    • 2009
  • 그룹 CSD 곱셈기는 프로그래머블 곱셈기에 사용되는 곱셈계수의 종류가 미리 정해져있고, 곱셈계수의 수가 많지 않은 FFT와 같은 응용에 효율적으로 사용하기 위해 최근 제안된 곱셈기이다. FFT를 비롯한 많은 DSP 응용의 VLSI 구현에서는 W비트 입력과 W비트 계수와의 곱셈 시 (2W-1)비트로 늘어나는 곱셈 출력 중 일부 비트만을 취하여 다음 연산에 사용한다. 본 논문에서는 워드길이가 W비트인 입력으로부터 W비트를 출력하는 고정길이 그룹 CSD 곱셈기 설계 방법을 제안한다. 양자화 오차를 효율적으로 보상하기 위해 그룹 CSD 곱셈기의 인코딩 신호를 이용하여 에러보상 바이어스를 생성한다. Synopsys 시뮬레이션을 통해 제안된 고정길이 그룹 CSD 곱셈기는 기존의 고정길이 modified Booth 곱셈기와 비교하여 전력소모에서 최대 84%, 면적에서 최대 79%까지 감소시킬 수 있음을 보인다.

오차범위 분석을 통한 고정길이 modified Booth 곱셈기의 최대오차 감소 (Maximum Error Reduction for Fixed-width Modified Booth Multipliers Based on Error Bound Analysis)

  • 조경주;정진균
    • 대한전자공학회논문지SD
    • /
    • 제42권10호
    • /
    • pp.29-34
    • /
    • 2005
  • 최대 양자화 오차는 W 비트 입력으로부터 W 비트의 곱을 출력하는 고정길이 곱셈기의 성능에 많은 영향을 준다. 본 논문에서는 고정길이 modified Booth 곱셈기의 오차범위를 분석한 후 최대오차를 줄이기 위해 추가해야 하는 칼럼 수를 결정하는 방법을 제안한다. 또한, 오차범위 분석방법이 reduced-width 곱셈기 디자인 시에도 적용할 수 있음을 보인다. 시뮬레이션을 통해 제안한 오차분석 방법이 고정길이 modified Booth 곱셈기의 실제 디자인에 유용하게 사용될 수 있음을 보인다.

GDFE를 위한 QR분해 프로세서 설계 (Design of QR Decomposition Processor for GDFE)

  • 조경주
    • 한국전자통신학회논문지
    • /
    • 제6권2호
    • /
    • pp.199-205
    • /
    • 2011
  • 본 논문에서는 Givens 회전을 이용하여 GDFE(Generalized Decision Feedback Equalizer)에 사용되는 효율적인 QR분해 프로세서를 제안한다. Givens 회전은 위상추출와 sine/cosine 값 생성 및 각회전를 이용하여 수행할 수 있다. 효율적으로 Givens 회전 연산을 수행하기 위해 2단계 기법을 적용하여 위상추출기, sine/cosine 값 생성 및 각회전기를 설계하였으며, 회로들에 포함되는 곱셈기는 고정길이 modified-Booth 곱셈기를 적용하였다. 시뮬레이션을 통하여 제안한 QR분해 프로세서가 GDFE에 적용 가능함을 보인다.

고정길이 Booth-Folding 제곱기 디자인 (Fixed-Width Booth-folding Squarer Design)

  • 조경주;정진균
    • 한국통신학회논문지
    • /
    • 제30권8C호
    • /
    • pp.832-837
    • /
    • 2005
  • 본 논문은 W 비트 입력으로부터 W 비트를 출력하늘 고정길이 제곱기의 디자인 방법을 제안한다. 효율적으로 양자화 오차를 보상하기 위해 modified Booth 인코더의 출력정보를 이용하여 오차보상 바이어스를 생성한다. 절사(truncation)된 부분이 양자화 오차에 미치는 영향에 따라 두 그룹(major/minor group)으로 나누고, 각 그룹에 서로 다른 오차보상 방법을 적용하여 절사된 부분을 보상한다. 시뮬레이션을 통해 제안한 오차보상 방법이 기존의 방법에 비해 절대 양자화 최대오차, 평균오차, 분산과 각은 성능 비교 파라미터에서 각각 $30\%,\;24\%,\;43\%$ 정도 적음을 보인다. 또한, 제안한 고정길이 제곱기는 이상적인 제곱기보다 면적과 전력소모 면에서 각각 약 $28\%,\;27\%$ 까지 적음을 보인다.

저전력 디지털 신호처리 응용을 위한 작은 오차를 갖는 절사형 Booth 승산기 설계 (A Design of Low-Error Truncated Booth Multiplier for Low-Power DSP Applications)

  • 정해현;박종화;신경욱
    • 한국정보통신학회논문지
    • /
    • 제6권2호
    • /
    • pp.323-329
    • /
    • 2002
  • N-비트$\times$N-비트 2의 보수 승산에서 승산결과 2N-비트만을 출력하는 절사형 Booth 승산기의 절사오차 최소화를 위한 효율적인 오차보상 방법을 제안하였다. 제안된 방법을 적용하여 작은 칩 면적과 저전력 특성을 갖는 절사형 승산기를 설계하고 면적, 절사오차 등을 기존의 방식과 비교하였다. 제안된 절사형 Booth 승산기는 승산결과의 하위 N-비트를 계산하는 회로를 생략하므로, 절사되지 않은 일반 승산기에 비해 게이트 수가 약 35% 정도 감소한다. 본 논문에서 설계된 절사형 Booth 승산기는 기존의 고정 오차보상 방법을 적용한 경우에 비해 평균오차를 약 60% 정도 줄일 수 있다. 제안된 방법을 적용하여 16-비트$\times$16-비트 절사형 승산기를 0.35-$\mu\textrm{m}$ CMOS 공정을 이용하여 full-custom 방식으로 설계하였다. 약 3.000개의 트랜지스터로 구성되는 승산기 코어는 330-$\mu\textrm{m}$$\times$262-$\mu\textrm{m}$의 면적을 가지며, 3.3-V 전원전압에서 200-MHz로 동작 가능하며 약 20-㎽의 전력소모 특성을 갖는다.

미세 수평 사각 유로 내에서의 비등 유동 압력강하에 관한 실험적 연구 (An Experimental Study on Pressure Drop of Boiling Flow within Horizontal Rectangular Channels with Small Heights)

  • 이상용;이한주
    • 대한기계학회논문집B
    • /
    • 제25권9호
    • /
    • pp.1219-1226
    • /
    • 2001
  • Pressure drops were measured for the flow boiling process within horizontal rectangular channels. The gap between the upper and the lower plates of each channel ranges from 0.4 to 2mm while the channel width being fixed to 20mm. Refrigerant 113 was used as the test fluid. The mass flux ranges from 50 to 200kg/㎡s and the channel walls were uniformly heated up to 15kW/㎡. The quality range covers from 0.15 to 0.75. The present experimental conditions coincide with the operating conditions of compact heat exchangers in which the liquid and gas flows are laminar and turbulent. The measured results were well represented by the two-phase frictional multiplier of Lee (2001) which has been developed for air-water two-phase flows within the deviation of $\pm$20%.

고정길이 곱셈기를 이용한 Hilbert Transformer 구현 (Implementation of Hilbert Transformer using Fixed-Width Multiplier)

  • 조경주;김명순;유경주;정진균
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.861-864
    • /
    • 2001
  • 많은 멀티미디어와 DSP 응용에서 입력과 출력 데이터 길이가 같은 고정 길이 곱셈기가 요구된다. 고정 길이 곱셈기는 확률적인 추정에 근거한 적절한 보상 바이어스를 더해줌으로써 일반적인 병렬 곱셈기와 비교하여 50%의 면적을 줄일 수 있다. 본 논문에서는 CSD 곱셈기에 적합한 고정길이 곱셈기의 구조를 제시하고 전파 캐리 선택절차를 이용한 부호확장제거방법과 결합함으로서 새로운 곱셈기구현 방안을 제시한다. 이 곱셈기의 응용으로서 SSB/BPSK-DS/CDMA 전송방식에 사용되는 힐버트 트랜스포머를 43탭 FIR 필터로 구현하고 기존의 compensation 벡터 방법과 비교하여 약 34%의 부호확장 오버헤드를 줄일 수 있음을 보인다.

  • PDF

Solo spun 방적에서 섬유의 거동과 사의 물리적 성질(2) (The Fiber Behavior in Solo-spun Yarn Formation and the Physical Properties of Solo-spun Yarn(2))

  • 박수현;김승진
    • 한국염색가공학회지
    • /
    • 제13권6호
    • /
    • pp.428-434
    • /
    • 2001
  • This study surveys the fiber behavior in yam formation and the Physical properties of Solo-spun yarn. The specimens were made by six types of Solo-spun rollers with fixed twist multiplier In the previous part, the physical properties such as yarn count, evenness, strength, and breaking elongation of these yams were compared with the properties of ring shun yarns and analysed with the mechanism of Solo-spun yarn formation. In the second part of this report, the abrasion resistance and hairiness were discussed wish respect to the micro yarn structures. The narrower the groove width of Solo-spun roller is, the more active the bulk fibers migration is. The Solo-spun film structure has two groups. One is shorter than the others one in longitudinal direction of yarn and has the same structure as ring-spun yarn, which is derided from the smooth zone on the surface of Solo-spun roller. The other one is longer than the former and there are the wrapping fibers. This part is derived from the conflicted grooves on the surface of Solo-spun troller.

  • PDF

Solo spun 방적에서 섬유의 거동과 사의 물리적 성질(2) (The Fiber Behavior in Solo-spun Yarn Formation and the Physical Properties of Solo-spun Yarn(2))

  • 박수현;김승진
    • 한국염색가공학회지
    • /
    • 제13권6호
    • /
    • pp.70-70
    • /
    • 2001
  • This study surveys the fiber behavior in yarn formation and the Physical properties of Solo-spun yarn. The specimens were made by six types of Solo-spun rollers with fixed twist multiplier In the previous part, the physical properties such as yarn count, evenness, strength, and breaking elongation of these yarns were compared with the properties of ring spun yarns and analysed with the mechanism of Solo-spun yarn formation. In the second part of this report, the abrasion resistance and hairiness were discussed with respect to the micro yarn structures. The narrower the groove width of Solo-spun roller is, the more active the bulk fiber migration is. The Solo-spun yarn structure has two groups. One is shorter than the other one in longitudinal direction of yarn and has the same structure as ring-spun yarn, which is derived from the smooth zone on the surface of Solo-spun roller. The other one is longer than the former and there are the wrapping fibers. This part is derived from the conflicted grooves on the surface of Solo-spun roller.