• 제목/요약/키워드: Driving Circuit

검색결과 857건 처리시간 0.025초

저잡음 CMOS 이미지 센서를 위한 10㎛ 컬럼 폭을 가지는 단일 비트 2차 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order Delta-Sigma Modulator with 10-㎛ Column-Pitch for a Low Noise CMOS Image Sensor)

  • 권민우;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권1호
    • /
    • pp.8-16
    • /
    • 2020
  • 본 논문에서는 polymerase chain reaction (PCR) 응용에 적합한 저잡음 CMOS 이미지 센서에 사용되는 컬럼-패러럴 analog-to-digital converter (ADC) 어레이를 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 CMOS 이미지 센서에 입사된 빛의 신호에 해당하는 픽셀 출력 전압을 디지털 신호로 변환시키는 컬럼-패러럴 ADC 어레이를 위해 하나의 픽셀 폭과 동일한 10㎛ 컬럼 폭 내에 2개의 스위치드 커패시터 적분기와 단일 비트 비교기로 구현하였다. 또한, 모든 컬럼의 모듈레이터를 동시에 구동하기 위한 주변 회로인 비중첩 클록 발생기 및 바이어스 회로를 구성하였다. 제안된 델타-시그마 모듈레이터는 110nm CMOS 공정으로 구현하였으며 12kHz 대역폭에 대해 418의 oversampling ratio (OSR)로 88.1dB의 signal-to-noise-and-distortion ratio (SNDR), 88.6dB의 spurious-free dynamic range (SFDR) 및 14.3비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 970×10 ㎛2 및 248㎼이다.

센서 및 MCU기반 지능형 환기창 빅데이터전송용 시스템 안정화에 관한 연구 (A Study on the Stabilization of a System for Big Data Transmission of Intelligent Ventilation Window based on Sensor and MCU)

  • 유희수
    • 한국전자통신학회논문지
    • /
    • 제16권3호
    • /
    • pp.551-558
    • /
    • 2021
  • IoT와 센서를 기반으로 원격으로 제어할 수 있는 액추에이터 모듈의 지능형 환기 기능을 구현하기 위해, 실내 가스/CO2/습도 온도 및 실내/외 미세먼지 관련 실외 환경을 감지하는 사전 설정된 개수의 데이터를 기반으로 환기 포트를 개폐하기 위한 알고리즘 설계 및 구동 회로를 구성하여 환기창시스템을 구현하였다. 실내공기 순환모듈의 전송데이터관련 센서와 조건이 많아 데이터 저장·관리·분석에 어려움을 겪고 있다. 빅데이터 기술은 실내 공기 순환 시스템에 채택되어야 한다. 원격 모니터링과 원격 무선 제어 화면은 환기구시스템의 상태를 추출하여 관리함으로써 분리 및 작동 조건을 자동화할 수 있도록 구축되었다. 엑츄에이터 및 센서로 구성된 환기창시스템의 제어 및 센싱용 대량의 데이터전송 안정성을 확보하기 위해 MQTT를 적용하고 시스템 오류를 대비하여 운용의 빅데이터 안정적인 전송 보장을 위해 RocketMQ를 활용하여 시스템을 구성하였다.

프리필 밸브의 거동 예측용 유압 시스템의 압력/유량 맥동 분석 (Pressure/Flow Pulsation Characteristics of the Hydraulic System for Behaviour Prediction of the Prefill Valve)

  • 박정우;하룬 아흐마드 칸;정은아;권성자;윤소남;이후승
    • 드라이브 ㆍ 컨트롤
    • /
    • 제18권2호
    • /
    • pp.1-8
    • /
    • 2021
  • In this work, a circuit with a hydraulic power unit is formulated as a means of predicting the behavior of the prefill valve in the future. The behavior of the prefill valve can be examined by the measurements of the configured power unit, and the performance is determined by using hydraulic pumps, relief valves, and hydraulic hoses that make up the power unit. In particular, pressure/flow pulsation generated by hydraulic pumps can cause instability in the prefill valve and cause noise-induced degradation of the overall performance and reliability of the hydraulic system containing the prefill valve. Therefore, to study the behavior and performance of the prefill valve in a relatively accurate manner, the prediction of the characteristics of the hydraulic power unit driving the prefill valve is very important. In this study, the pulsation characteristics of the hydraulic pump were analyzed to theoretically demonstrate its relationship with different settings of the power unit, such as relief valve pressure settings and the presence/absence of the hose.

풀 브릿지 인버터의 비선형성을 고려한 단상 영구자석 동기 전동기의 구형파 전압 주입 기동 기법 (Square Wave Voltage Injection Starting Method of SP-PMSM Considering Nonlinearity of Full-bridge Inverter)

  • 유상민;황선환;이기창
    • 항공우주시스템공학회지
    • /
    • 제16권3호
    • /
    • pp.93-98
    • /
    • 2022
  • 본 논문에서는 풀 브릿지 인버터의 비선형성을 고려한 단상 영구자석 동기 전동기의 오픈 루프 기동성을 개선하기 위한 구형파 전압 주입 기법을 제안한다. 일반적으로 단상 영구자석 동기 전동기는 3상 교류기와 달리 풀 브릿지 인버터를 채택하고 있으며 대칭 공극으로 자기 회로를 설계할 경우, 영토크 지점의 특정 위치에서 기동이 불가능할 수 있기에 비대칭 공극 설계가 요구된다. 이러한 단상 영구자석 동기 전동기의 구동 특성상 센서리스 운전 모드의 오픈 루프 제어시 기동 실패의 가능성이 상당히 높다. 본 논문에서는 이러한 문제를 해결하기 위해 인버터의 비선형성을 고려한 구형파 전압을 인가하여 기동 성능을 개선하는 기법을 제안하고자 한다. 제안한 알고리즘은 다수의 실험을 통해 타당성을 검증하였다.

합성곱 신경망 기반의 인공지능 FPGA 칩 구현 (A Realization of CNN-based FPGA Chip for AI (Artificial Intelligence) Applications)

  • 윤영
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2022년도 추계학술대회
    • /
    • pp.388-389
    • /
    • 2022
  • 최근 인공지능 분야는 자율주행, 로봇 및 스마트 통신등 다양한 분야에 응용되고 있다. 현재의 인공지능 응용분야는 파이썬을 기반으로 한 tensor flow를 이용하는 소프트웨어 방식을 이용하고 있으며, 프로세서로는 PC의 그래픽 카드 내부에 존재하는 GPU (Graphics Processing Unit)를 이용하고 있다. 그러나 GPU 기반의 소프트웨어 방식은 하드웨어를 변경할 수 없다는 문제점을 가지고 있다. 이러한 문제점으로 인해 높은 수준의 판단이나 작업을 요구하는 경우에는 이에 적합한 높은 사양의 GPU가 필요하며, 이러한 경우에는 인공지능 작업을 처리하는 그래픽 카드로 교체해야 한다. 이러한 문제점을 해결하기 위해 본 연구에서는 HDL (Hardware Description Language)을 이용하여 반도체 내부의 회로를 변경할 수 있는 FPGA (Field Programmable Gate Array)를 기반으로 한 신경망 회로를 이용하여 합성곱 신경망 기반의 인공지능 시스템을 구현하고자 한다.

  • PDF

태양광과 압전소자를 이용한 융복합 LED 발광 과속방지턱 겸용 가로등 개발 (Development of Convergence LED Streetlight and Speed Bump Using Solar Cell and Piezoelectric Element)

  • 남의석;조한진
    • 디지털융복합연구
    • /
    • 제14권5호
    • /
    • pp.325-331
    • /
    • 2016
  • 야간에 가로등이 없는 지방 국도 또는 우천시에 과속 방지턱이 보이질 않아 과속방지턱에 거의 근접하여 급 브레이크를 밟는 경우가 종종 발생하여 사고가 발생한다. 또한, 논 또는 밭과 인접한 지방 국도의 경우 농작물의 피해를 줄이고자 가로등 설치를 못하는 실정이다. 이 경우 야간에 사람들이 길을 다니는 경우 특히 검은색 계열의 옷을 입고 다니는 경우 사람의 존재를 운전자가 인식하지 못해 잦은 사고가 발생한다. 이 경우, 파장이 긴 색깔의 LED 가로등을 설치하면 농작물의 피해를 주지 않고 사람의 존재만 구별할 수 있어 교통사고를 줄일 수 있다. 따라서, 본 논문에서는 이를 위하여 과속방지턱에 LED를 부착하여 점등함로써 사전의 속도를 줄여 사고를 줄일 수 있고 또한 농작물에 피해를 주지 않으면서 인사 교통사고를 줄일 수 있는 태양광 및 압전소자를 이용한 절전형 LED 자동점등 지방국도(논로) 교통사고 방지 및 과속방지턱 겸용 가로등을 개발하였다. 태양광 및 압전소자를 이용 전력을 축척하여 LED를 점등하는 방식으로 조도센서를 사용하지 않고 태양광 소자의 에너지 축적 여부를 이용하여 LED를 ON/OFF한다. 또한 압전소자도 이용함으로써 여름철 장마에 태양광에 의한 축적이 부족한 경우를 대비할 수 있고, 또한 저전력 설계를 구현하여 최소 3일 이상 무충전시에도 정상 작동하도록 구현하였다.

저잡음 · 고신뢰성 Differential Paired eFuse OTP 메모리 설계 (Design of Low-Noise and High-Reliability Differential Paired eFuse OTP Memory)

  • 김민성;김려연;학문초;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.2359-2368
    • /
    • 2013
  • 본 논문에서는 power IC에서 파워가 ON되어있는 동안 입력 신호인 RD(Read) 신호 포트에 glitch와 같은 신호 잡음이 발생하더라도 파워-업(power-up)시 readout된 DOUT 데이터를 유지하면서 다시 읽기 모드로 재진입하지 못하도록 막아주는 IRD(Internal Read Data) 회로를 제안하였다. 그리고 pulsed WL(Word-Line) 구동방식을 사용하여 differential paird eFuse OTP 셀의 read 트랜지스터에 수 십 ${\mu}A$의 DC 전류가 흐르는 것을 방지하여 blowing 안된 eFuse 링크가 EM(Electro-Migration)에 의해 blowing되는 것을 막아주어 신뢰성을 확보하였다. 또한 program-verify-read 모드에서 프로그램된 eFuse 저항의 변동을 고려하여 가변 풀-업 부하(variable pull-up load)를 갖는 센싱 마진 테스트 기능을 수행하는 동시에 프로그램 데이터와 read 데이터를 비교하여 PFb(pass fail bar) 핀으로 비교 결과를 출력하는 회로를 설계하였다. $0.18{\mu}m$ 공정을 이용하여 설계된 8-비트 eFuse OTP IP의 레이아웃 면적은 $189.625{\mu}m{\times}138.850{\mu}m(=0.0263mm^2)$이다.

High Efficient Inductive Power Supply System Implemented for On Line Electric Vehicles

  • 허진;박은하;정구호;임춘택
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2009년도 정기총회 및 추계학술대회 논문집
    • /
    • pp.105-110
    • /
    • 2009
  • The On Line Electric Vehicles(OLEV) that can pick up inductive power from underground coils on driving with high efficiency have been developed this year, and is now proposed in this paper. The IPS(Inductive Power Supply) system consists of power supply inverters, power supply rails, pick up modules, and a regulator. There are 3 generations of IPS have been developed so far, and the $4^{th}$ generation IPS is being developed. The $1^{st}$ generation has been demonstrated this Feb. 27, which is equipped with mechanically auto tracking pick-up module with 1cm air gap, and showed 80% power efficiency. The $2^{nd}$ generation IPS applied to an 120kW (average)/240kW(peak) motor powered electric bus has 17cm air gap with 72% power efficiency. For the $2^{nd}$ generation IPS, the Power supply inverter has 440V, 3phase input and 200A @ 20kHz output. The test power supply rail of 240m long is segmented by 60m each, where newly developed core structure and power cable are constructed under the road covered with asphalt of 5cm thickness. The pick-up modules which consist of core, winding wire, and rectifiers are fixed to the bottom of the bus which can carry more than 40 passengers and can pick up max. 60kW. To remove parasitic component and to transfer maximum power between them resonant circuit topology is applied to the primary and secondary sides. The EMF level is below 62.5mG at 1.75m from the center of the road to meet the regulation. Several effective ways of reducing EMF levels have been developed. In addition, effective ways to solve problems related high frequency power cables buried in ground and it's proof from soil have been studied also. This development shows that the IPS system is capable of supplying enough power to the pick-up of OLEV and can reduce battery size, weight and cost, which means the IPS with OLEV is one of the best candidate for EV.

  • PDF

사전-정합 로드-풀 측정을 통한 X-대역 40 W급 펄스 구동 GaN HEMT 전력증폭기 설계 (Design of X-band 40 W Pulse-Driven GaN HEMT Power Amplifier Using Load-Pull Measurement with Pre-matched Fixture)

  • 정해창;오현석;염경환;진형석;박종설;장호기;김보균
    • 한국전자파학회논문지
    • /
    • 제22권11호
    • /
    • pp.1034-1046
    • /
    • 2011
  • 본 논문에서는 X-대역에서 GaN HEMT 소자의 로드-풀 측정을 통한 40 W급 전력증폭기 모듈의 설계, 제작을 보였다. 전력증폭기의 설계에 적용하기 위한 능동 소자로, 최근 발표된 TriQuint사의 GaN HEMT 소자를 선정하였다. 로드-풀 측정 시스템의 임피던스 튜너의 임피던스 범위 제한으로 인하여, 시험치구 내에 사전-정합 회로를 구성하였다. 사전-정합 회로가 포함된 로드-풀 측정을 통해 최적 입 출력 임피던스를 도출하기 위하여, 사전-정합 회로의 2-포트 S-파라미터가 필요하며, 이의 새로운 추출 방법을 제안하였다. 이와 같이 결정된 사전-정합 회로의 S-파라미터를 반영한 로드-풀 측정을 통해 도출된 최적 입 출력 임피던스는 데이터 시트와 근접한 결과를 주며, 이를 통해 측정의 타당성을 확인하였다. 전력증폭기의 정합 회로는 도출된 최적 임피던스로부터 EM co-simulation을 이용하여 설계하였다. 제작된 전력증폭기는 15${\times}$17.8 $mm^2$으로 소형의 크기를 가지며, 10 usec의 펄스 폭, 10 % duty의 펄스 입력 및 드레인 스위칭 상태에서, 9~9.5 GHz 대역 내 출력은 46.7~46.3 dBm, 전력 이득은 8.7~8.3 dB, 효율은 약 35 %의 특성을 보인다.

50MHz 2단 온도계 디코더 방식을 사용한 10 bit DAC 설계 (Design and Implement of 50MHz 10 bits DAC based on double step Thermometer Code)

  • 정준희;김영식
    • 대한전자공학회논문지SD
    • /
    • 제49권6호
    • /
    • pp.18-24
    • /
    • 2012
  • 본 논문에서는 $0.18-{\mu}m$ CMOS 공정으로 제작된 무선 센서네트워크 송신기에 적용 가능한 50MHz/s 저전력 10비트 DAC 측정 결과를 제시한다. 제작된 DAC는 일반적 세그멘티드 방식과는 다르게 2단 온도계 디코더를 이용한 전류 구동 방식으로, 10비트를 상위 6비트와 하위 4비트로 나누어 구현하였다. 상위 6 비트의 온도계 디코더는 3비트의 행 디코더와 3비트의 열 디코더로 행과 열을 대칭적으로 구성하여 상위 전류 셀을 제어하였고, 하위 4비트도 온도계 디코더 방식으로 하위 전류셀을 구동하도록 설계하였다. 상위와 하위 단위 전류 셀은 셀 크기를 바꾸는 대신 바이어스 회로에서 하위 단위 전류의 크기가 상위 단위 전류와의 크기에 비해 1/16이 되도록 바이어스 회로를 설계하였다. 그리고 상위와 하위 셀간의 온도계 디코더 신호의 동기를 위해 입력 신호 및 디코딩 된 신호에 모두 동기화 래치를 적용하여 Skew를 최소화하도록 설계하였다. 측정결과 DAC는 50MHz클럭에서 최대 출력구동범위가 2.2Vpp이고, 이 조건에서 DC전원은 3.3 V에서 DC전류 4.3mA를 소모하였다. 그리고 DAC의 선형성 특성은 최대 SFDR이 62.02 dB, 최대 DNL은 0.37 LSB, 최대 INL은 0.67 LSB로 측정되었다.