• 제목/요약/키워드: Digital PLL

검색결과 194건 처리시간 0.022초

PLL 속도 제어 시스템에서 LEAD 보상기 설계에 관한 연구 (A Study on the Design of Lead Compensator in PLL Speed Control System)

  • 서인용;박한웅;황영문
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1988년도 추계학술대회 논문집 학회본부
    • /
    • pp.290-293
    • /
    • 1988
  • This paper presents a lead compansator in the loop of PLL speed control system. The compansato improves dynamic response. Digital computer simulation shows its superiority to the conventional method.

  • PDF

계통 연계형 태양광 발전 시스템을 위한 디지털 PLL 제어 (Digital PLL Control for Grid-Connected Photovoltaic System)

  • 김용균;최종우;김흥근;이동춘;최영태;김진규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 춘계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.327-330
    • /
    • 2003
  • The frequency and Phase angle of the utility voltage are important in many industrial systems. In this paper, the analysis and generalized approach of single-phase PLL control have been presented. The experimental results have been presented and demonstrated the feasibility of proposed methods.

  • PDF

A Low Power, Small Area Cyclic Time-to-Digital Converter in All-Digital PLL for DVB-S2 Application

  • Kim, Hongjin;Kim, SoYoung;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권2호
    • /
    • pp.145-151
    • /
    • 2013
  • In this paper, a low power, small area cyclic time-to-digital converter in All-Digital PLL for DVB-S2 application is presented. Coarse and fine TDC stages in the two-step TDC are shared to reduce the area and the current consumption maintaining the resolution since the area of the TDC is dominant in the ADPLL. It is implemented in a 0.13 ${\mu}m$ CMOS process with a die area of 0.12 $mm^2$. The power consumption is 2.4 mW at a 1.2 V supply voltage. Furthermore, the resolution and input frequency of the TDC are 5 ps and 25 MHz, respectively.

디지털방식의 위성 트랜스폰더 반송파 복원 방안 연구 (A Digital Carrier Recovery Scheme for Satellite Transponder)

  • 이윤종;최승운;김종훈
    • 한국통신학회논문지
    • /
    • 제34권10A호
    • /
    • pp.807-813
    • /
    • 2009
  • 위성 트랜스폰더는 상향 링크 신호를 복원하여 신호처리를 수행 하고, 하향 링크를 통해 지상국으로 전송하기 위한 통신 시스템이다. 이때 고속 비행에 의해 발생하는 도플러 주파수 편이로 인한 주파수 추적 및 동기시스템이 필요하며, 이를 위해 아날로그 트랜스폰더 방식으로는 PLL (Phase Locked Loop)을 사용하여 수신시스템의 반송파 복원을 획득한다. 이러한 방식은 위성의 기능에 따라 PLL구조 및 Loop필터의 구조와 설계방식의 변경을 필요로 한다. 본 논문에서는 이러한 아날로그 트랜스폰더를 대체할 수 있는 디지털 방식의 반송파 복원방안을 제안하였다. 이러한 방식은 근거리통신 위성이나 심 우주용 통신 위성의 특성에 따른 회로설계 변경 없이 동일한 하드웨어 플랫폼에 소프트웨어 변경으로 최적의 동기화를 구현할 수 있다.

록 시간을 줄이기 위한 변형 위상 주파수 검출기를 가진 DPLL (A DPLL with a Modified Phase Frequency Detector to Reduce Lock Time)

  • 하산 타릭;최광석
    • 전자공학회논문지
    • /
    • 제50권10호
    • /
    • pp.76-81
    • /
    • 2013
  • 130nm CMOS 공정 라이브러리를 이용하여 125MHz로 동작하는 새로운 위상 주파수 검출기 기반 DPLL을 설계하였다. 이 DPLL은 중간 주파수대 응용을 위해 지터와 록 시간을 줄이려고 전형적인 DPLL에 반전 에지 검출기를 포함하고 있다. XOR 기반 반전 에지 검출기들은 출력을 보다 빨리 변화시키기 위하여 기준 신호보다 빠른 전이를 얻는데 사용된다. HSPICE 시뮬 레이터는 모의실험을 위해 Cadence환경에서 사용되었다. 제안된 위상 주파수 검출기를 가진 DPLL의 성능은 종래의 위상 주 파수 검출기를 가진 것의 성능과 비교하였다. 종래의 PLL은 약 0.1245 ns의 최대 지터를 가지고 록 하는데 최소 $2.144{\mu}s$가 걸린 반면에, 제안한 검출기를 가진 PLL은 약 0.1142 ns의 최대 지터를 가지고 록 하는데 $0.304{\mu}s$가 걸린다.

고속 DVD 시스템에서 비대칭 신호 보정기와 결합한 Digital PLL 설계 (Design of Digital PLL with Asymmetry Compensator in High Speed DVD Systems)

  • 김판수;고석준;최형진;이정현
    • 한국통신학회논문지
    • /
    • 제26권12A호
    • /
    • pp.2000-2011
    • /
    • 2001
  • 본 논문에서는 기존 1배속 및 6배속과 같은 저속 DVD 시스템에서 설계되었던 Analog PLL(Phase Locked Loop)을 고배속 동작에 유용하게 디지털화 했으며, 고속인 20배속 DVD 시스템에서의 최적 Digital PLL 모델을 제시하였다. 특히, 고속 DVD 시스템 설계에서 성능 열화의 주요 원인인 bulk delay, 샘플링 클럭 주파수 오타, 비대칭 신호 현상과 같은 채널 영향들을 고려하여 안정적으로 동작할 수 있는 DPLL 설계에 초점을 맞추었다. 우선, DPLL에서는 새로운 타이밍 에러 검출 알고리즘으로 변형된 Early-Late 방법을 제시하였다. 그리고, 비대칭 신호 보정기에는 고속으로 동작하고 안정적으로 보정 역할을 수행하는 영점교차 지점을 이용한 4샘플 신호 보정 알고리즘을 설계하였다. 본 논문에서 제안하는 타이밍 에러 검출기는 기존 방식에 비해 각각, 3dB의 SNR 이득과 지터성능이 4배 향상됨을 볼 수 있었고 또한, 영점교차 지점에서 4샘플 신호를 이용한 보정 알고리즘은 기존 방식에 비해 보상시간의 50% 단축과 2dB의 SNR 이득, 지터 성능의 34% 효율을 볼 수 있었다. 최종적으로 제안된 비대칭 보정기와 DPLL이 통합된 시스템을 BER 성능 평가를 통해서 기존 알고리즘에 비해 제안된 방식이 0.4dB, 2dB 성능 향상을 확인하였다.

  • PDF

PLL을 갖는 수중통신용 QPSK 수신기 (QPSK Receiver with PLL for Underwater Communications)

  • 김승근;최영철;김시문;이덕환;박종원;임용곤
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.283-286
    • /
    • 2003
  • 본 논문에서는 수중 초음파 통신용 QPSK 버스트 수신기의 구현에 대해서 논한다. 구현된 시스템은 반송주파수 25kHz를 사용하고, 심벌율은 5kHz이며, 송신에서 D/A변환을 위해 200kHz로 샘플링하고, 수신기에서는 A/D변환을 위해 100kHz를 사용한다. 구현된 수신기에서는 32심벌 길이의 preamble을 이용하여 프레임 동기를 찾음과 동시에 개략적인 심벌시간 동기와 위상편이를 추정한다. 추정한 위상편이간은 2차 PLL(phase-looked loop)의 초기값으로 사용한다. 실해역 전송 시험 데이터를 통하여 조류의 변화에 의해 발생하는 Doppler 편이를 보상하기 위하여 PLL이 필수적으로 필요함을 보인다.

  • PDF

PWM 컨버터를 이용한 계통연계 에너지시스템에 관한 연구 (A Study on Utility Interactive Energy System using PWM Converter)

  • 김길동;이한민;홍용기;김대균
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2007년도 춘계학술대회
    • /
    • pp.288-291
    • /
    • 2007
  • Since the residential load is an AC load and the output of solar cell is a DC power, the photovoltaic system needs the DC/AC converter to utilize solar cell. In case of driving to interact with utility line, in order to operate at unity power factor, converter must provide the sinusoidal wave current and voltage with same phase of utility line. Since output of solar cell is greatly fluctuated by insolation, it is necessary that the operation of solar cell output in the range of the vicinity of maximum power point. In this paper, DC/AC converter is three phase PWM converter with smoothing reactor. And then, feedforward control used to obtain a superior characteristic for current control and digital PLL circuit used to detect the phase of utility line.

  • PDF

Phase and Amplitude Drift Research of Millimeter Wave Band Local Oscillator System

  • Lee, Chang-Hoon;Je, Do-Heung;Kim, Kwang-Dong;Sohn, Bong-Won
    • Journal of Astronomy and Space Sciences
    • /
    • 제27권2호
    • /
    • pp.145-152
    • /
    • 2010
  • In this paper, we developed a local oscillator (LO) system of millimeter wave band receiver for radio astronomy observation. We measured the phase and amplitude drift stability of this LO system. The voltage control oscillator (VCO) of this LO system use the 3 mm band Gunn oscillator. We developed the digital phase locked loop (DPLL) module for the LO PLL function that can be computer-controlled. To verify the performance, we measured the output frequency/power and the phase/amplitude drift stability of the developed module and the commercial PLL module, respectively. We show the good performance of the LO system based on the developed PLL module from the measured data analysis. The test results and discussion will be useful tutorial reference to design the LO system for very long baseline interferometry (VLBI) receiver and single dish radio astronomy receiver at the 3 mm frequency band.

CPLD 소자를 사용한 DDS 방식의 고속 주파수 호핑용 디지털 주파수 합성기의 설계 (Design of the Digital Frequency Synthesizer for High Speed Frequency Hopping by the DDS Method using CPLD)

  • 김기래;최영규
    • 한국정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.402-407
    • /
    • 2005
  • 주파수 합성기로서 통신시스템에 많이 사용되어온 PLL 방식은 여러 장점을 갖고 있지만, 위상잡음 특성이 나쁘고 주파수 도약 시간이 긴 단점을 갖기 때문에 최근의 고속(l$mu$s이하)으로 주파수 호핑(Frequency Hopping)을 요구하는 차세대 이동 통신 시스템에서는 사용이 불가능하다. 본 연구는 차세대 이동통신 시스템에서 1600 hops/s 속도로 600개 이상의 랜덤한 주파수를 발생하는 주파수합성기를 CPLD를 사용하여 DDS (Direct Digital Synthesis) 방식으로 설계하였다.