• 제목/요약/키워드: Current Mirror

검색결과 244건 처리시간 0.031초

SONOS 플래시 메모리용 저전력 고성능 Sense amplifier 설계 (High performance and low power sense amplifier design for SONOS flash memory)

  • 정진교;정영욱;정종호;곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.469-472
    • /
    • 2004
  • In this paper a current mode sense amplifier suitable for 30nm SONOS flash memories read operation is presented. The proposed sense amplifier employs cross coupled latch type circuit and current mirror to amplify signal from selected memory cell. This sense amplifier provides fast response in low voltage and low current dissipation. Simulation results show the sensing delay time and current dissipation for power supply voltages Vdd to expose limitations of the sense amplifier in various operating conditions.

  • PDF

Integrated Current-Mode DC-DC Buck Converter with Low-Power Control Circuit

  • Jeong, Hye-Im;Lee, Chan-Soo;Kim, Nam-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제14권5호
    • /
    • pp.235-241
    • /
    • 2013
  • A low power CMOS control circuit is applied in an integrated DC-DC buck converter. The integrated converter is composed of a feedback control circuit and power block with 0.35 ${\mu}m$ CMOS process. A current-sensing circuit is integrated with the sense-FET method in the control circuit. In the current-sensing circuit, a current-mirror is used for a voltage follower in order to reduce power consumption with a smaller chip-size. The N-channel MOS acts as a switching device in the current-sensing circuit where the sensing FET is in parallel with the power MOSFET. The amplifier and comparator are designed to obtain a high gain and a fast transient time. The converter offers well-controlled output and accurately sensed inductor current. Simulation work shows that the current-sensing circuit is operated with an accuracy of higher than 90% and the transient time of the error amplifier is controlled within $75{\mu}sec$. The sensing current is in the range of a few hundred ${\mu}A$ at a frequency of 0.6~2 MHz and an input voltage of 3~5 V. The output voltage is obtained as expected with the ripple ratio within 1%.

허상 디스플레이에 적용되는 레이저 다이오드의 출력 효율과 파장 변이에 대한 연구 (An Optical Quenching and Efficiency of Laser for the Virtual Display System)

  • 지용석
    • 전자공학회논문지
    • /
    • 제53권9호
    • /
    • pp.129-134
    • /
    • 2016
  • 본 논문은 허상 디스플레이의 광원으로 적용되는 고휘도 레이저의 접합온도에 따른 파장 변이(an optical quenching) 제어와 광 출력 효율 증대를 위한 제어 방법에 대해 연구하였다. 차량용 헤드업 디스플레이(Head-up Display)와 같은 허상 디스플레이(Virtual Display)는 외부 조도 환경의 영향을 받는 디스플레이 특성으로 인하여 디스플레이 휘도와 광효율 측면의 기술요소에 대한 해결 방법이 요구된다. 태양광의 영향으로 인하여 헤드업 디스플레이는 고휘도 광원에 대한 필요가 증대되고 있으며, 이러한 문제점을 해결하기 위하여 고휘도 청색 레이저 광원이 검토되고 있다. 그러나 낮은 레이저 접합 온도 특성의 단점을 갖고 있어 수명 감소와 광효율 감소라는 문제점을 지니고 있으며 특히 청색 파장 변이를 일으키는 원인이 된다. 이러한 문제점을 해결하기 위하여 고주파 펄스폭 변조 방식의 전류인가 방법과 황색 형광 물질을 사용한 칼라 휠 방식의 DMD(digital micro mirror device) 초소형 패널을 적용하였다. 적응형 펄스폭 변조 방식의 주파수와 듀티비 분석과 최적화를 통하여 청색 레이저의 파장 변이를 방지하고 37%의 광효율을 증대 효과를 얻었다.

선형 캐스코드 전류모드 적분기 (Linear cascode current-mode integrator)

  • 김병욱;김대익
    • 한국전자통신학회논문지
    • /
    • 제8권10호
    • /
    • pp.1477-1483
    • /
    • 2013
  • 연속시간 전류모드 기저대역 채널선택 필터 설계를 위하여 전류이득과 단위이득 주파수를 개선시킨 저전압 선형 캐스코드 전류모드 적분기를 제안하였다. 제안된 전류모드 적분기는 CMOS 상보형 회로로 구성된 완전 차동 형태의 입 출력단으로 구성하였으며, 여기에 캐스코드 트랜지스터를 추가시킴으로써 바이어스 단을 구성하여 선형영역에서 동작시켜 저전압 구조에 적합하도록 설계하였다. 이 때 바이어스 전압을 선택적으로 제어하여 주파수 대역이 가변될 수 있도록 설계하였다. 시뮬레이션 결과를 통해 설계한 선형 캐스코드 전류모드 적분기가 저전압 동작, 전류 이득 및 단위이득 주파수 등 모두 만족할 만한 특성을 가지고 있음을 확인하였다.

Bi-directional current transceiver

  • Songsataya, Kiettiwan;Sungkabunchoo, Tiparat;Riewruja, Vanchai;Chaikla, Amphawan;Julsereewong, Prasit
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.861-863
    • /
    • 2005
  • The current-mode circuit technique to design a bi-directional current transceiver for remote control systems and telemetering systems is presented in this paper. The proposed transceiver can transmit and receive the industrial standard current signal 4-20mA at the same time using two wires connection. The realization method is based on a second generation current conveyor (CCII) and a current mirror, which can be implemented using a commercially available device. To demonstrate the performance of the proposed scheme, the transceiver was simulated by the use of the PSPICE analog simulation program. The simulation results verifying the circuit performance are agreed with the expected values. The crosstalk of the proposed transceiver of about .63dB is observed.

  • PDF

움직이는 평면거울을 이용한 3차원 물체 복원 (3D Reconstruction using a Moving Planar Mirror)

  • 장경호;이동훈;정순기
    • 한국정보과학회논문지:소프트웨어및응용
    • /
    • 제31권11호
    • /
    • pp.1543-1550
    • /
    • 2004
  • 영상 열을 이용한 3차원 구조 복원 기법은 기하학 기반의 전통적인 3차원 모델링 기법의 대안으로 복잡한 대규모 장면을 쉽고 빠르게 모델링 할 수 있는 효과적인 수단이다. 이러한 모델은 모션을 통한 구조 복원기법을 통해 주로 얻어진다. 그러나 모션을 통한 구조복원 기법은 매우 복잡한 기하학 구조와 현란한 컬러를 포함한 물체의 경우, 적용하기에 어려움이 있다. 이러한 어려움을 해결하기 위해, 본 논문에서는 움직이는 평면거울 기반의 새로운 물체 복원 기법을 제안한다. 본 기법은 장면에 포함된 기하구조의 암묵적인 단서를 이용하는 대신 장면 속에 기하학적 단서 즉, 거울의 위치 정보를 강제로 삽입하여 가상 카메라의 위치 정보를 추출한다 구해진 가상 카메라의 위치 정보를 통해 장면의 복잡도에 무관한 3차원 기하 구조를 복원할 수 있다. 이를 위해 먼저 복원하고자 하는 장면을 포함한 평면거울의 영상 열을 포착한다. 다음으로 거울의 위치 정보를 이용하여 가상 카메라의 내, 외부 파라미터를 추정한다. 구해진 카메라 파라미터는 거울의 위치 정보 추출 시 발생하는 에러를 포함하고 있기 때문에 영상 열에 존재하는 코너점들의 대응관계를 이용하여 재 보정한다 마지막으로 구해진 가상 카메라의 내부 및 외부 파라미터 정보를 통해 3차원의 구조를 복원한다 본 논문에서 제안한 알고리즘을 다양한 영상을 통해 실험한 결과 신뢰할만한 구조 복원이 가능하였다.

Therapeutic Efficacy of Low Frequency Transcranial Magnetic Stimulation in Conjunction with Mirror Therapy for Sub-acute Stroke Patients

  • Cha, Hyun Gyu;Kim, Myoung-Kwon
    • Journal of Magnetics
    • /
    • 제20권1호
    • /
    • pp.52-56
    • /
    • 2015
  • The purpose of the current study was to investigate the effect of repetitive transcranial magnetic stimulation (rTMS) in conjunction with mirror therapy on the balance function of patients with sub-acute stroke hemiparesis. This study was conducted with 36 subjects who were diagnosed with a hemiparesis due to stroke. Participants in the experimental (19 members) and control groups (17 members) received rTMS and sham rTMS during 10 minute sessions each, which were carried out five days per week for four weeks. This was followed by the mirror therapy over 30 minute sessions, which were carried out five days per week for four weeks. Motor recovery was assessed by balance index, dynamic limits of stability, Berg balance scale, and time up go test. The change values of the balance index ($-2.06{\pm}1.99$ versus $-0.41{\pm}1.11$), dynamic limits of stability ($3.68{\pm}2.71$ versus $1.17{\pm}2.38$), and time up go test ($-7.05{\pm}5.64$ score versus $-3.35{\pm}5.30$ score) were significantly higher in the experimental group than in the control group (p < 0.05). At post-test, balance index ($4.08{\pm}1.14$ versus $5.09{\pm}1.04$), dynamic limits of stability ($13.75{\pm}0.60$ versus $11.73{\pm}3.53$), and time up go test ($23.89{\pm}4.51$ versus $28.82{\pm}3.07$) were significantly higher in the experimental group than in the control group (p < 0.05). In the experimental group, significant differences were found in the pre- and post-test scores for the balance index, dynamic limits of stability, Berg balance scale, and time up go test (p < 0.01). In the control group, a significant difference was observed between the pre- and post-test only for the Berg balance scale and time up go test (p < 0.05). These findings demonstrate that the application of 1Hz rTMS in conjunction with mirror therapy can be helpful in improving the balance function of patients with sub-acute stroke hemiparesis, and this may be used as a practical adjunct to routine rehabilitation therapy.

전류방식 CMOS에 의한 ROM 형의 다치 논리 회로 설계 (Design of Multiple Valued Logic Circuits with ROM Type using Current Mode CMOS)

  • 최재석;성현경
    • 전자공학회논문지B
    • /
    • 제31B권4호
    • /
    • pp.55-61
    • /
    • 1994
  • The multiple valued logic(MVL) circuit with ROM type using current mode CMOS is presented in this paper. This circuit is composed of the multiple valued-to-binary(MV/B) decoder and the selection circuit. The MV/B decoder decodes the single input multiple valued signal to N binary signal, and the selection circuits is composed N$\times$N array of the selecion cells with ROM types. The selection cell is realized with the current mirror circuits and the inhibit circuits. The presented circuit is suitable for designing the circuit of MVL functions with independent variables, and reduces the number of selection cells for designing the circuit of symmetric MVL functions as many as {($N^2$-N)/2}+N. This circuit possess features of simplicity. expansibility for array and regularity, modularity for the wire routing. Also, it is suitable for VLSI implementation.

  • PDF

온도 보상기능을 갖는 내장형RC OSCILLATOR 설계 (Design of an Embedded RC Oscillator With the Temperature Compensation Circuit)

  • 김성식;조경록
    • 대한전자공학회논문지SD
    • /
    • 제40권4호
    • /
    • pp.42-50
    • /
    • 2003
  • 본 논문에서는 시스템의 클럭을 안정적으로 공급하는 집적화 한 내장형 RC oscillator의 구현에 관한 논문이다. 기존의 RC oscillator는 온도에 따라 주파수변화가 약 15%정도 변화가 있는데 이는 온도에 따른 저항값의 변화와 schmit trigger의 기준전압이 온도에 따라 변화하기 때문이다. 본 연구에서는 온도에 따른 주파수 변화를 최소화하는 방법으로 CMOS bandgap과 온도에 따른 전류의 변화를 이용하였다. CMOS bandgap으로 기준 전압을 얻고 온도에 따라 증가하는 전류원과 온도에 따라 감소 하는 전류원을 서로 합하면 온도에 따라 일정한 전류를 얻어 주파수의 변화를 약 3%이내로 유지하는 회로를 제안한다.

DVB-S2 수신기 튜너용 IC의 광대역 CMOS 단일신호-차동신호 변환기 (Broadband CMOS Single-ended to Differential Converter for DVB-S2 Receiver Tuner IC)

  • 신화형;김남영
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.185-185
    • /
    • 2008
  • This paper describes the broadband SDC (Single-ended to Differential Converter) for Digital Video Broadcasting-Satellite $2^{nd}$ edition (DVB-S2) receiver tuner IC. It is fabricated by using $0.18{\mu}m$ CMOS process. In order to obtain high linearity and low phase mismatch, the broadband SDC (Single-ended to Differential Converter) is designed with current mirror structure and cross-coupled capacitor and current source binding differential structure at VDD. The simulation result of SDC shows IIP3 of 11.9 dBm and IIP2 of 38 dBm. It consumes 5mA current with 2.7V supply voltage.

  • PDF