• 제목/요약/키워드: Continuous-time active filter

검색결과 24건 처리시간 0.022초

개선된 연속시간 전류모드 CMOS 적분기를 이용한 3.3V 능동 저역필터 구현 (Realization of 3.3V active low-pass filter using improved continuous-time current-mode CMOS integrator)

  • 방준호;조성익;이성룡;권오신;신홍규
    • 전자공학회논문지B
    • /
    • 제33B권4호
    • /
    • pp.52-62
    • /
    • 1996
  • In this paper, a new continuous-time current-mode integrator as basic building block of the low-voltage analog current-mode active filters was proposed. Compared to the current-mode integrator which was proposed by Zele, the proposed current-mode integrator had higher unity gain frequency and output impedance in addition to lower power dissipation. And also, a current-mode third-order lowpass active filter was designed with the proposed current-mode integrator. The designed circuits were fabricated using the ORBIT's 1.2.mu.m double-poly double-metal CMOS n-well process. The experimental resutls of the active filter designed and fabricated for this research have shown that it has the performance of 44.5MHz cutoff frequency, 3.3mW power dissipation and the third-order active filter area was 0.12mm$^{2}$.

  • PDF

연속시간의 MOSFET-C 필터 설계 (The Design of Continuous-Time MOSFET-C Filter)

  • 최석우;윤창훈;조성익;조해풍;이종인;김동용
    • 한국통신학회논문지
    • /
    • 제18권2호
    • /
    • pp.184-191
    • /
    • 1993
  • 최근 MOS 공정기술로 집적화된 연속시간 필터 연구가 주목을 받고 있다. 본 논문에서는 차단주파수 3,400Hz를 갖는 연속시간 5차 타원 저역통과 MOSFET-C 필터를 실현하기 위하여, 먼저 각 블록을 동조할 수 있는 종속연결법으로 능동 RC 필터를 설계하였다. 그리고 능동 RC 회로의 저항들을 triode 영역에서 작동하는 NMOS depletion mode 트랜지스터 선형저항으로 실현하였다. 이러한 연속시간 MOSFET-C 필터는 스윗치드 커패시터 필터에 비하여 구조가 간단하여 칩의 면적을 줄일 수 있다. 설계된 MOSFET-C 필터 특성을 PSPICE 프로그램으로 시뮬레이션 하였다.

  • PDF

개선된 Chebyshev 함수와 DDA를 이용한 연속시간 필터 설계 (Design of a Continuous-Time Filter Using the Modified Chebyshev Function and DDA)

  • 최석우;윤창훈;김동용
    • 전자공학회논문지B
    • /
    • 제32B권12호
    • /
    • pp.1572-1580
    • /
    • 1995
  • In this paper, a modified Chebyshev low-pass filter function is proposed. The modified Chebyshev filter function exhibits ripples diminishing toward .omega. = 0 in the passband. So, the modified filter function is realizable in the passive doubly-terminated ladder network for the order n even or odd, thus lending itself amenable to active RC or switched capacitor filters through the simulation techniques. Besides the passive doubly-terminated ladder realizability, lower pole-Q values of the modified function are accountable for improved phase and delay characteristics, as compared to classical function. We have designed the 6th order passive doubly-terminated network using the modified function. And then a continuous-time DDA(Differential Difference Amplifier) filter, which has no matching requirement, is realized by leap-frog simulation technique for fabrication. In the HSPICE simulation results, we confirmed that the designed continuous-time DDA filter characteristics are agreement with the passive filter.

  • PDF

2V 750kHz CMOS 대역통과 능동필터 설계 (Design of A 2V 750kHz CMOS Bandpass Active Filter)

  • 이근호
    • 한국멀티미디어학회논문지
    • /
    • 제7권11호
    • /
    • pp.1515-1520
    • /
    • 2004
  • 본 논문에서는 저전압에서 동작이 가능하며 이득값이 뛰어난 능동소자를 이용하여 750kHz의 중심주파수특성을 나타내는 연속시간 대역통과 능동필터를 설계하였다. 이용된 적분기는 이득특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 CMOS 상보형 캐스코드 방식을 이용하여 구성되었으며, 0.25$\mu\textrm{m}$ CMOS n-well 공정 파라미터를 이용한 hspice 시뮬레이션 결과, 2V 공급전압하에서 42dB의 이득값과 200MHz의 단위이득주파수 특성을 나타내었다. 또한 이를 이용하여 설계된 대역통과 능동필터는 747kHz의 중심주파수특성을 나타내고 659kHz의 대역폭 특성을 보여주었다.

  • PDF

개선된 연속시간 Fully-Differential 전류모드 적분기를 이용한 3V CMOS 저역필터 설계 (Design of A 3V CMOS Lowpass Filter Using the Improved Continuous-Time Fully-Differential Current-Mode Integrator)

  • 최규훈;방준호;조성익
    • 한국통신학회논문지
    • /
    • 제22권4호
    • /
    • pp.685-695
    • /
    • 1997
  • In this paper, a new CMOS continuous-time fully-differential current-mode integrator is proposed as a basic building block of the low-voltage high frequency current-mode active filter. The proposed integrator is composed of the CMOS complementary circuit which can extend transconductance of an integrator. Therefore, the unity gain frequency which is determined by a small-signal transconductance and a MOSFET gate capacitance can be expanded by the complementary transconductance of the proposed integrator. And also the magnitude of pole and zero are increased. The unity gain frequency of the proposed integrator is increased about two times larger than that of the conventional continuous-time fully-differential integrator with NMOS-gm. These results are verified by the small signal analysis and the SPICE simulation. As an application circuit of the proposed fully-differential current-mode integrator, the three-pole Chebyshev lowpass filter is designed using 0.8.$\mu$m CMOS processing parameters. SPICE simulation predicts a 3-dB bandwidth of 148MHz and power dissipation of 4.3mW/pole for the three-pole filter with 3-V power supply.

  • PDF

A Two State Feedback Active Damping Strategy for the LCL Filter Resonance in Grid-Connected Converters

  • Gaafar, Mahmoud A.;Ahmed, Emad M.;Shoyama, Masahito
    • Journal of Power Electronics
    • /
    • 제16권4호
    • /
    • pp.1587-1597
    • /
    • 2016
  • A novel active damping strategy for the LCL filter resonance is proposed using the grid current and the capacitor voltage. The proposed technique is deduced in the continuous time domain and a discussion for its discrete implementation is presented. According to the proposed technique, instability of the open loop system, which results in non-minimum phase behavior, can be avoided over wide range of resonant frequencies. Moreover, straightforward co-design steps for both the fundamental current regulator and the active damping loops can be used. A numerical example along with experimental results are introduced to validate the proposed strategy performance over wide range of resonant frequencies.

UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터 (A Low-Power CMOS Continuous-Time Sigma-Delta Modulator for UMTS Receivers)

  • 임진업;최중호
    • 대한전자공학회논문지SD
    • /
    • 제44권8호
    • /
    • pp.65-73
    • /
    • 2007
  • 본 논문에서는 UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터에 대해 논한다. 저 전력 동작수행을 위한 연속 시간 모듈레이터의 루프 필터는 선형성이 우수하고, 튜닝 회로가 비교적 간단한 active-RC 필터로 구성하였다. 본 모듈레이터의 구조는 전력 효율을 높이기 위해 24의 OSR (Oversampling Ratio)의 3차 4비트 단일 루프로 구성하였고, 초과 루프 지연 시간에 의한 성능 저하를 방지하기 위해 반주기 지연 제환 경로를 추가하였다. 제작한 회로의 SNR, SNDR, Dynamic range는 각각 71dB, 65dB, 74dB로 측정되었다. 설계한 연속-시간 시그마-델타 모듈레이터는 0.18-um CMOS 표준공정으로 제작하였고, 1.8V의 단일 전원 전압에서 15mW의 전력을 소모한다.

SCF 시스템의 AAF와 SMF 집적화 설계 (The Design for AAF and SMF Integrated Circuits of SCF System)

  • 조성익;신홍규;김동용
    • 한국통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.781-786
    • /
    • 1994
  • 본 논문에서는 SCF의 입력신호를 제한하여 혼성왜곡을 방지하고, 출력 신호파형을 평활처리 할 수 있도록 연속시간 능동 RC 필터로 구성된 AAF와 SMF의 설계방법을 제시하였다. 그 후 연속시간 능동 RC 필터로 설계된 AAF 와 SMF를 ORBIT 2 m CMOS n-well 공정으로 집적화하여 실험특성을 SPICE 결과와 비교 검토하였다.

  • PDF

적응주파수추적필터기반의 생체임피던스분석을 통한 생물학적활성점측정에 관한 연구 (Measurement of the Biological Active Point using the Bio-electrical impedance analysis based on the Adaptive Frequency Tracking Filter)

  • 박호동;이경중;염호준
    • 한국인터넷방송통신학회논문지
    • /
    • 제13권6호
    • /
    • pp.109-114
    • /
    • 2013
  • 낮은 저항이나 좋은 전기투과도 지점으로 알려진 생물학적 활성점(biological active points, BAP)인 BAP검출을 위한 새로운 방법으로 적응주파수추적필터와 과도이벤트검출을 기반으로 하는 생체임피던스측정시스템을 사용하는 방식에 대해 제안하였다. 이 생체임피던스장치에 다중주파수 전류주입과 전압측정 모두 표면전극을 사용하였다. 또한 마이크로컨트롤러를 통하여 적응주파수추적필터를 사용한 다중주파수요소에 의해 변조된 신호의 연속적인 복조를 처리하였다. 또한 위상공간방식의 과도이벤트검출방식이 제안된 BAP등가모델에 각주파수에 대해 적용되었다.

$\Delta$ 변환기 후단 처리용 고선형 저전력 연속시간 필터의 설계 (A design of high-linearity low-power contiunous-time filter for post-processing of .SIGMA..DELTA. converters)

  • 홍국태;정현택;손한웅;염왕섭;정강민
    • 한국통신학회논문지
    • /
    • 제22권7호
    • /
    • pp.1579-1589
    • /
    • 1997
  • This paper introduces a monolithic chip 3.3V high-performance continuous-tune filter used in a CDP that can reconstruct the PDM or PWM signal output of a .SIGMA..DELTA. D/A converter. We also mentioned an active RC filter structure and filter order satisfying high-linearity and the design specification. In desigining the OP-AMP, using a structure that accepts some distortion we could reduce the chip area, and reducing the DC path using a new biascircuit gave us better power performance. The designed.SIGMA..DELTA. D/A converter post-processing filter does its smoothering operations and reconstructs the data without reducing the performance of the system.

  • PDF