• 제목/요약/키워드: CMOS 저 잡음 증폭기

검색결과 106건 처리시간 0.022초

65 nm CMOS 기술을 적용한 20 GHz 이하의 1 단 저잡음 증폭기 설계 (Design Optimization of a One-Stage Low Noise Amplifier below 20 GHz in 65 nm CMOS Technology)

  • 센예호;이재홍;신형철
    • 대한전자공학회논문지SD
    • /
    • 제46권6호
    • /
    • pp.48-51
    • /
    • 2009
  • 20 GHz 이하의 주파수 범위에서 저잡음 증폭기의 성능지수를 최대화하기 위해 65 nm RF CMOS 기술을 이용하여 제작된 입력 트랜지스터의 바이어스 전압과 폭을 최적화하였다. 만일 13 GHz 보다 동작 주파수가 높을 경우, 보다 높은 이득을 확보하기 위해 2단 증폭기의 적용이 필요하였다. 또한 5 GHz 보다 낮을 경우, 제한된 범위 내에서의 전력소모를 제어하기 위해, 입력 트랜지스터의 게이트와 소스사이의 추가적인 커패시터를 삽입하였다. 본 논문은 20 GHz 이하에서 동작하는 1단 LNA의 전반적인 성능을 검토하였고, 본 접근법은 다른 CMOS LNA 설계 기술에 적용가능하다.

샘플 홀드 회로를 이용한 초퍼 안정화 기법이 적용된 저잡음 증폭기 (LNA with Chopper Stabilization Technique Using Sample and Hold Circuit)

  • 박영민;남민호;조경록
    • 전자공학회논문지
    • /
    • 제53권10호
    • /
    • pp.27-33
    • /
    • 2016
  • 본 논문은 초퍼 안정화기법을 적용한 저잡음 증폭기를 제안한다. 초퍼 안정화기법은 CMOS 증폭기의 저주파수 대역 오프셋과 플리커 잡음을 감소시키는 효과적인 기법이다. 기존의 초퍼 증폭기는 초퍼로 인해 발생되는 초핑 스파이크를 제거하기 위해 Low Pass Filter(LPF)를 사용하기 때문에 저항과 커패시터가 큰 면적을 차지한다는 단점을 가지고 있다. 제안된 초퍼 증폭기는 LPF 대신 샘플 앤 홀드 방식의 초핑 스파이크 제거 회로를 사용하여 적은 전압감쇄에서 36%, 면적에서 11%의 이득을 얻을 수 있다.

디지털 보청기를 위한 저전력, 저잡음 전치증폭기 설계 (Desgin of Low-power, Low-noise Preamplifier for Digital Hearing-Aids)

  • 임새민;박상규
    • 전자공학회논문지
    • /
    • 제49권12호
    • /
    • pp.219-225
    • /
    • 2012
  • 디지털 보청기용 저전력, 저잡음 전치증폭기를 설계하였다. 본 전치증폭기는 일렛트렛 마이크로부터 싱글엔드 형태로 입력 받은 신호를 증폭한 후, 차동신호의 형태로 ADC에 전달한다. 또, 3.6, 7.2, 14.4, 28.8의 가변이득을 가지며 100Hz~10kHz의 주파수 대역에서 동작한다. 설계된 증폭기는 130nm CMOS 공정으로 제작되었으며, 1.2V 전원을 사용하여 측정한 결과 85dB의 SNR, 0.05%의 고조파 왜곡 및 $200{\mu}W$의 파워소모를 얻었다.

자동 변환 임피던스 매칭 네트워크를 갖는 CMOS FM 수신기 프론트엔드 구현 (Implementation of a CMOS FM RX front-end with an automatic tunable input matching network)

  • 김연보;문현원
    • 한국산업정보학회논문지
    • /
    • 제19권4호
    • /
    • pp.17-24
    • /
    • 2014
  • 본 논문에서 2개의 다른 특성을 갖는 FM 안테나들을 사용할 수 있도록 자동 변환 매칭 네트워크를 갖는 CMOS FM 수신기 프론트엔드 구조를 제안하였고 이를 65nm CMOS 공정을 이용하여 설계하였다. 제안된 FM 수신기는 높은 주파수 선택 특성을 갖는 임베디드 안테나를 사용 시 FM 전체 주파수 밴드에서 일정한 수신감도를 유지하기 위해서 저 잡음 증폭기의 입력 매칭 회로의 공진 주파수를 채널 주파수에 따라 가변이 가능하도록 구현하였다. 구현된 FM 프론트엔드의 시뮬레이션 결과는 약 38dB 전압이득, 2.5dB 이하의 잡음 지수 특성, -15.5dBm의 IIP3 선형성 특성을 보이고 1.8V 전원에 3.5mA 전류를 소모한다.

이중 대역 RFID 리더에 적용 가능한 Concurrent 이중 대역 저잡음 증폭기 설계 연구 (A Study on the Design of Concurrent Dual Band Low Noise Amplifier for Dual Band RFID Reader)

  • 오재욱;임태서;김형석
    • 전기학회논문지
    • /
    • 제56권4호
    • /
    • pp.761-767
    • /
    • 2007
  • In this paper, we deal wih a concurrent dual band low noise amplifier for a Radio Frequency Identification(RFID) reader operating at 912MHz and 2.45GHz. The design of the low noise amplifier is based on the TSMC $0.18{\mu}m$ CMOS technology. The chip size is $1.8mm\times1.8mm$. To improve the noise figure of the circuit, SMD components and a bonding wire inductor are applied to input matching. Simulation results show that the 521 parameter is 11.41dB and 9.98dB at 912MHz and 2.45GHz, respectively The noise figure is also determined to 1.25dB and 3.08dB at the same frequencies with a power consumption of 8.95mW.

광 바이오 센서 시스템을 위한 RGC 기법의 저전럭 전치증폭기 설계 (Design of Low-power Regulated Cascode Trans-impedance Amplifier for photonic bio sensor system)

  • 김세환;홍남표;최영완
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2009년도 정보통신설비 학술대회
    • /
    • pp.364-366
    • /
    • 2009
  • 광 바이오 센서 시스템에서 Trans-Impedance amplifier (TIA)는 광검출기로부터 입력단으로 들어오는 미세한 전기 신호를 원하는 신호레벨까지 증폭하는 역할을 한다. TIA는 광 바이오 센서 시스템의 감도 (sensitivity)를 결정하는 매우 중요한 회로로 저잡음, 저전력, 낮은 입력 임피던스 등의 특성이 요구되어진다. 본 논문에서는 광 바이오 센서 시스템에서 요구되어 지는 저전력, 저잡음 성능을 구현하기 위하여 regulated cascode (RGC) TIA를 설계하였다. 본 연구에서는 기존 common gate (CG) 기법의 TIA에서 전류원 역할을 하는 current source를 저항으로 대체하고, local feedback stage를 이용하는 RGC TIA를 저잡음, 저전력 특성 및 회로 면적 감소의 장점을 갖도록 설계하였다.

  • PDF

Band-III T-DMB/DAB 모바일 TV용 저전력 CMOS RF 튜너 칩 설계 (Design of a Fully Integrated Low Power CMOS RF Tuner Chip for Band-III T-DMB/DAB Mobile TV Applications)

  • 김성도;오승엽
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.443-451
    • /
    • 2010
  • 본 논문에서는 Band-III 지상파 디지털 멀티미디어 방송 수신용 저전력 CMOS RF 튜너 칩에 대해 기술한다. 제안된 RF 튜너 칩은 저전력의 소형 휴대단말기 개발에 적합한 Low-IF 수신 구조로 설계되었으며, 174~240 MHz의 RF 방송 신호를 수신하여 1.536 MHz 대역폭의 2.048 MHz IF 신호를 출력한다. RF 튜너 칩은 저잡음 증폭기, 이미지 신호 제거 믹스, 채널 필터, LC-VCO, PLL과 Band-gap 기준 전압 생성기 등의 모든 수신부 기능 블록들을 포함하고 있으며, 0.18 um RF CMOS 기술을 이용하여 단일 칩으로 제작되었다. 또한 전력 소모를 줄이기 위한 4단계 이득 가변이 가능한 저잡음 증폭기를 제안하였으며, Schmoock's 선형화 기법과 Current bleeding 회로 등을 이용하여 수신 성능을 개선하였다. 제작된 RF 튜너 칩의 이득 제어 범위는 -25~+88 dB, 잡음 특성(NF)은 Band-III 전체 대역에서 약 4.02~5.13 dB, 선형 특성(IIP3)은 약 +2.3 dBm 그리고 이미지 신호 제거비는 최대 63.4 dB로 측정되었다. 총 전력 소모는 1.8 V 단일 전원에서 약 54 mW로 우수하며, 칩 면적은 약 $3.0{\times}2.5mm^2$이다.

MB-OFDM 방식의 UWB 시스템을 위한 CMOS LNA 설계 (Design of a CMOS LNA for MB-OFDM UWB Systems)

  • 이재경;강기섭;박종태;유종근
    • 한국정보통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.117-122
    • /
    • 2006
  • 본 논문에서는 MB-OFDM 방식의 초광대역 시스템 응용을 위한 단일 단 cascode 구조의 CMOS 저잡음증폭기를 설계하였다. 광대역 ($3.1GHz\~4.9GHz$) 입력 매칭은 칩 면적과 잡음지수를 줄이기 위해 간단한 대역 통과 필터를 사용하여 수행하였다. $0.18{\mu}m$ CMOS 공정변수를 사용하여 모의실험 한 결과, 설계된 증폭기는 9.7dB의 최대 이득, $2.1GHz\~7.1GHz$의 3dB 대역폭, 2dB의 최소잡음지수, -2dBm의 IIP3, -11.8dB 이하의 입력 반사 손실 특성을 보이며, 1.8V 공급 전원전압에 25.8mW의 전력을 소모한다. 칩면적은 패드를 포함해서 $0.74mm^2$이다.

무스위치 정합 네트워크를 이용한 900 MHz ZigBee CMOS RF 송수신기 (A 900 MHz ZigBee CMOS RF Transceiver Using Switchless Matching Network)

  • 장원일;어윤성;박형철
    • 한국전자파학회논문지
    • /
    • 제28권8호
    • /
    • pp.610-618
    • /
    • 2017
  • 본 논문에서는 868/915 MHz 대역의 CMOS ZigBee RF 송수신기를 설계, 제작하였다. 무스위치 정합 네트워크를 이용하여 외부 스위치를 사용하지 않아 저가격화 실현이 가능하게 하였고, 스위치의 삽입 손실을 없애 RF 수신기의 잡음지수와 송신기의 출력전력 대비 전력소모에 이득을 가져올 수 있었다. 수신기는 저잡음 증폭기와 믹서, 기저대역 아날로그 회로로 구성되었고, 송신기는 기저대역 아날로그 회로, 믹서, 드라이버 증폭기로 구성되었으며, 주파수 합성기는 정수분주기 구조이다. 제안된 ZigBee RF 송수신기는 $0.18{\mu}m$ CMOS 공정 기술을 이용하여 단일칩 full transceiver 형태로 설계, 제작하었다. 측정 결과, 수신기의 최대 이득은 97.6 dB이고, 잡음지수는 6.8 dB이다. 수신 모드의 전류소모는 32 mA, 송신 모드의 전류소모는 33 mA이다.

노치필터를 이용한 CMOS Selective 피드백 저잡음 증폭기 (A Selective Feedback LNA Using Notch Filter in $0.18{\mu}m$ CMOS)

  • 서미경;윤지숙;한정원;탁지영;김혜원;박성민
    • 대한전자공학회논문지SD
    • /
    • 제46권11호
    • /
    • pp.77-83
    • /
    • 2009
  • 본 논문에서는 $0.18{\mu}m$ CMOS 공정을 이용하여 다양한 무선통신 시스템 표준을 포함하는 Selective 피드백 저잡음 증폭기(SF-LNA)를 설계하였다. 노치필터를 이용하여 불필요한 주파수 대역은 저지시키고 원하는 주파수 대역만 통과시키는 주파수 응답을 얻었고, 측정 결과 820~960MHz와 1.57~2.5GHz 주파수 대역에서 각각 13dB 및 11.5dB의 전력이득과 -10dB 이하의 입력 및 출력 임피던스 매칭을 얻었다. 제작한 칩은 1.8V의 단일 전원전압으로부터 15mW의 낮은 전력소모를 가지며, $1.17\times1.0mm^2$의 칩 사이즈를 갖는다.