• 제목/요약/키워드: Analog-to-digital conversion

검색결과 202건 처리시간 0.026초

An 8-b 1GS/s Fractional Folding CMOS Analog-to-Digital Converter with an Arithmetic Digital Encoding Technique

  • Lee, Seongjoo;Lee, Jangwoo;Lee, Mun-Kyo;Nah, Sun-Phil;Song, Minkyu
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권5호
    • /
    • pp.473-481
    • /
    • 2013
  • A fractional folding analog-to-digital converter (ADC) with a novel arithmetic digital encoding technique is discussed. In order to reduce the asymmetry errors of the boundary conditions for the conventional folding ADC, a structure using an odd number of folding blocks and fractional folding rate is proposed. To implement the fractional technique, a new arithmetic digital encoding technique composed of a memory and an adder is described. Further, the coding errors generated by device mismatching and other external factors are minimized, since an iterating offset self-calibration technique is adopted with a digital error correction logic. A prototype 8-bit 1GS/s ADC has been fabricated using an 1.2V 0.13 um 1-poly 6-metal CMOS process. The effective chip area is $2.1mm^2$(ADC core : $1.4mm^2$, calibration engine : $0.7mm^2$), and the power consumption is 88 mW. The measured SNDR is 46.22 dB at the conversion rate of 1 GS/s. Both values of INL and DNL are within 1 LSB.

위성탑재 영상레이다 디지털 수신기에서의 양자화 영향성 분석 (Digitization Impact on the Spaceborne Synthetic Aperture Radar Digital Receiver Analysis)

  • 임성재;이현익;성진봉;김세영
    • 한국항공우주학회지
    • /
    • 제49권11호
    • /
    • pp.933-940
    • /
    • 2021
  • 위성탑재 영상레이다 시스템은 마이크로파를 방사하여 지상에서 되튕겨온 신호를 수신한다. 수신된 신호는 영상레이다 수신경로의 마지막에 위치한 디지털 수신기에서 디지털 신호로 변환된다. 변환된 디지털 신호는 필터링, 압축 및 포맷팅 과정을 거친다. 디지털 수신기의 신호처리 과정은 두 차례의 양자화로 수행된다. 첫 번째는 아날로그 신호를 디지털 신호로 변환하는 과정이고, 다른 하나는 BAQ를 이용한 압축과정이다. 양자화는 높은 비트에서 낮은 비트로 변환하는 과정으로 양자화 오차가 발생한다. 본 논문에서는 SNR 저하의 관점에서 디지털 수신기에서 수행되는 양자화의 영향성을 분석하였다.

하드디스크 드라이브 읽기 채널용 6bit 800MSample/s 아날로그/디지털 변환기의 설계 (A 6bit 800MSample/s A/D Converter Design for Hard Disk Drive Read Channel)

  • 정대영;장흥석;신경민;정강민
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.164-167
    • /
    • 2000
  • This paper introduces the design of high-speed analog-to-digital converter for hard disk drive (HDD) read channel. This is based on autozero technique for low-error rate, and Double Speed Dual ADC(DSDA) technique lot efficiently increasing the conversion speed of A/D converter. This An is designed by 6bit resolution, 800M sample/s maximum conversion rate, 390㎽ power dissipation, one clock cycle latency in 0.65 $\mu\textrm{m}$ CMOS technology.

  • PDF

산업용 통신 게이트웨이 설계 (A Design of Gateway for Industrial Communication)

  • 엄상희;이병훈
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 춘계학술대회
    • /
    • pp.281-283
    • /
    • 2016
  • 최근 많은 산업용 기기들은 외부 모니터링과 제어 시스템에 프로토콜 호환성 문제에 직면하고 있다. 본 논문은 산업, 통신 프로토콜 변환 및 모니터링을 지원하기 위해 메인 제어 보드를 제작하였다. 산업용 통신 게이트웨이 모듈은 CAN 버스 및 이더넷 프로토콜을 지원하도록 설계되었다. 메인보드 프로세서는 ATMEGA2560 사용하고, 서브 보드 RS485 시리얼 슬롯 4개를 배치하였다. 이들 슬롯을 통하여 아날로그 및 디지털 I/O를 제공하여 제어 및 모니터링에 사용할 수 있다.

  • PDF

신뢰성과 유지보수를 위한 원자로보호계통 주기시험 방법 개발 (RPS Periodic Testing Method for Reliability and Availability)

  • 박주현;이동영;이성진;송덕용
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.84-86
    • /
    • 2005
  • The digital systems such as PLC or DCS have been applied to non-safety systems of nuclear power plants because of many difficulties in using analog systems. Nowadays, digital systems have been applied to safety systems of the plants such as reactor protection system. One of the main advantages of digital systems is applicability of automatic testing methods to the systems. The protection system requires high-reliability and high-availability because it shall minimize the propagation of abnormal or accident conditions of nuclear power plants. The calculation of reliability and availability of systems depends on the maintenance period of the system. In general, the maintenance period of the protection system is one-month in case of the manual test. However, the cycle of test can be shortened in several hours by using automatic periodic testing. The reliability and availability of the system is better when test period is shortened because the reliability and availability is inverse proportion to the test period. In this research, we developed the automatic periodic testing method for KNICS Reactor Protection System, which can test the system automatically without an operator or a tester. The automatic testing contained all functions of reaction protection systems from analog-to-digital conversion function of the bistable Processor to the coincident trip function of the coincident processor. By applying the automatic periodic testing to reaction system, the maintenance cost can be cut down and the reliability can be increased.

  • PDF

Mixed-Domain Adaptive Blind Correction of High-Resolution Time-Interleaved ADCs

  • Seo, Munkyo;Nam, Eunsoo;Rodwell, Mark
    • ETRI Journal
    • /
    • 제36권6호
    • /
    • pp.894-904
    • /
    • 2014
  • Blind mismatch correction of time-interleaved analog-to-digital converters (TI-ADC) is a challenging task. We present a practical blind calibration technique for low-computation, low-complexity, and high-resolution applications. Its key features are: dramatically reduced computation; simple hardware; guaranteed parameter convergence with an arbitrary number of TI-ADC channels and most real-life input signals, with no bandwidth limitation; multiple Nyquist zone operation; and mixed-domain error correction. The proposed technique is experimentally verified by an M = 4 400 MSPS TI-ADC system. In a single-tone test, the proposed practical blind calibration technique suppressed mismatch spurs by 70 dB to 90 dB below the signal tone across the first two Nyquist zones (10 MHz to 390 MHz). A wideband signal test also confirms the proposed technique.

지능형 디지털 재설계를 이용한 비선형 인공위성의 디지털 PWM 정밀 자세 제어기의 개발 (Development of Digital PWM Attitude Controller for Nonlinear Artificial Satellites Using Intelligent Digital Redesign)

  • 주영훈;이호재;박진배
    • 한국지능시스템학회논문지
    • /
    • 제14권6호
    • /
    • pp.726-731
    • /
    • 2004
  • 본 논문은 비선형 시스템을 위한 효율적인 펄스 폭 변조 (PWM: pulse-width-modulation) 제어기 설계 기법을 제안한다. 이를 위하여 우선 지능형 디지털 재설계 기법을 사용하여 잘 설계된 아날로그 제어기를 상태 정합(state-matching) 이라는 측면에서 그 제어 성능을 보장하도록 일반적인 펄스 크기 변조(PAM: pulse-amplitude-modulation) 디지털 제어기로 변환한다. 재설계된 지능형 PAM 디지털 제어기는 등가 영역의 원리(equivalent area principle)를 사용하여 PWM 제어기로 변환된다. 제안된 PWM 제어기법의 효용성을 검증하기 위하여 인공위성의 자세제어 시스템의 모의실험의 예를 보인다.

라이다 측정 거리 향상을 위한 통합 수신 시스템 개발 (아날로그방식과 광자계수방식 신호 접합) (Development of lidar detection system for improvement of measurement range (Combined photon counting detection and analog-to-digital signal))

  • 신동호;노영민;신성균;김영준
    • 대한원격탐사학회지
    • /
    • 제30권2호
    • /
    • pp.251-258
    • /
    • 2014
  • 본 연구는 에어로졸의 광학적 특성 분석을 위한 라이다 시스템의 정확성 향상을 위해 새롭게 개발한 신호 수신 시스템을 설명하고자 한다. 광주과학기술원의 라이다에 아날로그 방식과 광자계수 방식을 통합한 시스템을 활용하여 에어로졸 후방산란 신호를 동시에 관측 가능한 수신단을 개발하였다. 관측된 두 신호 결합을 위해 접합 알고리즘을 고안하였고, 신호 결합에 앞서 광자계수 방식 신호의 Pile up효과를 보정하기 위해 부동시간(Dead time)을 계산하여 보정하였다. 관측 신호 분석을 통해 아날로그 방식 신호, 광자계수 방식 신호, 접합신호 그리고 부동시간 보정에 따른 차이점을 설명하고, 최종적으로 에어로졸 후방산란계수를 산출하여 상호 비교 및 정확성 향상을 확인하였다.

An Electromechanical ${\sum}{\triangle}$ Modulator for MEMS Gyroscope

  • Chang, Byung-Su;Sung, Woon-Tahk;Lee, Jang-Gyu;Kang, Tea-Sam
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2004년도 ICCAS
    • /
    • pp.1701-1705
    • /
    • 2004
  • This paper presents a design and analysis of electromechanical sigma-delta modulator for MEMS gyroscope, which enables us to control the proof mass and to obtain an exact digital output without additional A/D conversion. The system structure and the circuit realization of the sigma-delta modulation are simpler than those of the analog sensing and feedback circuit. Based on the electrical sigma-delta modulator theory, a compensator is designed to improve the closed loop resolution of the sensor. With the designed compensator, we could obtain enhanced closed-loop performances of the gyroscope such as larger bandwidth, lower noise, and digital output comparing with the results of analog open-loop system.

  • PDF

전류 축척기와 분배기를 사용한 12Bit D/A 변환기 설계 (Design of a 12Bit Digital to Analog converter Using Current Scaler and Divider)

  • 윤건식;박청용;하성민;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.569-572
    • /
    • 2004
  • This paper presents a 12-Bit 250MHz CMOS current-mode Digital to Analog Converter(DAC) with current scalers and dividers. It consist of 4 MSB current scaler, 4 MLSB current divider, and 4 LSB current divider. The simulation results show a conversion rate of 250MHz, DNL/INL of ${\pm}5LSB/{\pm}7LSB$, die area of $0.55mm^2$ and Power dissipation of 27mW at 3.3V

  • PDF