• Title/Summary/Keyword: 9 bit 통신

검색결과 340건 처리시간 0.124초

최적정규기저를 갖는 유한체위에서의 저 복잡도 비트-병렬 곱셈기 (A Low Complexity Bit-Parallel Multiplier over Finite Fields with ONBs)

  • 김용태
    • 한국전자통신학회논문지
    • /
    • 제9권4호
    • /
    • pp.409-416
    • /
    • 2014
  • 유한체의 H/W 구현에는 정규기저를 사용하는 것이 효과적이며, 특히 최적 정규기저를 갖는 유한체의 H/W 구현이 가장 효율적이다. 타입 I 최적 정규기저를 갖는 유한체 $GF(2^m)$은 m 이 짝수이기 때문에 어떤 암호계에는 응용되지 못하는 단점이 있다. 그러나 타입 II 최적 정규기저를 갖는 유한체의 경우는 NIST에서 제안한 ECDSA 의 권장 커브가 주어진 $GF(2^{233})$이 타입 II 최적 정규 기저를 갖는 등 여러 응용분야에 적용 되므로, 이에 대한 효율적인 구현에 관한 연구가 활발하게 진행되고 있다. 본 논문에서는 타입 II 최적 정규기저를 갖는 유한체 $GF(2^m)$의 연산을 정규기저를 이용하여 표현하여 확대체 $GF(2^{2m})$의 원소로 표현하여 연산을 하는 새로운 비트-병렬 곱셈기를 제안하였으며, 기존의 가장 효율적인 곱셈기들보다 블록 구성방법이 용이하며, XOR gate 수가 적은 저 복잡도 곱셈기이다.

64비트 블록암호 알고리듬 HIGHT의 효율적인 하드웨어 구현 (An efficient hardware implementation of 64-bit block cipher algorithm HIGHT)

  • 박해원;신경욱
    • 한국정보통신학회논문지
    • /
    • 제15권9호
    • /
    • pp.1993-1999
    • /
    • 2011
  • 한국기술표준원(KATS)과 국제표준화기구(ISO/IEC)에 의해 표준으로 채택된 블록암호 알고리듬 HIGHT용 저면적/저전력 암호/복호 코어를 설계하였다. HIGHT 알고리듬은 USN, RFID와 같은 유비쿼터스 환경에 적합하도록 개발되었으며, 128 비트 마스터 키를 사용하여 64 비트 평문을 64 비트 암호문으로, 또는 그 역으로 변환한다. 저면적과 저전력 구현을 위해 암호화 및 복호화를 위한 라운드 변환 블록과 키 스케줄러의 하드웨어 자원이 공유되도록 설계를 최적화하였다. 0.35-${\mu}m$ CMOS 표준 셀 라이브러리를 이용한 합성결과, HIGHT64 코어는 3,226 게이트로 구현되었으며, 80-MHz@2.5-V로 동작하여 150-Mbps의 성능을 갖는 것으로 평가되었다.

확산기반 분자통신 채널에서 ISI 완화를 위한 해밍 부호에 관한 연구 (A Study on Hamming Codes for Mitigating ISI on the Diffusion-based Molecular Communication Channel)

  • 정호영
    • 한국정보전자통신기술학회논문지
    • /
    • 제14권1호
    • /
    • pp.1-6
    • /
    • 2021
  • 본 논문에서는 확산기반 분자통신 채널에 존재하는 ISI(inter-symbol interference)를 완화하기 위해 ISI 특성을 채널 복호 알고리즘에 적용한 ISI 해밍부호를 제안하였다. 제안된 채널부호의 비트 오율 성능을 입증하기 위해 ISI가 존재하는 분자통신 채널에서 시뮬레이션을 통해 비트 오율을 측정하였으며 ISI 분자통신 채널에 적용되고 있는 주요한 채널부호들의 비트 오율 성능을 비교·분석하였다. 시뮬레이션 결과 방사되는 분자 수가 1100개 이하인 경우 본 논문에서 제안한 (8,4) ISI 해밍부호의 비트 오율이 다른 부호에 비해 가장 우수함을 알 수 있었다. 또한, 방사 분자 수가 1000개 일 때 본 논문에서 제안한 ISI 해밍부호의 복호 기법은 소프트 값만을 활용한 (7,4) 해밍부호에 비해 약 5.9×10-5의 오율이 개선되었다. ISI 제거 성능이 우수한 것으로 인정되고 있는 ISI-완화 채널부호와 비교해 보면 방사 분자 수가 크지 않은(M<1100) 채널 환경에서는 본 논문에서 제안한 ISI 해밍부호가 가장 유리하고 방사 분자 수가 큰 M>1100인 경우에는 ISI-완화 채널부호가 더 유리함을 알 수 있었다.

무선통신 적용을 위한 단일 DSP칩상의 음성/채널 부호화기 실시간 구현 (Real-time Implementation of Speech and Channel Coder on a DSP Chip for Radio Communication System)

  • 김재원;손동철
    • 한국정보통신학회논문지
    • /
    • 제9권6호
    • /
    • pp.1195-1201
    • /
    • 2005
  • 본 논문에서는 무선통신 시스템 적용을 위한 G.729 음성부호화기와 길쌈부호화기(R=1/2, K=9) 비터비 복호기를 하나의 고정 소수점 DSP칩을 이용하여 실시간 구현하였다. 프로그램 구현은 고정 소수점 C 프로그램을 연산결과의 기준으로 활용하였으며, 복잡도의 최적화를 위하여 어셈블 언어로 설계하였다. 최적화 과정을 통하여 구현한 결과는 연산량 측면에서 음성부호화기 24MIPS, 채널부호화기 9MIPS, 프로그램 크기 측면에서 음성 24K words, 채널 4K words가 소요되었으며, 연산의 검증은 테스트 벡터를 이용하여 Bit exact 방법에 의하여 검증하였다. 본 논문의 결과는 기존의 음성/채널 부호화기의 개별적인 칩을 이용한 구현 방법에 비하여 구현의 용이성 및 구현 비용 측면에서 성능 개선이 가능할 것으로 판단된다.

불완전 채널 환경에서 가변 전송율을 갖는 초광대역 전송시스템의 성능개선에 관한 연구 (A Study on the Performance Improvement of UWB System with Variable Bit-Rate in Imperfect Channel Environment)

  • 이양선;강희조
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.241-245
    • /
    • 2005
  • 본 논문에서는 가변 전송율을 갖는 UWB 통신 시스템을 제안하고 다수의 무선 기기가 유동적으로 이동하는 파코넷 환경에서 다중접속 간섭 및 전송율에 따른 시스템 성능을 분석하였다. 또한, 전송품질을 향상시키기 위하여 Truncated Type-II Hyabrid ARQ 기법을 적용하여 불완전 채널 환경에서의 시스템 성능을 평가하였다.

  • PDF

동기화 기능을 가지는 오차보정회로를 이용한 6비트 800MS/s CMOS A/D 변환기 설계 (Design of a 6bit 800MS/s CMOS A/D Converter Using Synchronizable Error Correction Circuit)

  • 김원;선종국;윤광섭
    • 한국통신학회논문지
    • /
    • 제35권5A호
    • /
    • pp.504-512
    • /
    • 2010
  • 본 논문에서는 무선 USB 칩-셋 내 무선통신시스템단에 적용될 수 있는 6비트 800MS/s 플래쉬 A/D 변환기를 설계하였다. 기존의 A/D 변환기에서 서로 독립적으로 사용되던 오차보정회로단과 동기화단을 하나의 회로로 간소화 시켜서, 하드웨어에 대한 부담을 감소시켰다. 제안한 오차보정회로는 기존의 오차보정회로보다 MOS 트랜지스터의 수를 5개 감소시킬 수 있으며, 오차보정회로 한 개당 면적은 9% 정도 감소하게 된다. 설계된 A/D 변환기는 $0.18{\mu}m$ CMOS 1-poly 6-metal 공정으로 제작되었으며 측정 결과 입력 범위 0.8Vpp, 1.8V의 전원 전압에서 182mW의 전력 소모를 나타내었다. 800MS/s의 변환속도와 128.1MHz의 입력주파수에서 4.0비트의 ENOB을 나타내었다.

무선 통신망 암호동기에 적합한 Statistical CFB 방식의 암호 알고리즘 성능 분석 (Performance Analysis of a Statistical CFB Encryption Algorithm for Cryptographic Synchronization Method in the Wireless Communication Networks)

  • 박대선;김동수;김영수;윤장홍
    • 한국정보통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.1419-1424
    • /
    • 2005
  • 본 논문에서는 통신 채널의 오류로 인하여 통신 단말간에 서로 송수신되는 정보중에 임의의 비트가 삭제되거나 추가되어 암호 알고리즘을 사용하여 통신이 불가능해지는 경우, 이를 극복하기 위한 기법으로 Statistical CFB 방식의 암호 알고리즘을 제안한다. 먼저, 비트 삽입 또는 비트 삭제 발생 시 오류 전파의 영향을 수학적으로 모델링하여 이론적인 Statistical CFB 암호 알고리즘의 성능을 분석한다. 이 경우, Statistical CFB 방식의 성능을 결정하는 요소인 농기 패턴의 길이와 피프백되는 키의 길이를 변화해가며 분석하도록 한다. 또한 이론적인 분석과 함께 실제로 특정 길이의 동기 패턴과 피드백되는 키를 선택한 후, Statistical CFB 방식을 적용한 암호 알고리즘을 사용하여 성능을 분석하였다. 이를 이론적인 분석 결과와 비교하여 제안된 암호 알고리즘의 타당성을 검증한다.

A Ku-Band 5-Bit Phase Shifter Using Compensation Resistors for Reducing the Insertion Loss Variation

  • Chang, Woo-Jin;Lee, Kyung-Ho
    • ETRI Journal
    • /
    • 제25권1호
    • /
    • pp.19-24
    • /
    • 2003
  • This paper describes the performance of a Ku-band 5-bit monolithic phase shifter with metal semiconductor field effect transistor (MESFET) switches and the implementation of a ceramic packaged phase shifter for phase array antennas. Using compensation resistors reduced the insertion loss variation of the phase shifter. Measurement of the 5-bit phase shifter with a monolithic microwave integrated circuit demonstrated a phase error of less than $7.5{\circ}$ root-mean-square (RMS) and an insertion loss variation of less than 0.9 dB RMS for 13 to 15 GHz. For all 32 states of the developed 5-bit phase shifter, the insertion losses were $8.2{\pm}1.4$dB, the input return losses were higher than 7.7 dB, and the output return losses were higher than 6.8 dB for 13 to 15 GHz. The chip size of the 5- bit monolithic phase shifter with a digital circuit for controlling all five bits was 2.35 mm ${\times}$1.65 mm. The packaged phase shifter demonstrated a phase error of less than $11.3{\circ}$ RMS, measured insertion losses of 12.2 ${\pm}$2.2 dB, and an insertion loss variation of 1.0 dB RMS for 13 to 15 GHz. For all 32 states, the input return losses were higher than 5.0 dB and the output return losses were higher than 6.2 dB for 13 to 15 GHz. The size of the packaged phase shifter was 7.20 mm${\times}$ 6.20 mm.

  • PDF

Gauss-Markov 추정 기법을 이용한 디지탈 비트 동기화기 실현에 관한 연구 (A Study on the Realization of a Digital Bit Synchronizer using the Gauss-Markov Estimation Technique)

  • 배현덕;유흥균
    • 한국음향학회지
    • /
    • 제9권2호
    • /
    • pp.61-69
    • /
    • 1990
  • 디지틀 통신에서 매우 중요한 문제인 비트 동기화(bit synchronization)를 기저대역(baseband)의 PAM 신호에 대하여 weighted least square 추정 기법과 등가인 Gauss-Markov 추정 기법을 연구하였다. 백색 가우시안 확류분포를 갖는 잡음하에서, 천이 위상(Transition phase)과 데이터 레벨의 추정을 2차원적으로 동시에 수행하여 수신단에서 완전한 신호를 복원하는, 검파기 포함형의 비트 동기화기(synchronizer) 실현에 관한 연구를 수행하였다. 컴퓨터 시물레이션으로 실현성을 확인하였으며, 기존의 대표적 비트 동기화 방식인 maximum likelihood 추정 이론에 근거한 DTTL(digital data transition tracking loop)와 그리고 minimum likelihood 추정 기법에 근거한 방식과의 추정 오차성능을 비교 평가하였다.

  • PDF

패턴동기에 의한 디지탈데이타 통신방식 (Data Transmission lSystem by Pattern Synchronization)

  • 안수길
    • 대한전자공학회논문지
    • /
    • 제9권1호
    • /
    • pp.25-30
    • /
    • 1972
  • 일정한 패턴의 디지탈·코오드가 검출될 때 마다 "1"이 송출된것으로 하는 디지탈 데이타 통신을 종래 2,400bit/sec.에 한정되었던 유선전화 케이블에 적용하여 속도를 향상시켰다. 코오드늘 "1"의 연속클라스타를 사용하여 수신단에 홰이스·록크드·루우프를 두어 그 여파부분의 시정수를 키워 PLL 고유의 잡음불감특성을 활용함으로서 에라율이 적으면서도 20kbit/sec.의 속도를 얻을 수 있었다.

  • PDF