• 제목/요약/키워드: 4-bit

검색결과 2,667건 처리시간 0.034초

An Area Efficient 8-bit Current DAC for Current Programming AMOLEDs

  • Lee, B.K.;Kang, J.S.;Lee, J.K.;Han, J.U.;Kwon, O.K.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2006년도 6th International Meeting on Information Display
    • /
    • pp.215-217
    • /
    • 2006
  • This paper presents an area efficient 8-bit current digital to analog convector (DAC) which is applied to 240 channels Active Matrix - Organic Light Emitting Diode (AMOLED) data driver. The proposed circuit constitutes 4-bit binary weighted current DAC and 4-bit switched capacitor cyclic DAC. The proposed DAC has about 70% smaller area than that of the typical binary weighted current DAC. We overcome sampling time by reducing the number of repetition phases so that it can display 8-bit gray scale image.

  • PDF

MIC화 PIN다이오드 하이브리드형 이상기의 설계에 관한 연구 (A Study on the Design of Hybrid MIC Phase Shifter Using PIN Dioid)

  • 김태회;박의준;박정기
    • 한국통신학회논문지
    • /
    • 제12권4호
    • /
    • pp.325-334
    • /
    • 1987
  • PIN 다이오드를 利用한 反射形 移相器는 4端子網 임피던스 變換回路로 構成될 수 있는데 원하는 移相量을 얻기위한 設計方程式 誘導에 假想 임피던스法을 적용하였다. 실제로 2-bit($22.5^{\circ}$$45^{\circ}$)하이브리드 移相器를 設計 具現하여 中心周波數(10GHz)에서 $22.5^{\circ}$bit는 $0.5^{\circ}$, $45^{\circ}$bit는 $0^{\circ}$의 移相量 誤差의 것을 얻었으며 main beam 制御用 phased-array안테나를 위한 移相器設計에 이 方法을 사용할 수 있음을 立證하였다.

  • PDF

Realization of Two-bit Operation by Bulk-biased Programming Technique in SONOS NOR Array with Common Source Lines

  • An, Ho-Myoung;Seo, Kwang-Yell;Kim, Joo-Yeon;Kim, Byung-Cheul
    • Transactions on Electrical and Electronic Materials
    • /
    • 제7권4호
    • /
    • pp.180-183
    • /
    • 2006
  • We report for the first time two-bit operational characteristics of a high-density NOR-type polysilicon-oxide-nitride-oxide-silicon (SONOS) array with common source line (CSL). An undesired disturbance, especially drain disturbance, in the NOR array with CSL comes from the two-bit-per-cell operation. To solve this problem, we propose an efficient bulk-biased programming technique. In this technique, a bulk bias is additionally applied to the substrate of memory cell for decreasing the electric field between nitride layer and drain region. The proposed programming technique shows free of drain disturbance characteristics. As a result, we have accomplished reliable two-bit SONOS array by employing the proposed programming technique.

A Study on the Stabilization of Bit Rate and LTE for the TV DMNG Broadcasting

  • Jeong, Gyoung Youl
    • International Journal of Advanced Culture Technology
    • /
    • 제6권4호
    • /
    • pp.266-274
    • /
    • 2018
  • Securing field screens through LTE broadcasting is a very valuable technology in news production because of its locality and concurrency. TV has the advantage of being able to deliver news faster than newspapers and make live coverage on the scene of events and events. To maximize this, not only middle-end broadcasters but also existing broadcasting stations are taking an active role in broadcasting using LTE. However LTE broadcasting has yet to secure any conflicting values of broadcasting stability and securing high-definition. The key to solving this difficulty is the transmission rate of Bit Rate. This paper compares the Bit Rate transmission method, which is variable and fixed, to provide more on-site screens through LTE, and presents the Bit Rate adjustment method as a method of screen stabilization through experiment. Consequently, the most stable broadcast screen can be obtained when transmitting and connecting it to broadcasting in a variable 5M method.

IEEE 802.15.4 호환 WPAN 기기를 위한 낮은 복잡도를 갖는128-bit AES-CCM* IP 설계 (Design of Low-Complexity 128-Bit AES-CCM* IP for IEEE 802.15.4-Compatible WPAN Devices)

  • 최인준;이종열;김지훈
    • 전기전자학회논문지
    • /
    • 제19권1호
    • /
    • pp.45-51
    • /
    • 2015
  • 최근 IoT(Internet of Things) 기기를 위한 근거리 무선 네트워크 시스템이 널리 활용되면서 점차 보안의 필요성이 증가하고 있다. 본 논문에서는 IEEE 802.15.4 호환 WPAN 기기를 위한 낮은 복잡도를 갖는 128-bit AES-$CCM^*$ 하드웨어를 효율적으로 구현하였다. WPAN 기기에서는 하드웨어 자원과 전력 소모가 매우 제한되기 때문에, 다양한 최적화 기법을 적용하여 낮은 복잡도를 갖는 AES-$CCM^*$ 하드웨어를 구현해야 한다. 본 논문은 하드웨어의 복잡도를 줄이기 위해 composite field 연산을 채택하면서 8-bit 데이터 패스를 갖는 folded AES processing core를 제안한다. 또한 IEEE 802.15.4 표준에서 정의된 $CCM^*$ 모드를 지원하기 위해 적은 하드웨어 자원을 사용하며 응답시간이 빠른 토글 구조의 AES-$CCM^*$ 제안한다. 본 논문에서 제안된 AES-$CCM^*$ 하드웨어는 기존의 하드웨어의 57%에 해당하는 게이트 수로 구현가능하다.

MPEG4에서의 텍스춰 및 모형정보를 고려한 새로운 비트율 변환기 (A New Bit-rate Converter for Considering Texture and Shape Information in MPEG4)

  • 이종배
    • 한국멀티미디어학회논문지
    • /
    • 제3권4호
    • /
    • pp.333-338
    • /
    • 2000
  • 일반적으로 대부분의 디지털 영상처리를 위하여 현재 MPEG2(일부분의 경우에는 MPEG1)를 이용하고 있고, 이들 처리 결과가 컴퓨터에 비트스트림으로 변환되어 저장되고 있다. 그런데 전송채널은 다양한 용량을 갖고 있으며, 이에 따라 컴퓨터에 저장된 비트스트림들도 채널의 특성에 맞도록 비트율이 재조정되어야 한다. 즉 이들 비트스트림을 채널용량에 맞도록 어떻게 비트율을 바꿀지가 이 논문에서 다루고자하는 핵심이며 이를 통상 비트율 변환이라 부른다. 실제로 지금가지 MPEG2 비트스트림에 대해서는 여러 학자들이 이들을 효율적으로 다양한 채널로 전송하기 위해서 비트율 변환을 행하는 방식들을 제안하였다. 그러나 기 존의 방식들은 MPEG4 응용에는 적합하지 않다. 이는 MPEG4에서는 텍스춰 정보 뿐만이 아니라 MPEG2에는 불필요한 모형정보까지 전송해야 하기 때문이다. 따라서 본 논문에서는 텍스춰 정보와 함께 모형정보를 고려한 새로운 비트율 변환기를 제안하고자 한다.

  • PDF

혼합영상 전송을 위한 내용기반 율제어 (Content-based Rate control for Hybrid Video Transmission)

  • 황재정;정동수
    • 한국통신학회논문지
    • /
    • 제25권8B호
    • /
    • pp.1424-1435
    • /
    • 2000
  • 객체기반 동영상 부호화에서 고정 비트율을 얻도록 하는 율제어기는 채널의 비트율원하는 화질 객체간 분배 텍스쳐 및 형상간 관계 프레임스킵 결정 등에 적응성을 부여하기 위한 중요한 요소이다 따라서 이 논문에서는 울제어에 이용되는내용기반 제어기를 제안한다 이것은 이차 율제어 모델을 이용하는 MPEG-4 기법을 확장한 것이다. 객체간 중요성을 분석하여 VOP로 나뉘어지고 객체기반 모델링에 의해 비트가 할당된다, 중요성을 팍악하기 위해 시험 영상ㅇ을 비전문가에게 관측토록 하여 관심영역 VOP를 분석하였다 이에 의해 초기 목표치가 구해지고 오버플로우나 언더플로우를 방지하기 위해 전체 목표치를 설정한다. 객체간 목표치 분배는 움직임벡터 크기 객체의 크기 이전 프레임의 왜곡 등을 반영하는 통계적 특성에 따라 이루어짐과 동시에 객체의 중요성에 따라 분배하는 기법을 제안한다 제안한 기법을 MPEG-4 VM8 부호기에 사용된것과 비교한다.

  • PDF

Unchoked Peer 개수에 따른 BitTorrent 성능 분석 (An Analysis on BitTorrent Performance Based on the Number of Unchoked Peers)

  • 정태중;한진영;김현철;권태경;최양희
    • 한국통신학회논문지
    • /
    • 제35권8B호
    • /
    • pp.1197-1203
    • /
    • 2010
  • 최근 파일 공유를 위해 널리 사용되는 BitTorrent의 강점은 BitTorrent의 핵심 메커니즘인 peer 선택 기법에 기인한다. Peer 선택 기법은 해당 호스트가 업로드 할 peer를 선택하는 것인데, 이 때 자신에게 각 peer가 업로드한 비율을 비교해서 가장 많이 업로드한 peer들에게 업로드를 하게 된다. 그런데 BitTorrent에서는 업로드할 peer의 개수 (즉, unchoked peer 개수)를 4개로 고정하고 있다. 하지만 peer들의 개수나 다운로드 속도, 업로드 속도와 같은 공유집단 (즉, swarm)의 특성은 계속 변하기 때문에 unchoked peer 개수를 고정하는 것은 효율적이지 않다. 본 논문에서는 BitTorrent에서 unchoked peer 개수가 고정된 4개가 아니라 변할 때 전체 시스템 성능에 어떠한 영향이 끼치는지 분석한다. 분석을 위해 본 논문에서는 서울대학교 캠퍼스 망에 테스트베드를 설치하였고, 실제로 널리 사용되는 오픈 소스 BitTorrent 클라이언트를 수정해서 사용하였다. 테스트베드에서의 다양한 실험을 통해 BitTorrent의 성능이 unchoke 개수에 따라 달라지게 되는 것을 보였고, 이에 따라 swarm의 상황을 고려해서 unchoke개수를 적절하게 조절하는 메커니즘이 필요하다는 것을 보였다.

위상부호 홀로그램 중첩 시스템에서 홀로그램의 중첩저장 및 복원을 위한 기록시간 분배 (The Recording Time Schedule in the Phase-Code Multiplexing System)

  • 김유현;손승대;이연호
    • 대한전자공학회논문지SD
    • /
    • 제40권2호
    • /
    • pp.88-97
    • /
    • 2003
  • 본 논문에서는 위상부호 홀로그램 중첩 시스템에 대한 모의실험을 통하여 동일한 회절효율을 갖기 위한 각 홀로그램들의 기록시간을 계산한 후 이것을 하나의 이론식으로 유도하였다. 이러한 이론식을 이용하여 8비트, 16비트 및 32비트 위상부호 홀로그램 중첩 시스템에서의 홀로그램 회절효율이 각각 ±5%, ±7.2% 및 ±8.4%이내의 오차로 균일하게 주어짐을 모의실험을 통해 확인하였다. 그 다음 서로 다른 4개의 홀로그램을 BaTiO₃결정체에 중첩 저장 및 복원하는 실험을 실시하여 본 논문의 시간 분배가 기존의 방법에 비하여 복원되는 홀로그램들의 회절효율을 더욱 균일하게 만든다는 것을 확인하였다.

초전도 마이크로 프로세서개발을 위한 RSFQ ALU 회로의 타이밍 분석 (Timing analysis of RSFQ ALU circuit for the development of superconductive microprocessor)

  • 김진영;백승헌;김세훈;강준희
    • 한국초전도ㆍ저온공학회논문지
    • /
    • 제7권1호
    • /
    • pp.9-12
    • /
    • 2005
  • We have constructed an RSFQ 4-bit Arithmetic Logic Unit (ALU) in a pipelined structure. An ALU is a core element of a computer processor that performs arithmetic and logic operation on the operands in computer instruction words. We have simulated the circuit by using Josephson circuit simulation tools. We used simulation tools of XIC, $WRspice^{TM}$, and Julia. To make the circuit work faster, we used a forward clocking scheme. This required a careful design of timing between clock and data pulses in ALU. The RSFQ 1-bit block of ALU used in constructing the 4-bit ALU was consisted of three DC current driven SFQ switches and a half-adder. By commutating output ports of the half adder, we could produce AND, OR, XOR, or ADD functions. The circuit size of the 4-bit ALU when fabricated was 3 mm x 1.5 mm, fitting in a 5 mm x 5mm chip. The fabricated 4-bit ALU operated correctly at 5 GHz clock frequency. The chip was tested at the liquid-helium temperature.