• 제목/요약/키워드: 회로구조

검색결과 2,059건 처리시간 0.029초

진화된 위상보정 구조를 갖는 0.6~2.0 GHz 광대역 Active Balun 설계 (0.6~2.0 GHz Wideband Active Balun Using Advanced Phase Correction Architecture)

  • 박지안;진호정;조춘식
    • 한국전자파학회논문지
    • /
    • 제25권3호
    • /
    • pp.289-295
    • /
    • 2014
  • 본 논문에서는 진화된 위상보정 구조를 이용한 0.6~2.0 GHz에서 동작하는 Active Balun을 제안한다. 제안하는 회로는 서로 다른 구조 및 성능을 보이는 Active Balun 회로를 Cascode 구조와 더불어 구현하여 기존의 위상 보정구조를 갖는 회로보다 위상보정에 있어 높은 성능을 보인다. 제안하는 Active Balun은 0.6~2.0 GHz 대역에서 $10^{\circ}$의 위상 오차 및 2dB의 진폭오차를 가지며, 1.8 V DC에서 약 7 mW의 전력을 소모한다.

면적 절약형 고속 FIR 필터의 설계 및 응용 (An Area Efficient High Speed FIR Filter Design and Its Applications)

  • 이광현;임종석
    • 대한전자공학회논문지SD
    • /
    • 제37권11호
    • /
    • pp.85-95
    • /
    • 2000
  • FIR 디지털 필터는 DSP에서 사용되는 중요한 회로 중에 하나이며, 보다 효율적인 연산을 위한 여러 가지 구조가 제안되었다. 본 논문에서는 필터 연산을 고속으로 수행하면서도 면적을 줄일 수 있는 필터 구조를 제안한다. Transposed 구조를 적용하여, 고속의 연산이 가능토록 하는 기본 구조를 사용하였다. 여기에, 이중 경로 레지스터 라인이라는 두 개의 연산 패스가 존재하여 다양한 종류의 필터 연산이 가능하며, 이 필터를 연속적으로 이어 사용할 수 있는 cascade 구조도 지원한다. Truncated Booth 곱셈기라는 면적 절약형 곱셈기를 사용하여 회로 크기를 줄일 수 있었다. 이중 경로 레지스터 라인과 truncated 곱셈기를 사용하여 주어진 조건에 최적화된 필터를 설계할 경우에 회로의 크기가 더 줄어 들수 있음을 확인하였다.

  • PDF

PC 수직 접합부의 극한 전단 내력 예측에 대한 인공 신경 회로망의 적용 (Application of Artificial Neural Networks to Predict Ultimate Shear Capacity of PC Vertical Joints)

  • 김택완;이승창;이병해
    • 전산구조공학
    • /
    • 제9권2호
    • /
    • pp.93-101
    • /
    • 1996
  • 인공 신경회로망은 인간의 뇌를 전산 모델로 구현한 것으로 상호 연결된 많은 정보 처리 유니트들로 구성되어 있으며, 이를 기초로 논리적인 추론을 수행할 수 있다. 특히, 신경망은 비선형 변수를 많이 포함하고 있는 복잡한 문제 해결에서 더욱 효과적이다. 신경망의 이러한 기능으로 인해 구조분야에서는 비선형적인 각종 구조실험의 결과예측이나 구조계획 그리고 최적 설계에 응용되고 있는 추세이다. 본 논문에서는 인공 신경 회로망의 기본 이론을 설명하고, 현재까지 정립되고 있지 않은 대형 콘크리트 판넬간 수직 접합부의 최대 전단 내력 예측에 기존의 제안식과 인공 신경 회로망의 예측 결과를 비교하여 신경망의 적용가능성을 검토하고자 한다.

  • PDF

새로운 구조의 적응형 위상 검출기를 갖는 Gbps급 CMOS 클럭/데이타 복원 회로 (Giga-bps CMOS Clock and Data Recovery Circuit with a novel Adaptive Phase Detector)

  • 이재욱;이천오;최우영
    • 한국통신학회논문지
    • /
    • 제27권10C호
    • /
    • pp.987-992
    • /
    • 2002
  • 본 논문에서는 ㎓대역의 고속 클럭 신호를 필요로 하는 데이터 통신 시스템 분야에 응용될 수 있는 새로운 구조의 클럭 및 데이터 복원회로를 구현하였다. 구현된 회로는 고속 데이터 전송시 주로 사용되는 NRZ형태의 데이터 복원에 적합한 구조로서 위상동기 회로에 발생하는 high frequency jitter를 방지하기 위한 새로운 위상 검출 구조를 갖추고 있다. 또 가변적인 지연시간을 갖는 delay cell을 이용한 위상검출기를 이용하여 위상 검출기가 갖는 dead zone 문제를 해결하고, 항상 최적의 동작을 수행하여 빠른 동기 시간을 갖는다. 수십 Gbps급 대용량을 수신할 수 있도록 다채널 확장에 용이한 구조를 사용하였으며, 1.25Gbps급 데이터를 복원하기 위한 클럭 생성을 목표로 하여 CMOS 0.25$\mu\textrm{m}$ 공정을 사용하여 구현한 후 그 동작을 측정을 통해 검증하였다.

전류펌핑 알고리즘을 이용한 클락 동기용 CMOS PLL 설계 (Design of a CMOS PLL with a Current Pumping Algorithm for Clock Syncronization)

  • 성혁준;윤광섭;강진구
    • 한국통신학회논문지
    • /
    • 제25권1B호
    • /
    • pp.183-192
    • /
    • 2000
  • 본 논문에서는 전류펌핑 알고리즘을 이용한 클락 동기용 3.3V 단일 공급 전압하에서 3-250MHz 입력 록킹 범위를 갖는 2중 루프 구조의 CMOS PLL 회로를 설계하였다. 본 논문은 전압 제어 발진기 회로의 전압대 주파수의 선형성을 향상시키기 위한 전류펌핑 알고리즘을 이용한 PLL 구조를 제안한다. 설계된 전압 제어 발진기 회로는 75.8MHz-1GHz 의 넓은 주파수 범위에서 높은 성형성을 가지고 동작한다. 또한, 록킹 되었을 때 루프 필터 회로를 포함한 저하 펌프 회로의 전압 변동 현상을 막는 위상 주파수 검출기 회로를 설계하였다. 0.6$\mu\textrm{m}$ N-well single-poly triple metal CMOS 공정을 사용하여 모이 실험 한 결과, 125MHz의 입력 주파수를 갖고 1GHz의 동작 주파수에서 3.5$\mu\textrm{s}$의 록킹 시간과 92mW의 전력 소모를 나타내었다. 측정 결과 V-I 컨버터 회로를 포함한 VCO 회로의 위상 잡음은 100kHz의 옵셋 주파수에서 -100.3dBc/Hz를 나타내었다.

  • PDF

순차 회로의 효율적인 지연 고장 검출을 위한 새로운 테스트 알고리듬 및 스캔 구조 (Efficient Delay Test Algorithm for Sequential Circuits with a New Scan Design)

  • 허경회;강용석;강성호
    • 대한전자공학회논문지SD
    • /
    • 제37권11호
    • /
    • pp.105-114
    • /
    • 2000
  • 지연 고장을 위한 테스트는 디지털 회로의 속도와 직접도가 크게 향상되면서 필수적인 것으로 생각되고 있다. 그러나, 순차 회로에는 상태 레지스터들이 있기 때문에, 지연 고장을 검출하는 것이 쉽지 않다. 이러한 난점을 해결하기 위해 회로의 단일 고착 고장과 지연 고장을 효율적으로 검출할 수 있는 새로운 테스트 방법과 알고리듬을 개발하였고 이를 적용하기 위한 새로운 구조의 스캔 플립-플롭을 제안한다. ISCAS 89 벤치마크 회로에 대한 실험을 통해 지연 고장 검출률이 기존의 전통적인 스캔 테스트 방법에 비해 현격하게 향상된 것을 알 수 있다.

  • PDF

패키징 보드에서의 전원노이즈 저감을 위한 EBG(Electromagnetic Band Gap) 패턴에 관한 연구 (EBG(Electromagnetic Band Gap) Pattern Reserch for Power noise on Packing Board)

  • 김병기;유종운;김종민;하정래;나완수
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1601_1602
    • /
    • 2009
  • 본 논문은 SSN(Simultaneous Switching Noise) 이 유전체를 통해 다른 시스템에 유기되는 것을 막기 위한 방법인 EBG(Electromagnetic Band-Gap)에 관한 연구이다. 이에 대한 EBG 구조를 설계하기 위해 PDN(Power Delivery Network)에 주기적인 패턴을 삽입한다. 패키지에 EBG 구조를 적용하기 위해 인쇄 회로기판 범위에서 연구되었던 구조를 변형 및 개조하여 EBG 구조가 내포하고 있는 필터의 차단 주파수의 범위를 넓히며 차단 시작 주파수를 1GHz 아래로 낮추는 소형화 방법을 모색한다. 이 연구에서 실시할 EBG 구조에 대한 간단한 고찰과 인쇄 회로 기판에 적합한 AI-EBG(Alternating impedance Electromagnetic Band-Gap) 구조를 이용한 EBG 의 소형화에 대해 언급하고, 소형화를 위한 3-D EBG 의 설계구조에 대해 설명한다. 그리고 저주파에서 차단특성을 높이기 위한 방법으로 3-D EBG를 사용하고 AI-EBG와 비교하여 차단특성의 변화를 Full-wave 시뮬레이션과 측정으로서 비교한다.

  • PDF

하나의 감극성 커플드 인덕터 보조 회로를 갖는 발전된 영전압 천이 소프트-스위칭 인버터 (An Improved Single-Phase Zero-Voltage Transition Soft-Switching Inverter with A Subtractive Coupled Inductor Auxiliary circuit)

  • 임종엽;소재환;김래영
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 전력전자학술대회 논문집
    • /
    • pp.307-308
    • /
    • 2016
  • 본 논문에서는 하나의 감극성 커플드 인덕터 보조 회로를 갖는 발전된 영전압 천이 소프트-스위칭 인버터를 제안한다. 기존에 제안된 소프트-스위칭 인버터의 큰 커패시터나 추가 회로의 필요성과 같은 구조적 단점을 극복하였다. 또한, 하나의 커플드 인덕터 보조 회로를 이용하여 풀-브리지 인버터를 구현하여 보조 회로의 소자 수를 줄여 가격과 부피에서 장점이 있다. 본 논문에서 제안된 회로의 동작 원리와 특성들을 다룰 것이며 시뮬레이션을 통하여 유효성을 검증하였다.

  • PDF

LDO 레귤레이터의 PSRR 특성개선 (The PSRR improvement of the LDO Regulator)

  • 유재영;방준호;유인호;이우춘;소병문;김송민
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2010년도 추계학술발표논문집 1부
    • /
    • pp.378-381
    • /
    • 2010
  • 본 논문에서는 LDO레귤레이터의 PSRR을 향상 및 전압가변 조정이 가능한 능동 Replica LDO 레귤레이터를 설계하였다. 일반적인 레귤레이터의 PSRR과 회로의 안정성 확보를 위해서 사용된 Replica회로의 경우, 안정된 동작을 유지하기 위해서는 DC 매칭이 이루어져야 한다. 본 논문에서는 능동 Replica LDO회로를 제안하였다. 제안된 회로는 CMFB회로에 의하여 DC 전위의 매칭이 이루어지도록 하였으며, 레귤레이터의 출력전압도 일정한 범위내에서 조정이 가능하다. 또한 HSPCIE시뮬레이션 결과, 제안된 능동 Replica LDO회로의 PSRR특성이 기존 LDO구조에 비하여 좋은 결과을 얻을 수 있음을 확인하였다.

  • PDF

버스트 모드 광 신호 수신을 위한 자동 이득제어 회로 (An Automatic Gain Control Circuit for Burst-mode Optical Signal reception)

  • 기현철
    • 대한전자공학회논문지SD
    • /
    • 제40권12호
    • /
    • pp.31-38
    • /
    • 2003
  • 본 논문에서는 클리퍼(clipper)의 고속 동작 특성을 활용하여 자동 이득제어 회로의 정착시간(settling time)을 극히 짧게 구현할 수 있는 새로운 구조의 자동 이득제어 회로를 제안하였다. 제안한 자동 이득제어 회로에 대해서 해석적으로. 동작특성을 분석했다. 아울러 상용 파운드리(foundry)를 이용하여 1.2Gbps EPON 시스템용 버스트 모드 전치증폭회로를 설계하여 그 특성을 해석 결과와 비교 검증했다. 설계된 회로의 특성은 해석 결과와 잘 일치했으며 1㎱ 이하의 극히 짧은 정착시간(settling time)이 구현되고 있음을 확인 할 수 있었다