• 제목/요약/키워드: 캐패시터

검색결과 589건 처리시간 0.026초

초박막 산화막 MOS 캐패시터에서 전자파 간섭의 극성 효과 (The polarity effect of electronic waves interference in the ultra thin oxide MOS capacitor)

  • 강정진
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제8권5호
    • /
    • pp.601-605
    • /
    • 1995
  • This study was concerned, after the oxide films(50 [.angs.]) were grown in a furnace and the MOS capacitor fabricated, with experimental comparison and verification about the Interference Effect of Electronic Waves in the ultra thin oxide/silicon interface. The average error was about 0.8404[%] in n'gate/p-sub and about 0.2991[%] in p$^{+}$gate/p-sub. Therefore, it was predicted that the Interference Effect of Electronic Waves can overcome somewhat according to the gate polarity.

  • PDF

입력 전류 리플이 없는 브릿지리스 세픽 컨버터 (Bridgeless Sepic Converter with Ripple-Free Input Current)

  • 양재원;도현락
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 전력전자학술대회 논문집
    • /
    • pp.389-390
    • /
    • 2012
  • 본 논문은 입력전류 리플이 없는 브릿지리스 세픽 컨버터를 제안한다. 제안된 컨버터는 브릿지 다이오드를 제거하여 도통손실을 줄이고 결합 인덕터와 보조 캐패시터를 사용하여 입력 전류 리플을 제거하였다. 제안된 회로의 동작원리를 설명하고, 시뮬레이션으로 확인한 후 130[W]급 하드웨어 프로토 타입을 이용하여 검증하였다.

  • PDF

보조 스너버 회로가 없는 고효율의 1단 부스트-플라이백 역률개선 컨버터 (High Efficient Single-Stage Boost-Flyback PFC Converter Without Additional Snubber Circuit)

  • 양재원;도현락
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.153-154
    • /
    • 2015
  • 본 논문에서는 보조 스너버 회로가 없는 고효율의 1단 부스트-플라이백 역률개선 컨버터를 제안한다. 제안된 컨버터는 높은 역률을 위한 부스트 역률개선 셀과 전기적 절연을 위한 플라이백 DC-DC 모듈로 구성된다. 입력전력의 일부분은 출력단으로 직접 전달되기 때문에 효율이 증가한다. 그리고 누설인덕터의 에너지가 DC링크 캐패시터에 흡수되기 때문에 별도의 스너버 회로가 필요하지 않다. 제안된 컨버터는 이론적 해석과 100[W]하드웨어 시작품을 제작하여 검증하였다.

  • PDF

교량 센서를 위한 콘크리트 투과 무선 전력 및 데이터 전송 방법 (Simultaneous Wireless Transfer of Power and Data through concrete structure for smart bridge sensors)

  • 장유진;한정규;조신영;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.385-386
    • /
    • 2015
  • 본 논문은 통신 모듈과 전력선 없이, 교량용 센서에 전력을 송전하는 동시에 2차측 부하 변동에 의한 1차측 공진 캐패시터의 전압 변동을 이용해 데이터를 전송하는 무선전력 시스템을 제안한다. 콘크리트 구조물을 투과하여 10W(3.3V, 3A)의 전력 및 데이터를 전송하는 시스템을 구현하여 제안된 시스템의 타당성을 검증 하였다.

  • PDF

4-레벨 하이브리드 하프 브리지 플라잉 캐패시터 인버터의 새로운 토폴로지 (A New Topology of Four-Level Hybrid Half-Bridge Flying-Capacitor Inverter)

  • 프리바디조나단;이동춘
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.315-316
    • /
    • 2019
  • This paper proposes the operation scheme and control method for a four-level hybrid half-bridge flying-capacitor inverter (4L-HHBFCI). With in-phase disposition level-shifted modulation (IPD), the flying capacitor voltage ripple is less than 1% of the reference value, while the line-to-line voltage total harmonic distortion is 23.27% at unity modulation index. The performance and effectiveness of the proposed inverter operation have been verified by simulation results.

  • PDF

전기이중층캐패시터에서 마이크로파에 의해 개질된 활성탄소전극의 전기화학적 특성 (Electrochemical Characteristics of the Activated Carbon Electrode Modified with the Microwave Radiation in the Electric Double Layer Capacitor)

  • 선진규;엄의흠;이철태
    • 공업화학
    • /
    • 제21권1호
    • /
    • pp.11-17
    • /
    • 2010
  • 유기용액계 전해질을 갖는 전기이중층캐패서터의 성능향상을 위해 마이크로파 처리를 통하여 활성탄소를 개질하고 이에 따른 전기화학적 특성의 변화를 조사하였다. 대상 시료로 petroleum cokes와 pitch cokes를 사용하여 NaOH 활성화에 의해 제조한 활성탄과 시판용 활성탄 BP-25를 사용하였다. 세 종류의 활성탄 모두 마이크로파 처리를 통해 산소를 포함하는 친수성관능기들이 표면으로부터 제거되었으며, 처리 시간이 증가함에 따라 비표면적과 세공부피는 감소하고, 평균세공직경은 증가하였다. 이러한 영향으로 표면 개질된 활성탄소로 제조한 전기이중층캐패시터는 계면저항이 개질하지 않은 활성탄소를 사용한 전기이중층 캐패서터에 비해 크게 감소하였으며, 비표면적의 감소에도 불구하고 방전용량은 개질하지 않은 경우보다 크게 증가하였다.

그라운드 방사체를 활용한 고효율의 소형 안테나 (A Small Antenna of High Radiation Efficiency Employing a Ground Radiator)

  • 최형철;이형진;박범기;장진혁;김형동
    • 한국전자파학회논문지
    • /
    • 제23권2호
    • /
    • pp.135-143
    • /
    • 2012
  • 본 논문은 안테나 구조 없이 리액티브 소자 만을 이용하여 단말기 그라운드를 방사체로 활용하는 방법을 소개한다. 안테나의 특성은 블루투스 대역에서 동일 그라운드 면적($40{\times}20mm^2$)을 가지는 미앤더 IFA와 비교하여 분석하였다. 시뮬레이션 및 측정을 통해 캐패시터 소자 만을 이용한 안테나가 가장 높은 방사 효율을 나타내는 것으로 판명되었다. 이는 안테나의 인덕턴스가 높을수록 그라운드의 방사 저항이 감소하고, 캐패시터의 손실 저항이 인덕터 또는 IFA보다 낮기 때문이다. 높은 방사 효율에도 불구하고 제안하는 안테나의 면적($5{\times}2.5mm^2$)은 IFA의 면적($12{\times}2.5mm^2$)의 반 이하이다.

IEEE 802.11a/b/g 무선 랜을 위한 고속 AFC 기법의 CMOS LC VCO의 설계 (Design of CMOS LC VCO with Fast AFC Technique for IEEE 802.11a/b/g Wireless LANs)

  • 안태원;윤찬근;문용
    • 대한전자공학회논문지SD
    • /
    • 제43권9호
    • /
    • pp.17-22
    • /
    • 2006
  • 본 논문에서는 IEEE 802.11a/b/g 무선 랜을 위하여 고속 AFC 기법이 적용된 CMOS LC VCO의 설계를 다룬다. 1.8V $0.18{\mu}m$ CMOS 공정을 사용하였으며, 현재 국제적으로 표준화가 진행된 모든 무선 랜 응용에 적합하도록 인덕터 및 캐패시터를 스위칭하는 방법으로 5.8GHz 대역, 5.2GHz 대역 및 2.4GHz 대역에서 동작하도록 설계하였다. 또한 주파수-전압 특성을 선형화하기 위하여 최적화된 버랙터 바이어싱 기법을 사용하였으며, 필요로 하는 모든 대역에서 저잡음 특성을 유지하기 위하여 4비트 캐패시터 뱅크를 사용하고, 광대역 디지털 주파수 검출기를 이용한 고속 AFC 기법을 구현하여 그 동작을 확인하였다.

전원무결성 해석에 의한 PCB 전원안정화 설계기법 연구 (A study on Source Stability Design Method by Power Integrity Analysis)

  • 정기현;장영진;정창원;김성권
    • 한국전자통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.753-759
    • /
    • 2014
  • 본 논문에서는 전원무결성(Power Source Integrity) 해석을 기반으로 PCB(Printed Circuit Board)내부 전원 선로의 RLC 공진(Resonance)현상을 해석하고 PCB내부 공진현상 감쇄를 위한 설계기법을 제시한다. 제시하는 기법은 PCB의 구조적 특성으로 형성되는 공진주파수를 예측하며, 공진현상 감쇄를 위한 디커플링 캐패시터의 적용위치 및 용량을 결정할 수 있다. 본 논문에서는 산업용 제어기 내부의 메인보드 회로 시뮬레이션 모델을 통해서 PCB 공진현상 감쇄 설계기법에 대한 타당성을 검증하였다. 본 연구결과는 향후, PCB 회로 설계에서 PDN(Power Delivery Network)구조의 안정도 향상에 기여할 것으로 기대된다.