• 제목/요약/키워드: 주파수 변조 피드백

검색결과 13건 처리시간 0.028초

Laser cooling 용 다이오드 레이저의 안정화

  • 이호성;양성훈
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 1995년도 광학 및 양자전자학 워크샵 논문집
    • /
    • pp.149-153
    • /
    • 1995
  • 세슘원자에 대한 레이저 쿨링용 광원으로 사용하기 위해 다이오드 레이저의 서폭을 축소하고 발진 주파수 및 출력을 동시에 안정화 시키는 연구를 수행하였다. 자유발진 상태에서 약 30 MHz 이고, 출력이 10mW인 다이오드 레이저에 유이창으로 Q 갑이 낮은 외부 공진기를 구성함으로써 발진선폭을 약 5MHz로 줄일수 있었다. 그리고 세슘원자의 포화흡수 스펙트럽의 교차공진 흡수선에 레이저 주파수를 안정시키기 위해 주입전류를 10kHz 로 변조하고, lock-in amp 의 출력단에서 나오는 주파수 오차신호를 전류공급장치와 유리창이 부착된 PZT로 동시에 피드백시켰다. 또한 오차신호를 레이저 다이오드의 온도 조절장치로 피드백 시킴으로써 주파수와 동시에 레이저 출력을 안정화시킬 수 있었다. 이 때의 출력의 변동폭은 약 0.03% 로서 온도로 피드백 시키지 않는 경우에 비해 약 260배 안정된 결과를 얻었다. 그리고 컴퓨터를 이용해서 흡수선의 peak 값을 매 10초마다 검색하고 이 값이 최대가 되도록 PZT 전압을 조절함으로써 레이저 주파수를 세슘원자의 흡수선의 봉우리에 1주일 이상 안정화시킬 수 있었다. 주파수 안정도 측정을 위해 Zeeman 이동된 포화흡수 스펙트로미터를 구성하였으며, 측정된 주파수 안정도 (Allan 분산의 제곱근)는 적분시간 1초 일 때 1.2x10-10 이었다.

  • PDF

주파수 청각 피드백(FAF)에 따른 말더듬 특성 연구 (A Study on Characteristics of the Stuttering according to Auditory Feedback Types)

  • 장현진;신명선
    • 한국콘텐츠학회논문지
    • /
    • 제9권12호
    • /
    • pp.940-947
    • /
    • 2009
  • 본 연구는 주파수 변조 피드백(FAF) 수준에 따라 말더듬인의 말더듬 빈도와 형태 변화를 밝히고자 하였다. 발달성 말더듬 성인 10명을 대상으로 NAF와 FAF 수준별(+2000, +1000, -1000, -2000) 상황에서 읽기 및 혼자말하기 과업을 통하여 수집한 구어 표본을 분석한 결과는 다음과 같다. 읽기 및 혼자말하기 과제 모두에서 NAF와 FAF 모든 수준 간에 말더듬 빈도의 유의한 차이가 있었으나, FAF 수준 간에는 차이가 없었다. 말더듬 형태는 두 과업 모두 NAF 수준 보다 FAF 수준에서 모든 핵심행동이 감소하였다. 특히 폐쇄가 많이 감소하였고 핵심행동이 주로 반복으로 변화하였다.

Data Weighted Averaging을 이용한 3차 멀티비트 Sigma-Delta 변조기 (The Third-Order Multibit Sigma-Delta Modulator with Data Weighted Averaging)

  • 김선홍;최석우;조성익;김동용
    • 대한전자공학회논문지SD
    • /
    • 제41권9호
    • /
    • pp.107-114
    • /
    • 2004
  • 본 논문에서는 DWA(Data Weighted Averaging) 방식의 sigma-delta 변조기에서 피드백 지연시간을 최적화 할 수 있는 DWA 구조의 블록도 및 타이밍도를 제안한다. 변조기 설계를 위하여 MATLAB 모델링으로 적분기의 최적 계수를 설정한 후 변조기의 비이상성을 고려하여 완전 차동 SC 적분기, 피드백 DAC, 9-레벨 양자화기, DWA를 설계하였다. 각 블록을 이용하여 실현된 3차 멀티비트 sigma-delta 변조기는 0.35㎛ CMOS 공정으로 칩으로 제작하였고, 동작 특성은 1.2Vp-p 825kHz의 입력 신호, 샘플링 주파수 52.8MHz에서 75dB의 SNR과 74dB의 DR을 가진다.

FMCW 레이더 주파수합성기용 델타-시그마 변조기의 시뮬레이션 (A Simulation of Δ-Σ Modulators for Frequency Synthesizers of FMCW Radars)

  • 황인덕;김창환
    • 한국전자통신학회논문지
    • /
    • 제7권4호
    • /
    • pp.707-714
    • /
    • 2012
  • 1단 2차 다중 피드백 델타-시그마 변조기와 2단 2차 MASH 델타-시그마 변조기를 해석하였으며 Simulink와 Matlab을 사용한 시뮬레이션을 수행하여 동작 특성을 비교한 결과 다음과 같은 결과를 얻었다: 1) 두 델타-시그마 변조기는 군지연 왜곡을 일으키지 않는다. 2) 잡음 성형 성능은 거의 같으며 잡음 성형의 결과 전력 스펙트럼 밀도는 40 dB/dec의 기울기를 갖는다. 3) 스퓨리어스 톤은 없다. 4) 두 변조기의 입력 범위는 공통적으로 -1부터 1까지이다. 5) 2단 MASH 변조기는 출력이 2 비트(4 레벨)이어서 PLL의 주파수 분주기와 charge pump의 설계가 복잡해진다.

고정 스위칭 주파수를 갖는 2상 공간벡터 SRP-PWM기법을 적용한 인버터 구동 시스템 (Inverter Drives Adopting the Two-Phase Space Vector SRP-PWM Scheme with Fixed Switching Frequency)

  • 정영국;위석오;임영철;양승학
    • 전력전자학회논문지
    • /
    • 제8권3호
    • /
    • pp.230-238
    • /
    • 2003
  • 본 연구에서는 3상 SRP-PWM기법을 2상에 적용한 고정 스위칭 주파수의 공간벡터 SRP-PWM(Separately Randomized Pulse Position PWM)기법을 제안하고 이를 산업현장에 적용 가능한가를 검증하기 위하여, 속도 피드백 실험을 행하였다. 제안된 2상 SRP-PWM은 랜덤하게 배치된 a상의 펄스 범위 내에서 나머지 상의 펄스 위치를 완전히 랜덤하게 배치 할 수 있는 변조기법이다. 제안된 방법이 적용된 속도 피드백 시스템은 부하와 연결된 3상 유도모터의 v/f 일정 제어를 기반으로 하였다. 실험 결과, 제안된 방법이 적용된 기존의 2상 중앙정렬 SVM의 경우와 비교하여 모터의 v/f 일정 제어의 성능은 동일함을 확인할 수 있었으며, 모터의 전압 및 소음 스펙트럼의 광대역화 효과는 제안된 방법이 훨씬 우수함을 입증할 수 있었다.

광학링크를 이용한 전계결합형 무선전력전송 회로의 아날로그 피드백 제어 (Analog feedback control using optical link for capacitive-coupled wireless power transmission system)

  • 박준영;이시호;황재영;최성진
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 추계학술대회 논문집
    • /
    • pp.3-4
    • /
    • 2014
  • 무선전력전송 회로는 부하의 변동에 따라 출력값을 알맞게 제어해 줄 필요가 있는데 송신부와 수신부 회로는 분리되어 있으므로 제어루프 또한 분리되어야 한다. 기존에는 주로 통신방식이나 부하측 변조를 이용한 1차측 제어를 사용하였다. 하지만 통신을 이용하는 경우 가격이 비싸고 시스템이 복잡하며, 부하측 변조 방식은 제어회로의 반응이 느리다는 단점이 있다. 본 논문은 2.5W급 전계결합형 무선전력회로에 대하여 LED 광학링크를 이용해 송신부의 스위칭 주파수를 제어하는 회로를 제안한다. 이 회로는 수신부에 포토다이오드와 연산증폭기를 내장하여 부하에 추가적인 배터리전원 없이 저가로 우수한 성능의 제어기를 구성할 수 있으며, 그 성능을 하드웨어로 검증하였다.

  • PDF

새로운 FDPA 기법을 사용한 시그마-델타 변조기 (Sigma-Delta Modulator using a novel FDPA(Feedback Delay Path Addition) Technique)

  • 정의훈;김재붕;조성익
    • 전기전자학회논문지
    • /
    • 제17권4호
    • /
    • pp.511-516
    • /
    • 2013
  • 본 논문에서는 DAC(Digital to Analog Converter) 출력을 지연시켜 디지털 피드백 패스를 추가하는 FDPA 기법을 사용한 SDM(Sigma Delta Modulator)을 제안한다. 지연된 디지털 피드백 패스만을 추가하여 SDM의 해상도를 높이고 기존 구조의 아날로그 피드백 패스를 제거함으로써 기존 구조에 비해 사용되는 클록이 줄어들어 회로가 간단하다. 제안한 구조를 설계하기 위해 MATLAB 모델링을 이용하여 적분기의 최적 계수를 설정하였다. 설계된 SDM은 $0.18{\mu}m$ CMOS 공정을 사용하였고 신호 대역폭 20KHz, 샘플링 주파수 2.56MHz에서 81dB의 SNR, $220{\mu}W$의 전력을 소모한다.

시변 채널에서 Bit-Interleaved Coded OFDM을 위한 적응 변조 기법 (Adaptive Bit-Interleaved Coded OFDM over Time-Varying Channels)

  • 최진수;성창경;문성현;이인규
    • 대한전자공학회논문지TC
    • /
    • 제46권1호
    • /
    • pp.32-39
    • /
    • 2009
  • 송신 단에서 채널 상태 정보를 알고 있는 폐루프 시스템은 개방 루프 시스템에 비하여 더 효율적인 전송을 수행할 수 있다. 그러나 실제 시스템은 제한된 피드백 채널을 가지므로 송신단에서 완벽한 채널 정보를 알 수 없으며, 따라서 부분 채널 정보를 활용하는 시스템의 설계가 중요한 요소로 부각되고 있다. 특히, 모바일 환경에서는 사용자의 이동성으로 인하여 채널 상태가 유동적으로 변화하며 이는 성능의 열화를 초래한다. 본 논문에서는 비트 인터리버와 결합한 부호화된 직교 주파수 다중 분할(BIC-OFDM; Bit-Interleaved Coded Orthogonal Frequency Division Multiplexing) 시스템을 위하여 채널 변화에 적절히 대응하는 적응 변조 코딩 기법을 제안한다. 합리적인 피드백 정보량을 통해, 제안하는 기법은 도플러 확산에 의한 채널 변화를 보상하여 향상된 성능을 제공한다. 실험 결과를 통해 제안하는 기법이 정확한 비트 에러율의 추정을 통한 성능 이득을 가짐을 확인한다.

입력 범위를 개선한 FDPA 방식의 3차 시그마-델타 변조기 (3rd SDM with FDPA Technique to Improve the Input Range)

  • 권익준;김재붕;조성익
    • 전기전자학회논문지
    • /
    • 제18권2호
    • /
    • pp.192-197
    • /
    • 2014
  • 본 논문은 개선된 입력 범위를 갖는 FDPA(Feedback Delay Pass Addition) 방식의 3차 SDM(Sigma-Delta Modulator) 구조를 제안한다. 기존의 구조는 2차 SDM 구조에서 디지털 딜레이 패스만을 추가하여 3차 전달함수를 구현하였지만, 첫 번째 적분기로 피드백 하는 패스가 많아짐에 따라 입력 범위가 매우 작은 단점이 있다. 그러나 제안된 구조는 첫 번째 적분기로 피드백 하는 디지털 패스를 2차 적분기로 피드백 하여 입력 범위를 9dB 개선할 수 있었다 이를 이중 샘플링 기법을 통해 연산 증폭기 한 개 만으로 3차 SC SDM을 구현하였다. 공급전압 1.8V, 신호대역폭 20KHz, 오디오 대역 샘플링 주파수 2.8224MHz 조건에서 $0.18{\mu}m$ CMOS 공정을 이용하여 제안한 SDM을 시뮬레이션한 결과, SNR(Signal to Noise Ratio)은 83.8dB, 전력소비는 $700{\mu}W$, Dynamic Range는 82.8dB이다.

전력절감용 재구성 연산증폭기를 사용한 4차 델타-시그마 변조기 설계 (Design of 4th Order ΣΔ modulator employing a low power reconfigurable operational amplifier)

  • 이동현;윤광섭
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1025-1030
    • /
    • 2018
  • 제안하는 4차 델타-시그마 변조기는 1개의 연산증폭기를 시분할 기법을 이용하여 4차 델타시그마 변조기를 구현한 구조를 이용하여 설계하였다. KT/C 잡음의 영향을 줄이기 위하여 첫 번째와 두 번째로 재사용하는 적분기의 적분 커패시터 사이즈를 크게 설계하였으며, 세 번째와 네 번째로 재사용하는 적분기의 적분 커패시터 사이즈는 작게 설계하였다. 다른 커패시터 용량을 한 개의 연산증폭기가 로드하기 때문에 안정도 문제를 해결하기 위하여 연산증폭기 단을 가변 하는 방법을 이용하였다. 전력을 절감하기 위하여, 1단으로 연산증폭기가 동작할 때 사용되고 있지 않는 2단을 구성하고 있는 CS증폭기와, 그 출력단에 붙어있는 연속모드 공통모드피드백회로 의 전류원을 차단하는 방법을 이용함으로써, 아이디어 적용전과 비교하였을 때, 15%의 전력 절감 효과를 얻었다. 제안한 변조기는 TSMC 0.18um CMOS N-well 1 poly 6 metal 공정을 이용하여 제작되었으며, 1.8V의 공급전압에서 305.55uW의 전력을 소모하였다. 256kHz의 샘플링 주파수, OSR 128, 1.024MHz의 클럭주파수, 250Hz 의 입력 싸인 파형을 공급하였을 때, 최대 SNDR은 66.3dB, 유효비트수는 10.6bits, DR은 83dB로 측정되었다. Fom(Walden)은 98.4pJ/step, Fom(Schreier)는 142.8dB 로 측정되었다.