• Title/Summary/Keyword: 정보기술 아키텍처

Search Result 651, Processing Time 0.03 seconds

의료 현장에 적합한 아키텍처 구현이 핵심

  • Kim, Tae-Hun
    • Digital Contents
    • /
    • no.7 s.74
    • /
    • pp.44-49
    • /
    • 1999
  • 과거와 다르게 최근의 병원들은 정보화로 인해서 상당한 양의 의료 데이터가 저장되어 있어서 이의 효과적인 이용에 관심을 가지고 있다. 그러나 기존 통합병원정보시스템(Integrated Hospital Information System)은 아직까지 일반관리와 원무관리 중심에서 벗어나지 못하고 있다. 품질 좋은 의료 서비스를 제공하기 위해서 환자 중심의 진료 및 진료지원, 임상연구 등을 종합적으로 지원하기 위한 데이터 웨어하우스의 필요성이 대두되기 시작했다 .이 글에서는 최근 임상 데이터 웨어하우스(Clinical Data Warehouse)에 초점을 둔 J병원 사례와 연구를 중심으로 기술한다.

  • PDF

Mobile Semantic Search using Personal Preference Filtering (개인 기호정보 필터링을 사용한 모바일 시맨틱 검색)

  • Jeon, Ho-Chul;Kim, Tae-Hwan;Choi, Joong-Min
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2007.11a
    • /
    • pp.30-33
    • /
    • 2007
  • 본 논문에서는 모바일폰을 통한 시맨틱 검색 및 개인 기호정보를 사용한 검색 결과의 필터링이 가능한 시스템을 제안 하고자 한다. 시스템에서는 모바일 컨텐츠와 웹 컨텐츠의 검색 연동, 사용자 기호정보의 유 무선 장치의 공유 및 유 무선 장치간 검색 결과의 공유를 지원한다. 모바일폰의 컴퓨팅 능력을 고려해 모바일폰에는 사용자 인터페이스만을 유지 하도록 한다. 모바일폰을 통한 시맨틱 검색을 지원하기 위해 시스템은 실험적으로 뉴스 도메인에 국한된 카테고리에 대한 분류 체계 온톨로지를 구축하며, 각 카테고리간 관계를 설정 한다. 또한, 개인 기호정보를 통한 검색 결과의 필터링을 위해 사용자 기호정보를 XML 형태의 벡터 모델로 유지하며, 이는 서버의 데이터베이스에 각 사용자 계정으로 저장하고 공유한다. 모바일폰의 여러 단점을 극복하고 장점을 극대화 하기 위해 검색 결과를 서버에 저장하고 이를 유 무선 장치간 상호 공유 할 수 있도록 한다. 본 논문에서는 시스템의 아키텍처와 구성 및 주요 기능에 대해서 기술하고자 한다.

  • PDF

A Study on Technology Commercialization for National R&D Products : A Case Study on Korean Land Spatialization Program (국가R&D사업에서의 연구 성과 사업화 방안에 대한 연구 : 지능형국토정보기술혁신사업의 사례 분석)

  • Bae, Sang-Keun;Hong, Jin-Won;Jung, Yeun-Jae;Park, Seung-Wook;Kim, Byung-Guk
    • Spatial Information Research
    • /
    • v.20 no.2
    • /
    • pp.81-92
    • /
    • 2012
  • Recently, it is very important to create economic value as well as develop core algorithms and technologies in the field of R&D. Various R&D projects make an effort to do the technology commercialization of their results and, as part of efforts, many studies on business model(BM) are conducted to create economic benefits in using the developed technology. However, it is difficult to use the general business model methodologies, which are usually utilized for companies, to the government's research due to different processes and characteristics between them. And for the practical application of business models, it needs to systematize conceptual business models in technical perspective through technical architecture analysis. In this study, a business model development process and a technical architecture analysis for national R&D project is developed for the technology commercialization. In addition, the process is applied to Korean Land Spatialization Program (KLSP) organized by Ministry of Land, Transport and Maritime Affairs to verify the feasibility of its practical application.

A study on 3D safety state information platform architecture design for realistic disaster management based on spatial information (공간정보 기반 실감형 재난관리를 위한 3D 안전상태정보 플랫폼 아키텍처 설계 방안에 대한 연구)

  • Kim, Taehoon;Youn, Junhee
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.20 no.4
    • /
    • pp.564-570
    • /
    • 2019
  • Although some studies have been attempted to utilize 3D spatial information for fire safety and disaster management, it is still not enough to apply it to actual work. Especially, in case of multi-use facilities, many facilities are more vulnerable to rapid response in the event of a disaster due to complexity of facilities, diversity of usage, and specificity of users. In this paper, we propose a method to develop a 3D safety status information platform that combines 3D spatial information and time - varying safety status information for efficient disaster management of multi-use facilities. In detail, first, we analyze the use cases of existing disaster management platform and the needs of business users. Second, based on the analyzed results, target facilities were selected and possible scenarios were created. Finally, we developed platform architecture design and service development strategy. The research results will be used as a basis for future 3D safety status information platform development. This will contribute to improving the safety of multi-use facilities and minimizing damage to disaster vulnerable groups.

Classification system development of pain information which uses a pattern recognition (패턴인식과 RFID를 이용한 교통제어 시스템 개발)

  • Sin, Won-Sik;Han, Seok-Youn;Lee, Woo-Dong
    • Proceedings of the KIEE Conference
    • /
    • 2008.10b
    • /
    • pp.253-257
    • /
    • 2008
  • 지능형교통시스템 (Intelligent Transportation System: ITS) 은 도로 및 교통관리, 교통정보제공, 대중교통 및 화물차량의 운영 등 교통의 전 분야에 걸쳐 정보통신 기술, 센서 및 제어 기술을 접목함으로써 교통의 효율화와 물류비용의 절감을 목표로 하고 있다. 특히, 최근에는 전자 및 통신 기술 등 첨단기술을 활용하여 현행 교통체계를 첨단화하기 위한 노력이 빠르게 진행되고 있으며, ITS는 최근 위치정보의 폭넓은 보급과 유 무선통신기술의 발전에 따라 위치정보서비스, 텔레매틱스 서비스 등과의 결합을 통해 새로운 비즈니스 모델들을 탄생시키고 있다. 또한 기존에 중점적으로 추진되어 왔던 도로 및 차량 영역뿐만 아니라 ITS 아키텍처를 구성하는 다양한 하위 시스템들간의 통신 및 정보체계 표준화와 관계된 기술, 시스템, 서비스 등의 시장이 형성되기 시작하고 있다. 이중에서도 최근에는 이동통신기술의 발전과 복합단말의 발전을 통해 통합된 기능을 갖는 이동전화, PDA, 스마트단말 등의 개인단말 뿐만 아니라 도로와 차량내의 통신을 위한 차량탑재형 단말 등의 보급으로 단거리 무선통신기술과 스마트차드 기술을 이용한 자동요금징수시스템, 위치정보기술을 이용한 위치기반서비스, GPS를 이용하여 실시간 교통정보 서비스가 가능한 텔레매틱스 서비스 등은 본격적으로 시장을 형성해 나가고 있다. 이는 기존의 ITS 분야가 ETCS(Electric Toll Collection System), AVHS(Advanced Vehicle & Highway System), CVO(Commercial Vehicle Operation)등 교통 인프라에 초점을 맞추고 있었으나 그동안의 수익모델 부재 등으로 인해 사업자들의 적극적인 투자가 이루어지지 않아 ITS 시장 활성화에 어려움이 있어 왔다는 점을 고려해 볼 때 최근 위치정보를 이용한 사용자 서비스를 통해 민간 기업의 투자 참여와 일반 사용자들의 ITS 에 대한 관심이 매우 높아지고 있다는 점은 ITS 시장의 확대에 있어 매우 긍정적인 요인될 것으로 예상되고 있다. 본 논문에서는 이러한 ITS의 세계적인 개발 및 투자 추세, 국내의 추진 동향을 통해 살펴보고 이에 따른 국내 적용에 대한 시사점을 살펴보았다.

  • PDF

Platform based System design methodology and Implementation (플랫폼 기반 시스템 설계 방법론 제안 및 구현)

  • Yun, Duk-Young;Ki, An-Do;Yoo, Woo-Seok;Ha, Soon-Hoi
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2007.10b
    • /
    • pp.367-372
    • /
    • 2007
  • 이 논문에서는 시스템 수준의 가상프로토타이핑 환경을 자동으로 생성하고 이를 위한 소프트웨어 환경을 생성하는 프레임워크를 제안한다. 가상프로토타이핑 자동 생성 프레임워크는 Y-chart 접근법을 기반으로 한다. 알고리즘의 명세를 위해서는 SDF 모델 기반의 방법과 사용자가 직접 Task를 기술할 수 있는 방법을 제공하고 아키텍처 명세를 위해서는 플랫폼 기반의 기술 방법을 제공한다. 플랫폼 명세는 시스템에 사용되는 모듈에 대한 인터페이스 파일을 명세하고 그래픽 기반의 플랫폼 기술을 제공하여 사용자가 쉽게 플랫폼 구성을 변경할 수 있도록 했다. 인터페이스 파일에 모듈을 사용하기 위한 디바이스 드라이버의 정보를 명세하여 소프트웨어 생성 시 모듈을 사용하기 위한 코드가 자동으로 삽입되도록 하였다. 프로세서의 시뮬레이션은 빠른 소프트웨어의 기능 개발과 설계 공간 탐색을 위해 지연시간이 기술된 코드를 호스트에서 직접 수행하는 방법과 검증을 위하여 컴파일 된 이미지를 ISS를 사용하여 시뮬레이션 하는 두 가지 방법을 제공한다. 실험에서는 JPEG decoder를 기술하고 가상프로토타이핑에서 수행해봄으로 해당 프레임워크가 효과적으로 사용될 수 있음을 보였다.

  • PDF

Component Specification Using Z (컴포넌트 명세의 Z 활용)

  • Jang, Jong-Pyo;Lee, Sang-Jun;Kim, Byung-Ki
    • The Journal of Korean Association of Computer Education
    • /
    • v.3 no.2
    • /
    • pp.87-94
    • /
    • 2000
  • Software productivity doesn't satisfy the need of service of software users and software quality isn't improved. Moreover, we still have difficulty in software maintenance. As a plan to counteract solving this crisis, the technology that is called CBSE or Componentware is introduced. Componet Based Software Architecture, one of the technologies associated with CBSE, as a structural description of system, describes both the components composed system of and interaction among these components. Software Architecture provides the technology and the methodology of composition among components in the field of CBSE. is accepted one of core technologies. In this thesis, we analyse information necessary for component specification and then proposed that component specificaton activities using formal specification language Z which is verified with the ability of analysis and logicality. The proposed activities are composed of 9 tasks. By presenting specific 11 products, it is also proposed that component specification activities which is the base of CBSD(ComponentBased Software Development) for reusing.

  • PDF

Design of an Automatic Generation System for Cycle-accurate Instruction-set Simulators for DSP Processors (DSP 프로세서용 인스트럭션 셋 시뮬레이터 자동생성기의 설계에 관한 연구)

  • Hong, Sung-Min;Park, Chang-Soo;Hwang, Sun-Young
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.32 no.9A
    • /
    • pp.931-939
    • /
    • 2007
  • This paper describes the system which automatically generates instruction-set simulators cores using the SMDL. SMDL describes structure and instruction-set information of a target DSP machine. Analyzing behavioral information of each pipeline stage of all instructions on a target ASIPS, the proposed system automatically generates a cycle-accurate instruction set simulator in C++ for a target processor. The proposed system has been tested by generating instruction-set simulators for ARM9E-S, ADSP-TS20x, and TMS320C2x architectures. Experiments were performed by checking the functions of the $4{\times}4$ matrix multiplication, 16-bit IIR filter, 32-bit multiplication, and the FFT using the generated simulators. Experimental results show the functional accuracy of the generated simulators.

A Study on Architecture of Motion Compensator for H.264/AVC Encoder (H.264/AVC부호화기용 움직임 보상기의 아키텍처 연구)

  • Kim, Won-Sam;Sonh, Seung-Il;Kang, Min-Goo
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.12 no.3
    • /
    • pp.527-533
    • /
    • 2008
  • Motion compensation always produces the principal bottleneck in the real-time high quality video applications. Therefore, a fast dedicated hardware is needed to perform motion compensation in the real-time video applications. In many video encoding methods, the frames are partitioned into blocks of Pixels. In general, motion compensation predicts present block by estimating the motion from previous frame. In motion compensation, the higher pixel accuracy shows the better performance but the computing complexity is increased. In this paper, we studied an architecture of motion compensator suitable for H.264/AVC encoder that supports quarter-pixel accuracy. The designed motion compensator increases the throughput using transpose array and 3 6-tap Luma filters and efficiently reduces the memory access. The motion compensator is described in VHDL and synthesized in Xilinx ISE and verified using Modelsim_6.1i. Our motion compensator uses 36-tap filters only and performs in 640 clock-cycle per macro block. The motion compensator proposed in this paper is suitable to the areas that require the real-time video processing.

Benchmarking Korean Block Ciphers on 32-Bit RISC-V Processor (32-bit RISC-V 프로세서에서 국산 블록 암호 성능 밴치마킹)

  • Kwak, YuJin;Kim, YoungBeom;Seo, Seog Chung
    • Journal of the Korea Institute of Information Security & Cryptology
    • /
    • v.31 no.3
    • /
    • pp.331-340
    • /
    • 2021
  • As the communication industry develops, the development of SoC (System on Chip) is increasing. Accordingly, the paradigm of technology design of industries and companies is changing. In the existing process, companies purchased micro-architecture, but now they purchase ISA (Instruction Set Architecture), and companies design the architecture themselves. RISC-V is an open instruction set based on a reduced instruction set computer. RISC-V is equipped with ISA, which can be expanded through modularization, and an expanded version of ISA is currently being developed through the support of global companies. In this paper, we present benchmarking frameworks ARIA, LEA, and PIPO of Korean block ciphers in RISC-V. We propose implementation methods and discuss performance by utilizing the basic instruction set and features of RISC-V.