• 제목/요약/키워드: 전력 측정

검색결과 3,411건 처리시간 0.029초

MPPT 제어기능을 갖는 마이크로 빛에너지 하베스팅 회로 (A Micro Solar Energy Harvesting Circuit with MPPT Control)

  • 윤은정;박종태;유종근
    • 전자공학회논문지
    • /
    • 제50권6호
    • /
    • pp.105-113
    • /
    • 2013
  • 본 논문에서는 0.5V 이하의 낮은 전압을 출력하는 초소형 PV(photovoltaic) 셀을 이용한 MPPT(Maximum Power Point Tracking) 제어 기능을 갖는 마이크로 빛에너지 하베스팅 시스템을 제안한다. MPPT 제어는 PV 셀의 개방전압과 MPP(Maximum Power Point) 전압간의 비례관계를 이용하여, 파일럿(pilot) PV 셀로 하여금 주(main) PV 셀의 MPP를 실시간 추적할 수 있도록 설계하였다. 제안된 회로는 0.18um CMOS 공정으로 설계되었으며, 칩 면적은 부하단 전하펌프와 패드를 포함하여 $900um{\times}1370um$이다. 제작된 칩을 측정한 결과 설계된 회로가 빛 세기의 변화에 따른 MPP 전압 변화를 실시간 트래킹하는 것을 확인하였다. 또한 MPPT 제어기능을 적용했을 때 부하가 큰 경우에도 MPP 근처의 전압을 부하에 공급함으로써 MPPT 제어기능을 적용하지 않았을 때에 비해 더 많은 전력을 부하로 공급하는 것을 확인하였다. 기존의 마이크로 빛에너지 하베스팅 회로에 비해 제안된 회로는 제어회로 구동을 위해 미리 충전된 배터리가 필요하지 않기 때문에 배터리를 사용하지 않는 초소형 자가발전 시스템에 적합하다.

$Pb_{l-x}La_{x}Ti_{l-x/4}O_3$ (x=0.1) (PLT(10)) 강유전체 박막에서 동적 초전특성의 주파수의존성에 관한 연구 (A study on the Frequency Dependence of Dynamic Pyroelectric Properties for $Pb_{l-x}La_{x}Ti_{l-x/4}O_3$ (x=0.1) (PLT(10)) Ferroelectric Thin Film)

  • 차대은;장동훈;강성준;윤영섭
    • 대한전자공학회논문지SD
    • /
    • 제39권12호
    • /
    • pp.1008-1015
    • /
    • 2002
  • 분극처리 없이 제작한 lanthanum-modified lead titanate (PLT) 박막의 초전특성에 대한 변조 주파수 의존성을 dynamic method를 이용하여 조사하였다. La이 10mo1% 첨가된 Pb/sub l-x/La/sub x/Ti/sub l-x/4/O₃ (h=0.1) (PLT(10)) 박막을 Pt/TiO/sub x//SiO₂/Si 기판위에 acetate 계 precursor 을 이용한 sol-gel 법으로 제작하였다. 제작된 PLT(10) 박막은 비교적 우수한 유전특성을 보였다. 초전계수 (p) 는 주파수 의존성이 없이 6.6×10/sup -9/ C/㎠·K 을 나타내었다. 이를 이용하여 구한 전압감도와 비검출능을 위한 재료평가지수는 각각 1.03×10/sup -11/ C·㎝/J 과 1.46×10/sup -9/C·㎝/J 로 나타났다. 제작된 PLT(10) 박막 초전형 적외선 센서는 주파수 8Hz 에서 5.15v/w 의 전압감도 (Rv)를 가지며, 잡음등가전력 (NEP) 과 비검출능 (D/sup */) 은 동일한 주파수 100Hz 에서 각각 9.93×10/sup -8/W/Hz/sup 1/2/와 1.81×10/sup 6/cm·Hz/sup 1/2//W 의 최소값과 최대값을 나타내었다. 이와 같은 특성들은 PLT(10) 박막이 초전형 적외선 센서의 감지물질로 매우 적합함을 나타낸 것이다.

70 nm MHEMT와 DAML 기술을 이용한 우수한 성능의 94 GHz 단일 평형 혼합기 (High-performance 94 GHz Single Balanced Mixer Based On 70 nm MHEMT And DAML Technology)

  • 김성찬;안단;임병옥;백태종;신동훈;이진구
    • 대한전자공학회논문지SD
    • /
    • 제43권4호
    • /
    • pp.8-15
    • /
    • 2006
  • 본 논문에서는 70 nm InGaAs/InAlAs MHEMT와 DAML 기반의 하이브리드 링 결합기를 이용하여 낮은 변환 손실과 높은 격리도 특성을 갖는 94 GHz 단일 평형 혼합기를 개발하였다. 혼합기에 사용된 MHEMT는 607 mA/mm의 드레인 전류 밀도, 1015 mS/mm의 전달컨덕턴스, 330 GHz의 전류이득차단주파수, 425 GHz의 최대공진주파수 특성을 나타내었다. 제작된 하이브리드 링 결합기는 $85GHz{\sim}105GHz$의 범위에서 $3.57{\pm}0.22dB$의 커플링 손실과 $3.80{\pm}0.08dB$의 삽입 손실 특성을 나타내었다. 혼합기의 측정 결과, $93.65GHz{\sim}94.25GHz$의 범위에서 $2.5dB{\sim}2.8dB$의 변환 손실 특성과 -30 dB 이하의 격리도 특성을 얻었으며, 94 GHz의 중심주파수에서 6 dBm의 LO 전력을 인가하였을 때 2.5 dB의 최소 변환 손실 특성을 얻었다. 변환 손실 및 격리도 특성을 고려할 때, 본 논문에서 개발된 혼합기의 특성은 지금까지 보고된 GaAs 기반 HEMT소자들을 사용하는 94 GHz 대역용 혼합기 중에 가장 우수한 결과물이다.

발전소의 사고 또는 비정상 조건으로 원자로용기내의 증기 또는 수소기체가 발생시 이를 제거하기 위한 설계 분석

  • 민경성;이세용
    • 한국원자력학회:학술대회논문집
    • /
    • 한국원자력학회 1996년도 춘계학술발표회논문집(2)
    • /
    • pp.141-147
    • /
    • 1996
  • 1979년 3월 Three Mile Island 2 (TMI-2) 발전소에서 사고가 발생했을 때 원자로용기내에 생성된 수소기체로 인하여 운전원은 원자로용기의 수위를 정확히 측정할 수 없었으며, 이로 인하여 사고상태를 신속히 파악하지 못하였다. TMI 사고이후 미국 원자력규제위원회 NRC는 이 같은 문제점을 해결하고자 미국내 모든 원전에서 사고 또는 비정상 조건이 발생할 경우에 원자로 용기 수위에 대하여 운전원이 신뢰성을 갖을 수 있는 후속조치를 수행토록 요구하였다. 또한 미국의 대표적인 전력연구소인 EFRI에서는 개량형 경수로 (Advanced Light Water Reactor : ALWR) 설계 요건으로 이러한 설계가 반영되도록 요건화 하였다.[1]. 본 논문에서는 2,825 MWt급 한국형 표준원전을 대상으로 EPRI에서 요구한 설계요건에 따라 TMI 2 발전소에서와 같은 사고로 인하여 수소기체가 발생했을 경우와 발전소가 비정상 상태로 인하여 증기가 발생했을 경우에, 이를 신속히 제거하여 운전원이 원자로용기의 수위를 정확히 감지할 수 있도록 하는 설계 방안을 검토하였다. 따라서, 설계방안으로 원자로용기에 모인 증기 또는 수소기체를 계통중 가장 높은 위치에 있으며, 계통구성 기기중 유일하게 2상을 유지하고 있는 가압기로 배출시키고자 두 기기간에 연결관을 설치하는 방안에 대해서 분석하였다. 원자로용기 상부해드와 가압기를 연결하는 방안은 여러가지가 있으나, 검토한 결과 한국형 표준원전에서는 연결관을 가압기 상부해드보다 4m 높게하여 원자로용기 상부해드와 연결하는 방안이 EPRI의 설계요건을 만족하면서 기존설계에 영향을 가장 적게 미치는 적합한 설계방안으로 분석되었다.크다는 단점이 있다.TEX>$_2$O$_3$ 흡착제 제조시 TiO$_2$ 함량에 따른 Co$^{2+}$ 흡착량과 25$0^{\circ}C$의 고온에서 ZrO$_2$$Al_2$O$_3$의 표면에 생성된 코발트 화합물을 XPS와 EPMA로 부터 확인하였다.인을 명시적으로 설명할 수 있다. 둘째, 오류의 시발점을 정확히 포착하여 동기가 분명한 수정대책을 강구할 수 있다. 셋째, 음운 과 정의 분석 모델은 새로운 언어 학습시에 관련된 언어 상호간의 구조적 마찰을 설명해 줄 수 있다. 넷째, 불규칙적이며 종잡기 힘들고 단편적인 것으로만 보이던 중간언어도 일정한 체계 속에서 변화한다는 사실을 알 수 있다. 다섯째, 종전의 오류 분석에서는 지나치게 모국어의 영향만 강조하고 다른 요인들에 대해서는 다분히 추상적인 언급으로 끝났지만 이 분석을 통 해서 배경어, 목표어, 특히 중간규칙의 역할이 괄목할 만한 것임을 가시적으로 관찰할 수 있 다. 이와 같은 오류분석 방법은 학습자의 모국어 및 관련 외국어의 음운규칙만 알면 어느 학습대상 외국어에라도 적용할 수 있는 보편성을 지니는 것으로 사료된다.없다. 그렇다면 겹의문사를 [-wh]의리를 지 닌 의문사의 병렬로 분석할 수 없다. 예를 들어 누구누구를 [주구-이-ν가] [누구누구-이- ν가]로부터 생성되었다고 볼 수 없다. 그러므로 [-wh] 겹의문사는 복수 의미를 지닐 수 없 다. 그러면 단수 의미는 어떻게 생성되는가\ulcorner 본 논문에서는 표면적 형태에도 불구하고

  • PDF

60Hz 자기장에 대한 과민 증후군의 자각증상 원인 평가 (Assessment of subjective symptoms by 60Hz magnetic field in electromagnetic hypersensitivity)

  • 양동인;남기창;권민경;김덕원
    • 감성과학
    • /
    • 제13권4호
    • /
    • pp.721-732
    • /
    • 2010
  • 전기기기의 사용이 증가함에 따라 60Hz 전력선에서 발생되는 전자기장의 인체영향에 관한 관심이 고조되고 있다. 그와 더불어 60Hz 자기장에 의해 두통, 불면증 등 정신 신경 생리학적 증상을 호소하는 사람들이 증가하고 있다. 그러나 이러한 증상이 자기장 노출에 의한 것인지 심리적 요인 때문인지에 대하여 확실한 원인규명이 되어 있지 않다. 따라서 본 연구는 자기장 노출 시 생리학적 변화(심박수, 호흡수, 심박변이도, 뇌파의 알파, 베타파), 자각증상, 자기장 인지 여부를 동시에 측정하여 복합적으로 자각 증상 원인을 분석하는 연구를 수행하였다. 60Hz 12.5uT의 자기장을 일반인 군(16명)과 EHS 군(15명)을 대상으로 실제 노출 및 가상 노출을 하였다. 그 결과 알반인 군과 EHS 군 모두 60Hz 자기장 노출여부에 따른 생리학적 변화나 자각증상의 차이가 없었다. 또한 자기장 인지 정확도에서도 EHS 군이 일반인 군보다 인지를 잘한다고 볼 수 없었다. 그러므로 EHS 유발요인은 60Hz 자기장이 아니라 다른 심리적, 환경적 요인에 의한 것으로 사료된다.

  • PDF

29GHz 국부 발진 신호용 MMIC 주파수 체배기의 설계 및 제작 (Design and fabrication of the MMIC frequency doubler for 29 GHz local oscillator application)

  • 김진성;이성대;이복형;김성찬;설우석;임병옥;김삼동;박현창;박형무;이진구
    • 대한전자공학회논문지TC
    • /
    • 제38권11호
    • /
    • pp.63-70
    • /
    • 2001
  • 밀리미터파 대역에서 안정적이고 경제적인 local oscillator (LO) 신호를 생성하기 위한 주파수 체배기를 설계 및 제작하였다. 주파수 체배기는 14.5 GHz를 입력받아 29 GHz를 생성하도록 설계되었으며, 측정 결과 14.5 GHz에서 S11이 -9.2 dB, 29 GHz에서 S22가 -18.6 dB 로 입력 측은 14.5 GHz에, 출력 측은 29GHz에 매칭이 되었다. 변환손실의 경우 14.5 GHz에서 입력전력 6 dBm일 때 최소 값인 18.2 dB를 보였으며, 출력 단에서의 주파수 스펙트럼 특성은 14.5 GHz에서 15.2dB의 값을 나타내었다. 또한 입력신호의 isolation특성은 10.5 GHz에서 18.5GHz까지 주파수 범위에서 30 dB이상의 값을 보였다. 제작된 MMIC(Microwave monolithic integrated circuits) 주파수 체배기의 칩 사이즈는 $1.5{\times}2.2\;mm^2$이다.

  • PDF

SSD 수명 관점에서 리눅스 I/O 스택에 대한 실험적 분석 (An Empirical Study on Linux I/O stack for the Lifetime of SSD Perspective)

  • 정남기;한태희
    • 전자공학회논문지
    • /
    • 제52권9호
    • /
    • pp.54-62
    • /
    • 2015
  • 낸드 플래시 기반의 SSD (Solid-State Drive)는 HDD (Hard Disk Drive) 대비 월등한 성능에도 불구하고 쓰기 회수 제한이라는 태생적 단점을 가지고 있다. 이로 인해 SSD의 수명은 워크로드에 의해 결정되어 SSD의 기술 변화 추세인 SLC (Single Level Cell) 에서 MLC (Multi Level Cell) 로의 전환, MLC에서 TLC (Triple Level Cell) 로의 전환에 있어 큰 도전이 될 수 있다. 기존 연구들은 주로 wear-leveling 또는 하드웨어 아키텍처 측면에서 SSD의 수명 개선을 다루었으나, 본 논문에서는 호스트가 요청한 쓰기에 대해 SSD가 낸드플래시 메모리를 통해 처리하는 수명관점의 효율성을 대변하는 WAF (Write Amplification Factor) 관점에서 Host I/O 스택 중 파일 시스템, I/O 스케줄러, 링크 전력에 대해 JEDEC 엔터프라이즈 워크로드를 이용해 I/O 스택 최적 구성에 대해 실험적 분석을 수행하였다. WAF는 SSD의 FTL의 효율성을 측정하는 지표로 수명관점에서 가장 객관적으로 사용한다. I/O 스택에 대한 수명 관점의 최적 구성은 MinPower-Dead-XFS로 최대 성능 조합인 MaxPower-Cfq-Ext4에 비해 성능은 13% 감소하였지만 수명은 2.6 배 연장됨을 확인하였다. 이는 I/O 스택의 최적화 구성에 있어, SSD 성능 관점뿐만 아니라 수명 관점의 고려에 대한 유의미를 입증한다.

PCI Express 기반 시스템 인터커넥트의 설계 및 구현 (Design and Implementation of an Alternate System Interconnect based on PCI Express)

  • 김영우;런예;최원혁
    • 전자공학회논문지
    • /
    • 제52권8호
    • /
    • pp.74-85
    • /
    • 2015
  • PCI Express는 프로세서와 시스템의 IO 장치들을 연결하기 위하여 널리 사용되는 업계 표준이다. PCI Express 는 이전 PCI 표준에서 유래하며, 전통적으로 하나의 PC 혹은 서버 내에서 사용되어져 왔다. PCI Express의 고속, 저전력, 고효율 특성은 기존 시스템 연결망과는 다른 형태의 대안 연결망으로써 고려되고 있다. 본 논문에서는 이와 같은 PCI Express를 이용한 시스템 연결망(PCIeLINK)을 설계, 구현하고 초기 시험 결과를 제시한다. 본 논문에서는 PCI Express를 이용한 fail-over 시스템에 자주 사용되는 non-transparent bridging(NTB)기법을 이용하여 PCI Express 기반 시스템 연결망을 설계, 구현 하였다. NTB는 PCI Express 장치를 단순 연결할 경우 발생되는 전기적, 논리적 충돌을 방지하는 기법으로써, PCI Express Gen2 규격에 기반한 20 Gbps급의 ${\times}4$ 연결을 하나의 카드에 복수개 구현하고 이를 시험하였다. 개발된 PCI Express기반 시스템 인터커넥트 장치는 최대 8.6 Gbps의 단방향 성능을 보였으며, Linux 기반의 TCP/IP 환경에서 최대 5.1 Gbps의 성능을 나타내는 것으로 측정 되었다.

광대역 아날로그 이중 루프 Delay-Locked Loop (Wide Range Analog Dual-Loop Delay-Locked Loop)

  • 이석호;김삼동;황인석
    • 전자공학회논문지SC
    • /
    • 제44권1호
    • /
    • pp.74-84
    • /
    • 2007
  • 본 논문에서는 기존의 DLL 지연 시간 잠금 범위를 확장하기 위해 새로운 이중 루프 DLL을 제안하였다. 제안한 DLL은 Coarse_loop와 Fine_loop를 포함하고 있으며, 와부 클럭과 2개의 내부 클럭 사이의 초기 시간차를 비교하여 하나의 루프를 선택하여 동작하게 된다. 2개의 내부 클럭은 VCDL의 중간 출력 클럭과 최종 출력 클럭이며 두 클럭의 위상차는 $180^{\circ}$이다. 제안한 DLL은 일반적인 잠금 범위 밖에 있을 경우 Coarse_loop를 선택하여 잠금 범위 안으로 이전 시킨 후 Fine_loop에 의하여 잠금 상태가 일어난다. 따라서 제안한 DLL은 harmonic lock이 일어나지 않는 한 항상 안정적으로 잠금 과정이 일어날 수 있게 된다. 제안한 DLL이 사용하는 VCDL은 두 개의 제어 전압을 받아 지연 시간을 조절함으로 일반적인 다 적층 currentstarved 형태의 인버터 대신에 TG 트랜지스터를 이용하는 인버터를 사용하여 지연 셀을 구성하였다. 새로운 VCDL은 종래의 VCDL에 비하여 지연시간 범위가 더욱 확장되었으며, 따라서 제안한 DLL의 잠금 범위는 기존의 DLL의 잠금 범위보다 2배 이상 확장되었다. 본 논문에서 제안한 DLL 회로는 0.18um, 1.8V TSMC CMOS 라이브러리를 기본으로 하여 설계, 시뮬레이션 및 검증하였으며 동작 주파수 범위가 100MHz${\sim}$1GHz이다. 또한, 1GHz에서 제안한 DLL의 잠금 상태에서의 최대 위상 오차는 11.2ps로 높은 해상도를 가졌으며, 이때 소비 전력은 11.5mW로 측정되었다.

딜레이 보상 기법을 적용한 바이너리-트리 구조의 CMOS 16:1 멀티플렉서 (A CMOS 16:1 Binary-Tree Multiplexer applying Delay Compensation Techniques)

  • 손관수;김길수;김규영;김수원
    • 대한전자공학회논문지SD
    • /
    • 제45권2호
    • /
    • pp.21-27
    • /
    • 2008
  • 본 논문에서는 CMOS $0.18-{\mu}m$ 공정을 이용한 16:1 바이너리-트리 멀티플렉서(MUX)를 기술한다. 본 MUX는 넓은 동작속도 범위와 공정-온도 변화에서도 둔감하게 동작할 수 있도록 여러 딜레이 보상 기법들을 적용하였다. 제안하는 MUX는 넓은 동작속도 범위와 공정-온도 변화에서도 셋업 마진과 홀드 마진이 최적 값인 0.5UI를 약 0.05UI의 표준편차 내에서 유지할 수 있음을 모의실험을 통하여 확인하였다. 이러한 결과는 CMOS 로직 회로의 특성이 민감하게 변화함에도 불구하고 제안된 딜레이 보상 기법이 효과적으로 적용되었으며, 따라서 회로의 신뢰성이 매우 향상되었음을 나타낸다. 본 MUX는 $0.18-{\mu}m$ CMOS 공정을 이용하여 제작되었으며, 테스트 보드로 검증되었다. 전원 전압이 1.8-V인 환경에서, MUX의 최대 data-rate과 면적은 각각 1.65-Gb/s와 0.858 $mm^2$이고, 24.12 mW의 전력을 소모하며, 출력 eye opening은 1.65-Gb/s의 동작 환경에서 272.53 mV, 266.55 ps으로 측정되었다.