• 제목/요약/키워드: 저잡음증폭기

검색결과 320건 처리시간 0.022초

W-Band 다이오드 검출기 설계 (Design of W-Band Diode Detector)

  • 최지훈;조영호;윤상원;이진구
    • 한국전자파학회논문지
    • /
    • 제21권3호
    • /
    • pp.278-284
    • /
    • 2010
  • 본 논문에서는 저잡음 증폭기와 무바이어스 쇼트키 다이오드를 사용하여 W-Band에서 동작하는 밀리미터파 다이오드 검출기를 설계, 제작하였다. 향상된 감도 특성을 얻기 위해 다이오드 검출기는 검출기와 저잡음 증폭기로 구성된다. 저잡음 증폭기단은 발진을 제거하기 위해, 높은 저지 대역 특성을 갖도록 설계된 하우징에 저잡음 증폭기 MMIC 칩을 사용해 제작한다. 다이오드 검출기단은 단순한 구조를 사용하기 위해 무바이어스 쇼트기 다이오드를 사용하고, 저잡음 증폭기단과의 연결을 용이하도록 하기 위해 평면형으로 설계한다. 설계 및 제작된 W-band 검출기는 입력 전력 -45~-20 dBm의 변화에 대하여 20~500 mV의 출력 전압을 얻었다. 본 검출기는 수동 밀리미터파 영상 시스템에 적용할 수 있다.

높은 선형성을 갖는 새로운 구조의 MMIC 저잡음 증폭기 (A High Linearity Low Noise Amplifier Using Modified Cascode Structure)

  • 박승표;어경준;노승창;이문규
    • 한국전자파학회논문지
    • /
    • 제27권2호
    • /
    • pp.220-223
    • /
    • 2016
  • 본 논문에서는 캐스코드(cascode) 구조에 트랜지스터를 추가하여 잡음 특성을 유지하면서 높은 선형성을 갖는 저잡음 증폭기 구조를 제안하고 설계하였다. 제안한 구조는 트랜지스터의 사이즈 최적화를 통해 잡음원을 최소화 했으며, 전류원분리(current bleeding) 효과를 주어 선형성을 개선하였다. 저잡음 특성에 유리한 $0.5{\mu}m$ pHEMT 공정을 이용해 제작된 저잡음 증폭기는 1.8~2.6 GHz의 동작 대역에서 30.8 dBm의 $OIP_3$, 15.0 dB의 이득, 1.1 dB의 NF, 11.6 dB/10.4 dB의 입출력 반사 손실 특성을 보였다.

K-band SMDS용 저잡음 하향변환기의 설계 (The Design of Low Noise Downconverter for K-band Satellite Multipoint Distribution Service)

  • 정인기;이강훈;이대원;이영철
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 춘계종합학술대회
    • /
    • pp.228-231
    • /
    • 2001
  • 본 논문에서는 K-band SMDS용 하향변환기를 설계 및 제작하였다. SMDS용 하향변환기는 입력신호 주파수 19.2㎓~20.2㎓에 대한 3단 저잡음 증폭기, 대역통과필터, 18.25㎓의 국부발진기, 및 IF단으로 구성하였고 3단 저잡음 증폭기의 이득은 28dB를 나타내었다. 국부 발진기는 고안정 특성을 위하여 유전체 공진 발진기로 구성하여 주파수 18.25㎓에서 0.5dBm의 출력전력을 나타냈으며, 19.2㎓~20.2㎓의 RF신호를 드레인형 FET믹서에 인가하였을 때 950MHz ~1950MHz 범위에서 변환이득은 5dB를 나타내었다. 본 논문에서 국내 K-band 위성인터넷을 위한 하향변환기의 규격을 만족시킬 수 있었다.

  • PDF

CSA 시스템을 위한 양극 뇌파증폭기의 개발 (Development of a High-Performance Bipolar EEG Amplifier for CSA System)

  • 유선국;김창현;김선호;김동준
    • 대한의용생체공학회:의공학회지
    • /
    • 제20권2호
    • /
    • pp.205-212
    • /
    • 1999
  • 수술실에서 수술도중 환자의 뇌파를 관찰하고자 할 경우에 전기수술기를 사용하게 되면 매우 높은 주파수와 큰 전압의 전기적 잡음이 발생하게 되며, 기존의 뇌파측정기는 이 잡음에 의해서 포화되어 뇌파 측정이 불가능하다. 본 연구에서는 고신뢰도의 뇌파 측정용 CSA 시스템을 구성하기 위하여 전기수술기의 간섭이 적은 양극 뇌파증폭기를 개발하고자 하였다. 개발된 양극 뇌파 증폭기는 balanced filter를 사용하여 전기수술기의 잡음이 뇌파 증폭기의 입력으로 들어가는 것을 줄이도록 하였으며, 전치증폭기의 전원과 신호를 접지와 분리하여 전기수술기에서 나온 전류가 뇌파 증폭기를 통해 접지로 흘러 들어가는 경로를 차단하였고, 높은 주파수에서도 CMRR 특성이 좋은 차동증폭기를 사용하여 고주파 성분의 공통 성분 잡음을 제거함으로써 전기수술기의 잡음을 상당히 줄일 수 있었다. 이와 같이 개발된 양극 뇌파증폭기는 고이득, 저잡음, 높은 CMRR, 고입력 임피던스, 낮은 열잡음 등의 특성을 가지므로 순수한 뇌파의 측정에 유용하며, 전기수술기를 사용할 경우에도 지속적으로 뇌파를 측정할 수 있는 고신뢰도의 CSA 시스템의 구현에 이용할 수 있다.

  • PDF

차세대 항공 감시시스템(ADS-BES) 지상국 수신기 저잡음 증폭기 설계 및 구현 (Designing and Realizing the Ground Station Receiver Low Noise Amplifier of the Next-Generation Aeronautical Surveillance System)

  • 조주용;윤준철;박찬섭;박효달;강석엽
    • 한국정보통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.2273-2280
    • /
    • 2013
  • 본 논문에서는 차세대 항공 감시시스템에 대하여 소개하고, 지상국 수신기 전단부 저잡음 증폭기 설계에 관하여 연구하였다. 국제 표준 문서와 기존 제품의 성능을 고려하여 수신감도, 신뢰성 등이 경쟁력 있게 전체 시스템을 링크 버짓 하였으며, 이에 적합한 저잡음 증폭기를 얻기 위해 이득, 이득 평탄도, 반사손실 등을 최적이 되도록 설계 규격을 결정하였다. 설계시 저전력, 저잡음, 고이득 특성에 적합한 바이어스 회로를 구성하였으며, 최적 설계 후 실시한 모의실험 결과로 이득은 16.24dB, 잡음지수는 0.36dB, 입출력 반사손실은 각각 -18dB와 -28dB, 주파수 안정도는 1.11을 얻었고, 제작 후 측정 결과는 이득 17dB, 잡음지수 0.51dB, 이득 평탄도 0.23dB, 입출력 반사손실은 각각 -18.28dB, -24.50dB로 전체 시스템 구성에 적합한 결과를 얻었다.

24GHz 2단 저잡음 증폭기의 설계 및 제작 (Design and Fabrication of two-stage Low Noise Amplifier for 24GHz)

  • 조현식;박창현;김장구;강상록;한석균;최병하
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.304-308
    • /
    • 2003
  • 본 논문에서는 24GHz에서 동작하는 2단 저잡음 증폭기를 설계 및 제작하였다. 소자는 NEC사의 NE450284C HT-FET를 사용하였고, 양호한 잡음지수를 위한 정합회로 설계 시 좋지 않은 입력 정재 파비를 동시에 고려하여, 원하는 잡음지수와 입력 정재파비를 얻도록 설계하였다. 측정 결과 이득은 16.6dB, 입력 정재파비는 1.6, 그리고 출력 정재파비는 1.5를 넘지 않는 특성을 얻었다.

  • PDF

상용 65 n CMOS 공정을 이용한 100~110 GHz 저잡음 증폭기와 커플러 (A 100~110 GHz LNA and A Coupler Using Standard 65 n CMOS Process)

  • 김지훈;박홍종;권영우
    • 한국전자파학회논문지
    • /
    • 제24권3호
    • /
    • pp.278-285
    • /
    • 2013
  • 본 논문에서는 상용 65 n CMOS 공정을 이용하여 100~110 GHz에서 동작하는 저잡음 증폭기와 커플러를 구현하였다. 제작된 LNA는 3단 공통 소스 FET로 구성되었다. 단위 공통 소스 셀의 높은 이득 특성을 얻기 위해 이를 고려한 레이아웃을 하였다. 또한, 저잡음 특성과 충분한 이득을 얻기 위해 성능을 최적화시켰다. 커플러는 CMOS 공정의 multimetal을 이용한 broadside 커플러로 구성하였다. Density rule을 만족시키기 위한 metal strip을 사용해 이에 의한 영향을 고려해 커플러 동작이 가능하도록 설계하였다. 제작된 저잡음 증폭기의 측정 결과, 100 GHz에서 5.64 dB, 110 GHz에서 6.39 dB의 이득과 10 % 이상의 3-dB 대역폭, 11.66 dB의 잡음 지수를 얻었다. 커플러는 100~110 GHz 대역에서 2~3 dB의 삽입 손실, 1 dB 이하의 magnitude mismatch와 $5^{\circ}$ 이하의 phase mismatch를 얻었다.

IMT-2000단말기용 RF 수신모듈 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of RF Receiver Module for IMT-2000 Handset)

  • 이규복;송희석;박종철
    • 마이크로전자및패키징학회지
    • /
    • 제7권3호
    • /
    • pp.19-25
    • /
    • 2000
  • 본 논문에서는 5 MHz의 채널 대역폭을 갖는 IMT-2000단말기용 RF 수신모듈을 설계하여 제작하였다. 제작된 RF수신모듈은 저잡음증폭기, RF SAW필터, 하향 변환기, IF SAW필터, AGC, PLL 주파수합성기로 구성되어졌다. 저잡음증폭기의 잡음지수와 IIP3는 2.14 GHz에서 0.8 dB와 3 dBm이고, 하향 변환기의 변환이득은 10 dB, AGC의 활성영역은 80 dB이었고, PLL의 위상잡음은 100 kHz에서 -100 dBc이였다. 수신모듈의 수신감도는 -48 dBm으로 제작되었다.

  • PDF

텔레비전 유휴 주파수 대역을 지원하는 저잡음 및 고선형 특성의 RF 수신기 설계 (TV White Space Low-noise and High-Linear RF Front-end Receiver)

  • 김창완
    • 한국정보통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.91-99
    • /
    • 2018
  • 본 논문에서는 텔레비전 유휴 주파수 대역(470 MHz ~ 698 MHz)에서 적용 가능한 우수한 수신감도와 높은 선형 특성을 동시에 확보할 수 있는 RF 수신기 구조와 회로 구조를 제안하였다. 제안하는 RF 수신기는 $0.13-{\mu}m$ CMOS 공정으로 설계되었으며, 저잡음 증폭기, 고주파 대역 통과 필터, 고주파 증폭기, 수동 하향 주파수 변환기, 그리고 기저 대역 통과 필터로 구성되어 있다. 높은 수신감도를 얻기 위해 저잡음 증폭기와 고주파 증폭기를 적용하였으며, 인접 채널에 위치하는 인터피어러를 고주파 대역에서 필터링하기 위해 MOS 스위치와 커패시터를 이용한 고주파 대역 통과 필터와 수동 하향 주파수 변환기를 동시에 사용하였다. 제안된 4차 저역통과 필터는 공통-게이트 증폭기에 기존의 바이쿼드 셀을 적용하여 -24dB/oct 필터링 특성을 얻었다. 모의 실험결과로부터 설계된 RF 수신기는 56 dB의 전압이득, 2 dB 이하의 잡음 지수, -2.3 dBm의 IIP3 (out-of-channel) 성능을 제공하며, 1.5 V 전원으로부터 37 mA를 소모 한다.

2.4GHz CMOS 저잡음 증폭기 (Design of a 2.4GHz CMOS Low Noise Amplifier)

  • 최혁환;오현숙;김성우;임채성;권태하
    • 한국정보통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.106-113
    • /
    • 2003
  • 본 논문에서는 CMOS 기술을 이용하여 2.4GHz ISM 주파수 대역의 LNA를 설계하였다. 캐스코드 증폭기를 이용하여 잡음을 억제하고 이득을 향상시켰으며 캐스캐이드의 공통 소스 증폭기의 출력을 캐스코드와 병렬로 연결되는 MOS의 입력으로 연결하여 IM3를 감소시키고자 하였다. 제안된 저잡음증폭기는 3.3V의 전원을 공급하는 Hynix 0.35$\mu\textrm{m}$ 2-poly 4-metal CMOS 공정을 이용하여 설계되었다. HSPICE Tool을 이용하여 시뮬레이션 하여 13dB의 이득과 1.7dB의 잡음지수, 약 8dBm의 IIP3, -3ldB와 -28dB의 입ㆍ출력 매칭특성을 확인하였다. 이 때 reverse isolation은 -25dB, 전력사용은 4.7mW이었다. Mentor를 이용한 Layout은 2${\times}$2$\mu\textrm{m}$ 이하의 크기를 갖는다.