• 제목/요약/키워드: 아날로그회로

검색결과 359건 처리시간 0.027초

평균 및 최악 분석 진화전략을 이용한 소자 값 변경에 강건한 아날로그 회로 자동 설계 (Fault-tolerant Analog Circuit Design using Average and Worst Case Analysis Evolutionary Strategy)

  • 박현수;박아름;김경중
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2012년도 한국컴퓨터종합학술대회논문집 Vol.39 No.1(B)
    • /
    • pp.372-374
    • /
    • 2012
  • 아날로그 회로는 가장 기본적인 전기/전자 회로로써 현재도 높은 중요도를 가지고 있지만, 설계를 위해서는 전문적인 지식이나 기술이 반드시 필요하다. 그래서, 아날로그 회로를 설계하기 위해 진화 연산을 이용한 기법이 연구되어 왔다. 진화연산은 최적화 문제를 해결하는 한 방법으로써 다양한 문제에 적용 가능하다. 하지만, 많은 경우 매우 오랜 시간이 걸려 재현이 어렵고 계산비용이 많이 요구되어왔다. 하지만, 최근 들어 진화전략을 이용하여 작은 집단 크기로 아날로그 회로를 진화시킬 수 있는 방법이 제안되었다. 본 연구에서는 진화전략을 이용한 방법에 기반하여, 내고장성을 가진 회로를 설계하는 기법을 제안하고, 실험을 통하여 기본 진화전략 알고리즘과 비교한다. 그 결과, 제안한 방법을 통해 생성한 회로는 기본 알고리즘을 사용했을 때 보다 고장으로 인해 소자의 값이 변경되었을 때 성능하락이 더 적었다.

저전력 아날로그 회로기술 (Low-Power Analog Circuit Design)

  • 전영득;조민형;이희동;권종기;김종대
    • 전자통신동향분석
    • /
    • 제23권6호
    • /
    • pp.81-91
    • /
    • 2008
  • CMOS 공정의 가속적인 스케일링에 의해 CMOS 기술은 종래의 마이크론기술에서 나노기술로 변해가고 있다. 이러한 반도체 소자 및 제작기술에 따른 온도와 공정의 변화에 매우 민감한 부분인 아날로그 회로는 설계 초기단계에서 중요한 요소들(이득, 누설 전류, 잡음 및 부정합 등)을 재검토할 필요가 있다. 또한, 나노 CMOS 공정을 사용한 1.0 V 이하의 저전압 동작에서는 아날로그 신호의 동적영역 확보가 어렵고 잡음이 증가하므로 새로운 패러다임을 적용한 혁신적인 아날로그 회로기술 개발이 필요한 실정이다. 이에 따라, 본 고에서는 그린기술(green technology)의 한 요소로서, 나노 CMOS 공정기술을 이용한 1.0 V 이하 전원전압의 저전력 아날로그 회로기술 동향과 관련 특허동향에 대해서 살펴보고자 한다.

회로 및 시스템

  • 대한전기학회
    • 전기의세계
    • /
    • 제27권1호
    • /
    • pp.70-71
    • /
    • 1978
  • 회로망이론 및 시스템의 관심분야는 이론과 실제 및 새로 출현하는 기술과 연관하는 분야이며 다음과 같이 구분할 수 있다. 1)회로와 시스템의 해석과 설계에 대한 새로운 개념과 접근방법이다. 회로와 시스템은 대형회로와 시스템 집적회로를 포함한 디지탈 아날로그 소리드스테이트회로 수동 및 능동필터, 집중 및 마이크로웨이브회로망, 비선형 및 시변회로와 시스템, 그라프이론과 응용, 아날로그와 디지탈 신호로세싱시스템, 다차충필터에 관한 것. 2)컴퓨터협조기술로서 여기에는 해석, 설계, 레이아웃, 회로와시스템의 시험과 제작, 그리고 신산법과 사용자 오리엔트된 언어가 포함된다. 3)신호프로세싱, 통신, 계장과 제어에 있어서 모델화, 해석, 응용을 포함하는 신장치와 회로 4)생물학적 경제학적 시스템의 회로개념과 기술의 응용 등이다.

  • PDF

디지털 변환신호와 동기화된 클록을 사용하는 아날로그-디지털 변환기 (Analog-to-Digital Conveter Using Synchronized Clock with Digital Conversion Signal)

  • 최진호;장윤석
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 추계학술대회
    • /
    • pp.522-523
    • /
    • 2017
  • 전류컨베이어 회로와 시간-디지털 변화기를 이용하여 아날로그-디지털 변환기를 설계하였다. 전류컨베이어 회로를 이용하여 아날로그 전압의 크기를 샘플링한 다음, 전류원을 이용하여 샘플링 전압을 방전하면서 아날로그 전압을 시간정보로 변환하였다. 시간정보는 카운터 타입의 시간-디지털 변환기를 이용하여 디지털 값으로 변환되는데 이때 변환 에러를 감소시키기 위해 시간정보 펄스와 동기화된 클록을 생성하여 사용하였다.

  • PDF

CPPSIM을 이용한 동작 레벨에서의 회로 설계 및 검증 (Behavioral design aad verification of electronic circuits using CPPSIM)

  • 한진섭
    • 한국정보통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.893-899
    • /
    • 2008
  • 본 논문에서는 C++기반 동작 레벨 회로 시뮬레이션 프로그램인 CPPSIM을 이용하여 전압 조절기와 PLL을 구현하고 시뮬레이션 하였다. 아날로그 회로를 C++코드로 모델링 후 시뮬레이션을 통해 시뮬레이션 툴의 유효성을 살펴보았으며, 아날로그 회로의 단계별 설계와 가능성을 타진하였다. 시뮬레이션 결과 회로의 동작 레벨에서의 설계가능성을 검증할 수 있었다. 또한 PLL을 디지털 신호기반으로 구현하여 아날로그 회로의 디지털화를 시도하였다.

신경 회로망의 아날로그 VLSI 구현시 나타나는 문제점 (Constraints on Implementations of Neural Networks with Analog VLSI Circuits)

  • 오상훈;이영직
    • 전자통신동향분석
    • /
    • 제9권1호
    • /
    • pp.75-80
    • /
    • 1994
  • 신경회로망을 아날로그 VLSI로 구현하는 것은 디지털 구현방법에 비하여 집적도와 신호처리 속도의 장점이 있는 반면에 아날로그 신호의 저장 방법, 시냅스를 구현한 곱셈기의 비선형성, 동작영역, zero offset, noise, gain의 변동등의 문제가 존재한다. 여기서는, 이러한 문제들이 신경회로망을 구현한 아날로그 회로에서 어떤 형태로 나타나는지 알아보았다. 위와 같은 비이상적 요인들이 신경회로망의 성능에 미치는 영향이 파악되면 보다 더 신뢰성을 갖는 신경회로망 chip을 설계/제작할 수 있을 것이다.

고성능 전류감지기를 이용한 Specification 기반의 아날로그 회로 테스트 (Specification-based Analog Circuits Test using High Performance Current Sensors)

  • 이재민
    • 한국멀티미디어학회논문지
    • /
    • 제10권10호
    • /
    • pp.1260-1270
    • /
    • 2007
  • 테스트 기술자들에게 아날로그 회로(또는 혼합신호 회로)의 테스트와 진단은 여전히 어려운 문제여서 이를 해결할 수 있는 효과적인 테스트 방법이 크게 요구된다. 본 논문에서는 time slot specification(TSS) 기반의 내장 전류감지기(Built-in Current Sensor)를 이용한 새로운 아날로그 회로의 테스트 기법을 제안한다. 또한 TSS에 기반 하여 고장 위치를 찾아내고 고장의 종류를 구별해 내는 방법을 제시한다. TSS 기법과 함께 제안하는 내장 전류감지기는 높은 고장 용이도와 높은 고장 검출을 그리고 아날로그 회로내 강고장과 약고장에 대한 높은 진단율을 갖는다. 제안하는 방법에서는 주출력과 전원단자등을 테스트 포인트로 사용하고 전류감지기를 자동 테스트 장치(Automatic Test Equipment)에 구성하므로써 테스트 포인트 선택과정의 복잡도를 줄일 수 있다. 내장 전류 감지기의 디지털 출력은 아날로그 IC 테스트를 위한 내장 디지털 테스트 모듈과 쉽게 연결된다.

  • PDF

PRML 신호용 저 전력 아날로그 병렬처리 비터비 디코더 개발 (Fabrication of a Low Power Parallel Analog Processing Viterbi Decoder for PRML Signal)

  • 김현정;손홍락;김형석
    • 대한전자공학회논문지SD
    • /
    • 제43권6호
    • /
    • pp.38-46
    • /
    • 2006
  • DVD용 PRML신호를 디코딩할 수 있는 병렬 아날로그 비터비 디코더를 칩으로 제작하고 테스트 결과를 기술하였다. 병렬 아날로그 비터비 디코더는 기존의 디지털 비터비 디코더를 아날로그 병렬처리 회로를 이용하여 구현한 것으로, 전력 소모가 매우 적다는 장점이 있다. 본 연구에서는 제안한 순환형 아날로그 비터비 디코더 회로를 DVD의 PRML 신호 디코딩용으로 설계 제작하였고, 그 상세 설계 내용과 각 회로의 신호 특성을 분석하였으며, 이를 기반으로 향후 개선 사항을 기술하였다. 또한, 칩으로 제작된 회로가 동작하여 PRML용 신호가 잘 디코딩됨을 보였다.

작은 에러를 갖는 Max 회로 기반 아날로그 절대값 계산 회로 (Max-based Analog Absolute Circuits with Small Error)

  • 마헤스워 사;임해평;양창주;이준호;김형석
    • 한국산학기술학회논문지
    • /
    • 제10권2호
    • /
    • pp.248-255
    • /
    • 2009
  • 통신시스템에서의 에러의 처리는 매우 중요한 문제로서 비터비 디코더와 같은 에러처리를 위해서 주로 절대값으로 표현하기 때문에 아날로그 절대값 회로가 자주 필요하게 된다. 이 논문에서는 절대값을 정확하게 계산할 수 있는 아날로그 절대값 회로를 제안하였다. 제안한 절대값 회로에는 부호가 반대인 두 신호들을 만든 다음, 이 신호들을 아날로그MAX회로에 인가하여 둘 중 최대값을 출력하게 하는 방법이다. 이 구조를 회로로 구현하기 위해서는 두 개의 입력 신호를 반대방향으로 차를 구하여, 크기는 같고 부호가 다른 두 개의 신호를 만든 다음 이들을 MAX회로의 입력으로 사용하는 회로를 설계하였다. 본 논문에서는 제안한 회로를 Hspice를 이용하여 시뮬레이션을 수행했으며, 그 결과를 제시하였다.

광 신경망 아날로그-디지탈 변환기 (Optical neural-net analog-to-digital converter)

  • 장주석;신상영;이수영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1988년도 전기.전자공학 학술대회 논문집
    • /
    • pp.414-417
    • /
    • 1988
  • 신경회로를 모방한 병렬 아날로그-디지탈 변환기를 설계하고 광학적으로 구현하였다. 이 회로의 동작 원리는 주어진 입력 아날로그 값에 대해 출력 bit 들의 디지털 값을 동시에 추정하는 것으로 $2^{N}$ 단계의 구분을 위해서 N개의 단위 소자가 필요하다. 에너지 최소화 방법에 의해 설계된 신경망 아날로그-디지털 변환기와 비교해 볼 때 회로의 구조가 단순하고 출력이 회로의 초기 상태에 관계없이 주어진 입력에 의해 결정된다.

  • PDF