Electronics and Telecommunications Trends (전자통신동향분석)
- Volume 23 Issue 6
- /
- Pages.81-91
- /
- 2008
- /
- 1225-6455(pISSN)
DOI QR Code
Low-Power Analog Circuit Design
저전력 아날로그 회로기술
- Jeon, Y.D. ;
- Cho, M.H. ;
- Lee, H.D. ;
- Kwon, J.K. ;
- Kim, J.D.
- 전영득 (한국전자통신연구원 아날로그신호처리팀) ;
- 조민형 (한국전자통신연구원 아날로그신호처리팀) ;
- 이희동 (한국전자통신연구원 아날로그신호처리팀) ;
- 권종기 (한국전자통신연구원아날로그신호처리팀) ;
- 김종대 (한국전자통신연구원 NT융합부품연구부)
- Published : 2008.12.15
Abstract
CMOS 공정의 가속적인 스케일링에 의해 CMOS 기술은 종래의 마이크론기술에서 나노기술로 변해가고 있다. 이러한 반도체 소자 및 제작기술에 따른 온도와 공정의 변화에 매우 민감한 부분인 아날로그 회로는 설계 초기단계에서 중요한 요소들(이득, 누설 전류, 잡음 및 부정합 등)을 재검토할 필요가 있다. 또한, 나노 CMOS 공정을 사용한 1.0 V 이하의 저전압 동작에서는 아날로그 신호의 동적영역 확보가 어렵고 잡음이 증가하므로 새로운 패러다임을 적용한 혁신적인 아날로그 회로기술 개발이 필요한 실정이다. 이에 따라, 본 고에서는 그린기술(green technology)의 한 요소로서, 나노 CMOS 공정기술을 이용한 1.0 V 이하 전원전압의 저전력 아날로그 회로기술 동향과 관련 특허동향에 대해서 살펴보고자 한다.
Keywords