• 제목/요약/키워드: 신호처리부

검색결과 520건 처리시간 0.031초

소프트웨어 기반의 실시간 GPS L1 수신기를 위한 블록 상관기 (Block Correlator for Real-Time GPS L1 Software Receiver)

  • 김태희;이상욱
    • 한국위성정보통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.80-85
    • /
    • 2011
  • 본 논문에서는 소프트웨어 기반의 실시간 GPS L1 수신기에 대한 블록 상관기법을 제안한다. 최근 다양한 위성항법 환경에서 보다 효율적인 항법 수신기 개발을 위하여 소프트웨어 기반의 실시간 수신기 개발이 필요하다. 실시간 소프트웨어 수신기는 입력신호 처리부, 신호획득부, 신호추적부, 항법데이터 처리부, 항법해 계산부로 구성되고 각 처리부는 해당 기능을 수행하기 위한 단위 컴포넌트로 구성된다. 이러한 소프트웨어 환경에서의 수신기 개발을 용이하게 수행하기 위한 소프트웨어 기반의 수신기를 개발함으로써 다양한 모델을 적용하거나 새로운 컴포넌트 조합으로 다양한 시뮬레이션을 수행할 수 있다는 장점을 제공하고 있다. 본 논문에서는 이러한 소프트웨어 기반의 수신기가 실시간의 성능을 나타낼 수 있는 블록 상관기법을 제안하고 이에 대한 성능을 검증하였다.

위상 배열레이더의 다채널 수신 데이터 전송 기법 (A Transmission Technique of Multichannel Receiver Data for the Phased-Array Radar)

  • 정명득;김한생
    • 한국전자파학회논문지
    • /
    • 제23권10호
    • /
    • pp.1188-1195
    • /
    • 2012
  • 향후 레이더는 능동 위상 배열레이더(Active Phased-Array Radar System)로 발전하는 추세이다. 특히, 다채널 수신 시스템에서 실시간 신호처리를 위해서 신호처리용 보드의 처리 속도와 개수와의 trade-off는 최적화 되어야 한다. 본 논문에서는 많은 양의 수신 데이터를 안테나부에서 신호처리부로 전달하기 위한 전송 기법에 대하여 소개하고자 한다. 그 결과, 기존 방법에 비해 신호처리부의 S/L 보드 개수는 절반(1/2) 수준으로 감소하였고, 통신 전송 속도 여유 마진은 약 2배 더 증가되는 효과가 있다.

디지털 고주파 메모리 구현에 관한 연구 (Study on Implementation of a Digital Radio Frequency Memory)

  • 유병석;김영길
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.507-511
    • /
    • 2010
  • Digital radio frequency memory (이하 DRFM)은 입력되는 RF신호를 저장 후 필요한 시점에 입력된 RF신호로 복원하여 출력하는 기능을 가진 장치로써 Jammer, EW시뮬레이터, Target Echo Generator 등 사용되는 분야가 광범위하다. 본 논문에서는 고주파 입/출력모듈, 국부 발진모듈로 구성된 고주파부와 디지털 처리부로 이루어진 DRFM의 하드웨어적 구현 방안을 제안한다. 그리고 펄스형태의 RF신호를 양자화하는 ADC(A/D conversion), 이 데이터를 저장하고 재생신호를 생산하는 FPGA와 RF 신호를 생산하는 DAC(D/A conversion)로 구성되는 디지털 처리부에서 복제된 신호 생성방안을 제안한다. 이렇게 제안된 방안을 적용하여 제작한 후 모의 신호를 입력하여 얻은 시험결과를 통하여 이 제안방안의 타당성을 확인한다.

  • PDF

병목현상 제거를 위한 디지틀 신호처리에 관한 연구 (A Study on the Digital Signal Processing for Removing the Bottle-neck Effect)

  • 고영욱;김성곤;김환용
    • 한국음향학회지
    • /
    • 제18권1호
    • /
    • pp.45-52
    • /
    • 1999
  • 본 논문에서는 HDTV 비디오 신호를 처리함에 있어 신호의 병목현상을 없애주고 신호의 원활한 처리를 위해 새로운 알고리듬을 적용하여 54MHz의 동작 주파수를 갖는 패커를 제안하고 설계하였다. 또한 제안된 패커의 성능을 검증하기 위해 조합논리를 이용한 ROM 테이블 구조를 갖는 DCT 계수 부호화부를 함께 설계하므로써 DCT 계수 부호화부의 출력을 제안된 패커의 입력 데이타로 사용하였다. 본 논문의 회로는 VHDL 코드를 이용하였고 SYNOPSYS tool의 $0.65{\mu}m$ 공정을 이용한 모델링과 시뮬레이션을 수행하였다.

  • PDF

GPS 수신기를 위한 적응 횡단 필터에서 적응 알고리즘의 성능 평가

  • 최진규;이건우;박찬식;이대열;이호근;황동환;이상정
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.2
    • /
    • pp.415-418
    • /
    • 2006
  • 적응 횡단 필터는 상관 전 처리 기법으로서 실시간 간섭 신호 제거가 가능한 시간 영역 신호처리 기법을 사용한다. 적응 횡단 필터는 협대역 간섭 신호에 좋은 성능을 나타내며, 구현이 용이하고 높은 효율성을 갖는다. 적응 횡단 필터의 구성은 입력 샘플 신호의 지연 탭을 위한 FIR 필터와 전파 간섭 신호의 크기와 주파수를 결정하는 가중치 생성부로 나눌 수 있다. 본 논문에서는 가중치 생성부에 적용 되는 알고리즘 중 상대적으로 연산량이 적은 LMS와 NLMS를 적용한 적응 횡단 필터를 설계하고, GPS 수신기에 적용 하였다. 실제 측정치를 이용한 다양한 실험에 의한 항법 성능 평가를 통하여 NLMS가 LMS보다 좋은 성능을 나타냄을 확인하였다.

  • PDF

선박용 레이더 신호처리부를 위한 시뮬레이션 테스트보드 구현 (Simulation Test Board Implementation of Digital Signal Processor for Marine Radar)

  • 손계준;김유환;양훈기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2014년도 추계학술대회
    • /
    • pp.890-893
    • /
    • 2014
  • 본 논문에서는 자동적으로 충돌을 예방하는 선박용 레이더 시스템의 표적 탐지 및 추적 알고리즘, 충돌위험 계산 및 위험 경보 알고리즘을 개발하고 이를 적용시켜 일련의 동작을 수행하는 신호처리 보드부를 디지털 하드웨어적으로 구현하였다. 근거리에서 성능이 우수한 FMCW (Frequency Modulation Continuous Wave) 신호를 송신신호로 사용하고 1도 간격으로 빔포밍하는 기계식 스캔방식의 안테나 사용을 시뮬레이션 환경으로 설정하였다. 테스트보드는 DSP칩, FPGA 등으로 구성되며 이를 이용하여 개발된 알고리즘의 시뮬레이션을 수행하는 임베디드 시스템을 구현하였다.

  • PDF

항공기 탑재형 다목적 레이다 신호처리기 설계

  • 김현경;문상만;김태식;이해창;강경운
    • 항공우주기술
    • /
    • 제3권2호
    • /
    • pp.229-237
    • /
    • 2004
  • 본 연구에서는 다목적 레이다 시스템의 신호처리부 설계방안과 알고리즘에 대해 분석하였다. 충돌방지 및 기상모드로 동작하는 신호처리부는 이 두 모드에 대해 ADC, NCI, STC, CFAR의 처리구조를 갖도록 설계하였다. NCI와 CFAR기법으로 제시된 여러 알고리즘의 특성을 분석하였다. 오경보율을 낮추고, 검출확률을 향상시키는데 CVI 알고리즘과 CMLD 알고리즘이 우수한 성능을 갖는 것으로 분석되었다. 시스템 계산 성능을 고려하여 CMLD에 M=16~20, Ko=M-4를 적용하는 것이 적절하다. CVI에 많은 계산 시간이 되므로, CVI에 2개 이상의 프로세서가 할당되어야 한다. 따라서, 4개의 프로세서를 고려하는 시스템에서는 ADC 입력 처리와 NCI의 VID처리, STC와 CFAR를 각각 1개의 프로세서에서 처리하고 2개의 프로세서가 CVI를 처리하여야 한다.

  • PDF

PRML Read Channel용 고속 디지털 신호 처리부의 설계 (design of High speed Digital Signal Processor for PRML Read Channels)

  • 기훈재;이천수
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.775-778
    • /
    • 1998
  • 근래에 들어 컴퓨터 기술은 멀티미디어 기수의 발달과 더불어 그에 따른 데이터량의 증가로 인해 데이터를 처리, 전송, 저장하는 모든 부문에서의 고속, 대용량화를 요구하고 있다. 이 중에서 특히 저장장치 부문은 응용 프로그램이 대형화되고 멀티미디어화에 따른 데이터량이 크게 증가하는 추세에 있기 때문에 지속적인 용량 증가가 요구되고 있다. 이런 상황에서 주목을 받고 있는 것이 신호처리 방식을 개선하여 저장장치의 기록 밀도를 향상시키는 기술의 하나인 partial response maximum likelihood (PRML) 기술이다. PRML 방식은 HDD 나 광 디스크로부터 데이터를 읽어낼때의 신호처리 기술 중의 ㅎ나로 신호간 간섭을 허용하여 데이터 속도를 증가시키고, 신호를 재생할 때 신호간 간섭을 보상하여 원래 신호를 복원해 내는 기술이다. 이를 이용하면 기존의 기록방식에 비해 기록밀도를 20-50% 정도 높일 수 있다.〔1〕〔2〕

  • PDF

컨베어 이송장치에서의 무선 미소자기감지 시스템 구현 (Implementation of Wireless Micro-Magnetic Detection System in the Conveyer Belt)

  • 이영동
    • 한국정보통신학회논문지
    • /
    • 제18권12호
    • /
    • pp.2975-2981
    • /
    • 2014
  • 기존 유선기반의 미소자기감지 시스템은 자기신호를 전기신호로 변환하여 신호처리부로 송신하는 과정에서 AC성 노이즈가 유입되고, 필터링 과정에서 과도한 신호의 시간 및 위상 지연 현상이 발생한다. 본 논문에서는 컨베어 이송장치에서의 무선통신 기술을 적용한 미소자기감지 시스템을 설계하고 구현한다. 무선미소자기시스템은 자기센서 검출부, 신호처리부, 무선센서네트워크부, 시스템 제어부 및 모니터링부로 구성하고, 무선 미소자기감지 시스템을 통해 밸브바디 내에 스틸볼이 삽입되어 있는 경우 자기센서 전압 값이 변화하는 것으로 감지하였다. 기존 유선기반의 시스템에 비해 검출 정확도 및 시간 지연 감소 등 성능이 향상됨을 평가를 통해 나타났으며, 패킷수신률 분석을 통해 미소자기시스템의 무선 적용 가능성을 확인하였다.

접속 행렬을 이용한 순차 시스템 제어기 설계 (Design of Sequential System Controller Using Incidence Matrix)

  • 전호익;류창근;우광준
    • 조명전기설비학회논문지
    • /
    • 제12권1호
    • /
    • pp.85-92
    • /
    • 1998
  • 본 논문에서는 페트리 네트로 記述된 제어 사양을 접속 행렬로 해석한 후, 그 결과를 근거로 병렬 시퀸스의 수행이 가능한 순차 시스템 제어기(Sequential System Controller)를 설계하였다. 순차 시스템 제어기는 입력 처리부, 그리고 점화 처리부와 토큰 제어기로 구성된 페트리 네트 제어기로 구성된다. 입력 처리부에서는 입력 신호를 선택하여 점화 처리부로 전달하며, 점화 처리부는 토큰 운전기의 토큰 상태에 따라서 입력된 신호의 점화 여부를 판단하게 된다. 제안된 제어기는 제어 사양의 변경시 접속 행렬을 저장한 롬의 내용 변경만으로 제어기의 변경이 가능하고, 페트리 네트 제어기의 모듈화가 가능하여 기능의 확장이 용이하므로 자동창고 시스템, 반송 시스템, 및 승강기 시스템과 같은 순차 시스템 제어기의 개발 및 실현을 용이하게 할 수 있다.

  • PDF