• 제목/요약/키워드: 디지털 시그널

검색결과 34건 처리시간 0.027초

저전력 회로를 위한 비트 단위의 연산 최 적화 (A Bit-revel Arithmetic Optimization for Low-Power Circuits)

  • 엄준형
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2002년도 봄 학술발표논문집 Vol.29 No.1 (A)
    • /
    • pp.16-18
    • /
    • 2002
  • 고속 회로 합성에 있어서, Wallace 트리 스타일은 연산을 위한 가장 효율적인 수행 방식의 하나로 인식 되어졌다. 그러나, 이러한 방법은 빠른 곱셈기의 수행이나 여러가지 연산수행 에 있어, 입력 시그널을 고려하지 않은 일반적인 구조로 수행되어졌다. 본 논문은 연산기에 있어서 이러한 제한점을 극복하는 문제를 다룬다. 우리는 캐리-세이브 방법을 덧셈, 뺄셈, 곱셈 이 혼합되어 있는 일반적인 연산 회로에 적용한다. 그 결과 효율적인 회로를 생성하며, 시그널 들의 임의의 시그널 스위칭 변화에 대해 회로의 전력 소모를 최적화 한다. 우리는 이러한 최적화 방법을 여러 디지털 필터에 적용시켜 보았고 이는 기존의 비트 단위가 아닌 캐리-세이브 수행방법보다 상당한 양의 전력 소모의 향상을 보였다.

  • PDF

효율적 디버깅을 위한 디자인 체크포인트 기반 시뮬레이션 방법 (Simulation Method based on Design Checkpoint for Efficient Debugging)

  • 심규호;김남도;박인학;민병언;양세양
    • 정보처리학회논문지A
    • /
    • 제19A권3호
    • /
    • pp.113-120
    • /
    • 2012
  • 디지털시스템 설계에 대한 HDL 시뮬레이션을 통한 검증 과정에서는 설계에 대한 분석 및 디버깅을 위하여 설계에 존재하는 수많은 신호선들에 대하여 시뮬레이션 실행 중에 시그널 덤핑을 통한 가시도 확보가 필요하게 된다. 그러나 이와 같은 시그널 덤핑은 일반적으로 시뮬레이션의 속도를 크게 떨어뜨리는 문제점을 가지고 있거나, 시뮬레이션의 실행 횟수를 늘리는 문제점을 초래한다. 본 논문에서는 디자인 체크포인트를 활용하여서 시그널 덤핑을 효율적이며 신속하게 수행하는 시뮬레이션 방법을 제시하고, 이를 시스템반도체급의 대규모 회로인 산업체 설계들에 적용하여 제안된 방법이 효과적임을 확인하였다.

머신러닝과 3D 프린팅을 이용한 저비용 인공의수 모형 (Low-cost Prosthetic Hand Model using Machine Learning and 3D Printing)

  • 신동욱;염호준;박상수
    • 문화기술의 융합
    • /
    • 제10권1호
    • /
    • pp.19-23
    • /
    • 2024
  • 양손 절단 환자들에게 미용적 목적과 함께 기능적 목적을 갖춘 의수가 필요하며 잔존 근육의 근전도를 이용한 인공 의수에 대한 연구가 활발하나 아직도 비싼 비용의 문제가 있다. 본 연구에서는 저비용의 부품과 소프트웨어인 표면 근전도 센서, 머신러닝 소프트웨어 Edge Impulse, Arduino Nano 33 BLE, 그리고 3D 프린팅을 이용하여 인공의수를 제작하고 성능을 평가하였다. 표면 근전도 센서로 획득하고 Edge Impulse에서 디지털 시그널 프로세싱 과정을 거친 신호들을 이용하여 머신러닝으로 손가락 운동의 종류를 판단하는 훈련을 통해 각 손가락의 굽힘 운동신호를 의수 모델의 손가락들에 전달하였다. 디지털 시그널 프로세싱 조건을 노치 필터 60 Hz, 대역필터 10-300 Hz, 그리고 샘플링 주파수 1,000 Hz로 했을 때, 머신 러닝의 정확도가 82.1%로 가장 높았다. 각 손가락 굴곡 운동간에 혼동될 수 있는 가능성은 약지가 가장 높아서 검지의 운동으로 혼동될 가능성이 44.7 %이었다. 저비용 인공의수의 성공적인 개발을 위해서는 더 많은 연구가 필요하다.

MIREX - 음악분석 기술의 현황과 미래

  • 이석필;신사임
    • 방송과미디어
    • /
    • 제16권4호
    • /
    • pp.72-83
    • /
    • 2011
  • 인터넷 환경의 대중화와 디지털 음원의 기하급수적인 증가에 따라, 음악을 시그널 레벨에서 직접 분석하여 분류하거나 의미정보를 추출하는 음악분석 및 검색 기술의 상용화에 대한 요구가 늘어나고 있다. Music Information Retrieval Evaluation eXchange(MIREX)는 음악 검색(Music Information Retrieval) 시스템과 알고리즘들의 평가를 위해 매년 개최되는 평가 대회이다. MIREX는 매년 정기적으로 대회 및 회의를 개최하면서 음악 분석 기술에 대한 관심도와 최신 기술동향 등을 보여주고 있다. 따라서, 음악 기술의 MIREX의 배경, 구성 및 현황 등을 살펴보면서 전 세계 음악분석 기술의 현황을 파악해 볼 수 있다. MIREX에 대한 소개와 MIREX에서 운영하는 task들의 현황을 설명하고, 이를 통하여 음악 분석 기술의 동향과 전망을 짚어본다.

주파수 종속 다중 전송선의 신호 천이 특성 (Signal transient simulation of multi-coupledm frequency-variant transmission lines)

  • 조영일;어영선
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.89-101
    • /
    • 2006
  • 다중 배선의 주파수 변화에 따른 전송전 파라미터를 계산하고 이를 이용하여 다증 배선의 주파수 종속 신호 천이 특성을 조사한다. 제시한 방법으로 다중 배선 입력신호의 스위칭 패턴, 상승 / 하강시간 (tr, tf) 및 길이에 따른 신호의 흔들림 (오버슛, 언더슛)과 크로스톡에 고주파 효과를 반영하여 시그널 인테그러티를 정확하게 결정할 수 있다. 고속 디지털 회에서 주파수 종속 특성을 고려하지 않으면 최악의 신호 동작 환경에서 글로벌 배선의 경우 26%와 260%, 패키지 배선은 11%와 70% 정도의 신호 천이와 크로스톡 노이즈 오차를 갖을 수 있다는 것을 보인다.

시그널 기반 전자패키지 결함검출진단 기술과 인공지능의 응용 (Signal-Based Fault Detection and Diagnosis on Electronic Packaging and Applications of Artificial Intelligence Techniques)

  • 강태엽;김택수
    • 마이크로전자및패키징학회지
    • /
    • 제30권1호
    • /
    • pp.30-41
    • /
    • 2023
  • 고성능 전자제품의 수요가 증가함에 따라 이를 구현하기 위한 고성능 반도체의 수요도 증가하고 있다. 그러나 성능이 높아지고 운용환경이 다양해질수록 전자패키지의 신뢰성이 회로 전체의 성능과 신뢰성에 병목이 되고 있는 상황이다. 이에 전자패키지에 대한 결함검출 및 진단 기술이 주목받고 있는데, IEEE 이종집적화 로드맵에서는 신뢰성 물리 및 인공지능 기술을 융합한 디지털트윈 전략을 제시하고 있다. 따라서 본 논문에서는 시그널 기반의 전자패키지 결함검출 및 진단 기술을 리뷰하고, 인공지능을 접목한 연구사례를 분석하고자 한다. 더불어 이러한 인공지능 응용 연구의 동향과 전망을 함께 제시한다.

멀티코어 DSP 기반 소프트웨어 정의 라디오 플랫폼을 활용한 LTE 전송 채널의 구현 (Implementation of LTE Transport Channel on Multicore DSP Software Defined Radio Platform)

  • 이진
    • 한국정보통신학회논문지
    • /
    • 제24권4호
    • /
    • pp.508-514
    • /
    • 2020
  • LTE (Long Term Evolution) 및 5G와 같이 지속적으로 발전하는 이동 통신 표준을 구현하기 위해 소프트웨어 정의 라디오 (SDR, Software Defined Radio) 개념은 뛰어난 유연성과 효율성을 제공한다. 수년 동안, 최고급 디지털 시그널 프로세서 (DSP, Digital Signal Processor) 시스템 온 칩 (SoC, System on Chip)은 멀티 코어 및 다양한 하드웨어 보조 프로세서를 지원하는 방향으로 개발되어왔다. 이 논문에서는 TI의 TCI663x 칩을 사용해 구현한 SDR 플랫폼 하드웨어에 대해 소개하고, 이 플랫폼 상에서 멀티 코어 DSP를 BCP (Bit Rate Coprocessor) 및 TPC (Turbo Decoder Coprocessor)와 연동하여 구현한 LTE 전송 채널 (Transport Channel)의 성능을 다양한 구현 옵션에 따라 평가한다.

전기자동차 급속충전기 성능시험 (Performance Test of Quick Charger for Electric Vehicle)

  • 한승호;양승권;김상범;이한별
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2011년도 제42회 하계학술대회
    • /
    • pp.1189-1190
    • /
    • 2011
  • 본 논문은 전기자동차(EV, Electric Vehicle)에 충전용 대용량 직류(DC) 전력을 공급할 수 있는 급속충전기를 개발하고 그 성능을 정의하며 충전성능시험장치를 개발하여 급속충전기의 성능시험을 한 결과에 관한 것이다. 급속충전기는 EV의 충전에 필요한 시간을 단축하고자 배터리가 허용하는 한계까지 전압, 특히 전류를 높여 급속히 충전을 한다. EV와 충전기 사이에는 이러한 전력공급 외에도 커넥터 연결확인 및 차량존재 유무 등의 안전을 체크하는 아날로그 시그널과 EV의 배터리관리장치(BMS)에서 충전기에 필요전력을 통보하는 디지털 통신이 필요하여 충전성능을 시험하기 위해서는 전력, 아날로그 시그널, 디지털 통신을 차량 대신 동시에 주고받으며 충전기를 시험하는 충전성능 시험장치가 필요하다. 본 논문에서는 어떻게 시험장치를 구성하여 이러한 실험을 수행하였는지, 그리고 충전기성능 분석결과를 설명하고자 한다.

  • PDF

디지털라디오 Service Following 을 위한 FIG 시그널링에 관한 연구 (A Study on FIG Signalling for Service Following of Digital Radio)

  • 이봉호;이민석;곽진석;양규태;임형수
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2015년도 추계학술대회
    • /
    • pp.94-97
    • /
    • 2015
  • 이동 방송 매체인 라디오에서는 주로 청취자가 차량 운전자이다 보니 서비스 권역을 이동할 경우나 음영지역에 위치할 경우 동일한 방송을 제공하는 다른 채널로 연계하는 서비스인 service following 기능에 대한 기술적인 지원이 요구되고 있다. 본 논문은 디지털라디오 방송에서 청취중인 프로그램의 상태가 양호하지 않을 경우 인접 또는 유사 채널로 자동으로 이동하여 서비스 수신을 지속할 수 있는 service following 에 대해서 기술적인 특징을 살펴보고 앙상블 다중화기에서 이를 지원하기 위한 FIG 시그널링 방법에 대해 소개하고자 한다.

  • PDF

효율적인 HDL 디버깅을 위한 아키텍쳐 자동 생성 시스템 (Automatic Visual Architecture Generation System for Efficient HDL Debugging)

  • 문대철;;박인학
    • 한국정보통신학회논문지
    • /
    • 제17권7호
    • /
    • pp.1653-1659
    • /
    • 2013
  • 본 논문은 Verilog HDL이나 VHDL로 설계된 디지털 회로의 구조를 효율적으로 분석하고 디버깅 할 수 있는 ECAD 소프트웨어를 제안한다. 이 소프트웨어는 HDL 코드를 파싱하여 내부 구조에 대한 정보를 추출한 후 여러 가지 종류의 그래픽 도우미 예를 들면, 배치배선 알고리즘을 적용하여 생성된 계층구조의 논리회로도, 각 모듈을 구성하는 요소들을 나타내는 객체 나무 그래픽, 인스턴스들의 계층구조를 나타내는 인스턴스 나무 그래픽, 내부 시그널 간의 관계를 나타내는 시그널 관계도(SPD, signal propagation diagram) 등으로 표현된다. 디버깅에 가장 중요한 기능은 여러 가지 다른 관점의 설계 정보(HDL 코드, 객체 나무, 인스턴스 나무, SPD, 파형 등)에서 임의의 객체로부터 출발하여 동일한 설계 정보를 찾아내는 기능이다. 이러한 기능들은 설계자가 수작업으로 HDL 코드를 분석하고 버그를 찾아내는 기능을 효율적으로 수행할 수 있도록 돕는다.