• 제목/요약/키워드: 고속 신호처리 시스템

검색결과 242건 처리시간 0.03초

IEEE 802.11b에서 원거리 고속 데이터 전송을 위한 무선 단말들의 그룹화 (Grouping of Wireless Terminals for High-Rate Transmission to Long Distance in IEEE 802.11b)

  • 우성제;이옥선;이태진;장경훈
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2003년도 춘계학술발표논문집 (중)
    • /
    • pp.1273-1276
    • /
    • 2003
  • IEEE 802.11b는 무선으로 근거리 단말들을 연결하는 통신 기술로, 높은 데이터 전송률을 제공할 수 있다. IEEE 80211b의 구성은 보통 하나의 분배 시스템을 기반으로 AP와 하나 이상의 단말 기기가 BSS를 구성하는데 AP에서 거리가 멀리 떨어진 단말은 신호의 세기가 약해지므로 고속데이터 전송률의 보장을 반을 수 없는 단점을 가지고 있다. 본 논문에서는 무선 단말중 일부를 리피터로 이용함으로써 그룹화를 통한 원거리 고속데이터 전송을 가능하게 하는 방법을 제안하고, 시뮬레이션을 통해 무선 단말의 그룹화를 위한 알고리즘을 분석하였다. 그 결과 제안된 그룹화 알고리즘이 원거리 고속 데이터 전송을 위한 효과적인 방법임을 보였다.

  • PDF

초음파 탐상을 위한 고속 아날로그 입력 카드의 설계 (Design of High Speed Analog Input Card for Ultrasonic Testing)

  • 이병수;이동원;박두석
    • 한국컴퓨터정보학회논문지
    • /
    • 제5권4호
    • /
    • pp.62-68
    • /
    • 2000
  • A/D Board는 Data Acquisition 시스템에서 가장 중요한 하드웨어 기술로써, 컴퓨터를 이용하는 계측기기에 필수적으로 사용되는 장치이다. 특히, 초음파 탐상 장치의 A/D Board는 수 MHz대의 초음파를 디지털로 변환하기 위해 고속의 A/D 변환기가 필요하고, PC 메모리로 직접 전송할 수 있는 DMA 방식의 회로 설계가 요구된다. 본 연구는 측정하려는 대상으로부터 반사된 초음파 신호를 고속의 A/D 변환기에 의해 디지털화 한 후, 데이터의 Peak값을 추출하여 ISA Bus를 통해서 PC로 전송 지켜주는 카드를 설계하였다. 초음파 탐상에 사용되는 주파수가 보통 10MHz 이상이므로 이 신호를 안정적으로 획득하기 위해서는 샘플링 속도가 초음파 주파수 보다 굇배 이상 빨라야 한다. 따라서 50MHz의 샘플링 속도와 8 비트의 분해능을 갖는 A/D 변환기를 사용하였으며, 변환된 초음파 신호를 고속 처리하기 위해 Positive와 Negative Peak Detection 모드를 동시에 동작하도록 VHDL을 이용하여 설계하였다.

  • PDF

고속 이동 멀티미디어 통신을 위한 터보 부호 적응 QAM 시스템의 성능 분석 (Performance Evaluation of Turbo coded Adaptive QAM Systems for High-speed Mobile Multimedia Communications)

  • 백흥현;정연호
    • 융합신호처리학회논문지
    • /
    • 제5권3호
    • /
    • pp.216-222
    • /
    • 2004
  • 고속 멀티미디어 전송에 있어서 주파수 선택적 페이딩은 정보 전송율 및 BER 성능에 큰 영향을 미친다. 본 논문에서는 효과적인 고속 전송을 위해 터보 부호기를 적용한 적응 QAM(Adaptive Quadrature Amplitude Modulation) 시스템을 제안한다. 친사용자 환경 시뮬레이션 플랫폼 SPW를 이용하여 터보 적응 QAM 시스템을 개발하여 주파수 선택적 채널 환경에서 수율(throughput) 및 BER 성능분석을 수행하였다. 지연 확산이 700ns와 1400ns인 두 전력 지연 프로파일을 생성시켜 수율 및 성능을 조사하였는데 지연 확산 700ns인 프로파일에서 적응 변조 시스템이 고정 QAM 변조 시스템보다 평균 0.1231 bits의 수율 향상을 얻을 수 있었고 약 3dB의 BER 성능 개선을 얻을 수 있었다. 지연 확산 1400ns인 경우에서도 적응 변조 시스템이 고정 변조 시스템보다 더 나은 BER 성능 향상을 얻을 수 있었다.

  • PDF

고속, 고집적 Multichip Module의 시험성 확보에 관한 고찰 (The Study on Testability of high Speed and High Integrated Multichip Module)

  • 김승곤
    • 마이크로전자및패키징학회지
    • /
    • 제5권2호
    • /
    • pp.21-26
    • /
    • 1998
  • 대용량, 고속데이터 처리가 요구되는 System 개발은 이들의 복잡하고 고기능의 회 로 구현이 가능하냐에 달려 있고 또한 이들고기능 요구를 가장 잘 만족할수 있는 패키지는 MCM 이라 할 수있다. 시스템의 고속화, 소형화는 회로의 복잡성을 요구하는 있는 이를 패 키지로 구현하는 MCM은 시험성 확보에 심각한 문제점으로 나타나고 있다. 본 논문에서는 고밀도 구조의 MCM 기판에 대한 Interconnetion Line 시험검증을 위한 Flying Prober의 적 용 및 모듈 패키징 공정에 대한 조립성 검증을 위한 BST에 대해 설명한다. 연구에 사용된 MCM 모듈은 MCM-D 공정으로 제작되었으며 31um 신호선폭, 50um Via Hole Dia. 5신호 선층 5절연층 및 455 Net의 기판으로절연층은 Dow chemical의 BCB-4024/4026을 적용하였 다. 조립은 3 ASIC, 24소자 실장 및 2000 Wire Bonding으로 이루어지며 패키지는 방열특성 을 고려한 BGA(491 I /O,50mil pitch)를 개발하여 사용하였다. MCM 기판의미세패턴으로 구성된 Interconnection Line에 대해 Fine Ptich Probing이 가능한 Flying Prober를 사용하 여 평가하였으며 BST를 이용하여 실장소자의 KGD평가 및 능동, 수동소자가 실장된 MCM Package의 조립시험성을 확보할수 있었다.

적응 빔포밍 기법을 적용한 보청기 시스템의 성능 향상에 관한 연구 (Improvement for Hearing Aids System Using Adaptive Beam-forming Algorithm)

  • 이채욱;오신범
    • 한국통신학회논문지
    • /
    • 제29권5C호
    • /
    • pp.673-682
    • /
    • 2004
  • 적응 빔포밍(beam-forming)기법은 디지털보청기 시스템에서 노이즈를 제거하기 위한 적절한 방식이다. 적응 빔포밍 기법은 디지털 신호처리프로세서의 발전과 더불어 최근에 주목을 받고 있는 방식으로 신호처리 과정에서 일반적으로 LMS(Least Mean Square)알고리즘을 사용하여 웨이트 벡터를 업데이트 시킨다. 본 논문에서는 신호의 환경에 따라 적응상수가 변화하는 가변스텝사이즈 알고리즘을 적용한 고속 웨이블렛 기반 적응알고리즘를 제안한다. 제안한 알고리즘을 적응 빔포머 방식인 디지털보청기 시스템에 적용하여 기존 시간영역 알고리즘과 그 특성을 비교하여 그 결과 제안한 알고리즘이 디지털보청기 시스템에 적합함을 입증한다. 그리고 제안한 알고리즘은 계산량에서도 시스템의 환경변화에도 안정하게 수렴한다는 장점이 있는 것을 보인다.

FPGA 임베디드 프로세서 시스템을 사용한 실시간 SONAR 선호 디스플레이 시스템의 구현 (An Implementation of Real-Time SONAR Signal Display System using the FPGA Embedded Processor System)

  • 김동진;김대웅;박영석
    • 융합신호처리학회논문지
    • /
    • 제12권4호
    • /
    • pp.315-321
    • /
    • 2011
  • 선박이나 함정에서 일반적으로 사용되는 SONAR 신호용 CRT 모니터 디스플레이 시스템은 벡터 주사 방식을 사용한다. 그래서 시스템의 처리회로가 복잡하고, 부품 생산이 폐쇄되어 부품 수급이 어렵고 가격이 고가이다. FPGA 기반 임베디드 프로세서 시스템은 회로를 단순화함과 더불어 코어설계를 쉽게 재구성함으로써 각종 응용 적용에 유연하고, 저가격대로 고속 성능을 제공한다. 본 논문은 기존 CRT시스템의 문제점을 극복하기 위해서 FPGA 임베디드 프로세서 시스템을 사용하여 SONAR 신호 LCD 디스플레이 시스템을 구현하였다. 제안한 접근법은 기존 시스템에 비해 X-Y 편향과 CRT 제어 블록을 FPGA 임베디드 프로세서 시스템으로 대체함으로써 시스템 구성의 단순성과 유연성을 확보할 수 있고, 또한 저가격화를 가능하게 한다. 구현된 시스템은 SONAR 신호를 실시간으로 획득하고 LCD에 디스플레이하는 것이 가능하다.

고속 디지털무선통신에 있어서 멀티 패스 채널 추정과 비터비 등화기 의 동작특성 (A Channel estimation for multipath channel and performance of Viterbi equalizer of high speed wireless digital communication)

  • 박종령;박남천;주창복
    • 융합신호처리학회논문지
    • /
    • 제3권2호
    • /
    • pp.53-57
    • /
    • 2002
  • 최근의 디지털 통신시스템은 정보 통신 이용자의 급격한 증가와 영상과 음성 및 각종 데이터의 멀티미디어화로 인해 데이터가 고속화 되고 있다. 그러므로 멀티미디어 디지털 통신에서는 고속의 정보전송과 높은 통신 품질이 동시에 요구되고 있다 이와 같은 고속의 데이터 전송에 있어서 야기되는 문제는 멀티패스에 의한 페이팅 현상이다. 멀티패스 페이딩 채널에서는 ISI(Intersymbol Interference)라고 하는 신호간의 간섭에 의해서 선형 또는 비선형 왜곡이 일어나게 되며 이러한 왜곡된 신호를 보상하기 위한 여러 가지 등화기와 적응 알고리즘이 소개되고 있다. 본 논문에서는 지연스프레드가 긴 통신채널에서 통신 품질을 항상하기 위해 RLS 알고리즘에 의한 결정귀환 등화기와 RLS-MLSE에 의한 채널 추정과 비터비 등화기의 성능을 비교, 분석하였다. 특히 채널의 임펄스 응답이 비교적 긴 지연스프레드와 non-minimum phase 특성을 갖는 경우에 대하여 비교적 정확한 채널 임펄스응답의 추정과 우수한 등 화특성 을 보인다

  • PDF

LADAR 영상의 실시간 신호 처리 (Real-time signal processing of LADAR image)

  • 하중림;남재두;김영길
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 춘계학술대회
    • /
    • pp.387-390
    • /
    • 2017
  • 임베디드 분야에서 고해상도 센서의 등장으로 Heterogeneous 컴퓨팅에 대한 수요가 지속적으로 증가하고 있다. 로직모듈은 LADAR 시스템 구성품을 제어하고, 고속의 레이저 영상 데이터를 실시간 3차원 영상화하기 위한 임베디드 시스템이다. 본 논문에서는 로직모듈의 설계와 CPU-GPU Heterogeneous 컴퓨팅을 활용한 로직모듈의 신호처리에 대해 설명하려고 한다.

  • PDF

MIRIS에서 적외선 관측용 이미지 센서의 제어를 위한 FPGA 개발

  • 방승철;이대희;위석오;가능현;차상묵;박영식;남욱원;정웅섭;이창희;문봉곤;박성준;이덕행;표정현;한원용
    • 한국우주과학회:학술대회논문집(한국우주과학회보)
    • /
    • 한국우주과학회 2010년도 한국우주과학회보 제19권1호
    • /
    • pp.25.2-25.2
    • /
    • 2010
  • MIRIS는 과학기술위성 3호의 주 탑제체로 우주 및 지구의 적외선 관측을 위한 두 개의 카메라 시스템을 가지고 있으며 이를 위한 적외선 검출용 이미지 센서가 각각 장착되어 있다. 이미지 센서를 통해 검출된 이미지 데이터를 읽기 위해 고속의 데이터 처리가 요구되어 FPGA 구성방식으로 전용 제어기를 구성하였다. 우주 및 지구의 적외선 관측용 이미지 센서는 구성 및 동작방법이 달라 요구기능을 만족하는 각각의 전용 이미지 센서 제어기를 개발했다. FPGA를 이용한 이미지 센서 제어기에는 검출된 이미지를 읽기위한 센서 제어 신호발생기, 아날로그 이미지 신호를 디지털 정보로 변환하는 ADC 제어용 신호 발생기, ADC의 출력 신호를 고속의 직렬 통신선로로 출력 하는 기능 외에 동작 모드 및 동작 상태 입력용 DSP 인터페이스, 고속의 직렬 통신 선로에 MIRIS 상태정보 삽입 기능, 제어기의 기능을 원격지에서 확인 할 수 있는 이미지 패턴 생성기능 등을 가지고 있다. 특히, 이미지를 읽기 위한 동작 시에만 클록 주파수를 인가하는 방법으로 FPGA 내부 회로를 구성하여 전류의 소모량을 최소화 하였다.

  • PDF

3D 디스플레이를 위한 FPGA-기반 실시간 포맷변환기의 하드웨어 구현 (Hardware Implementation of FPGA-based Real-Time Formatter for 3D Display)

  • 서영호;김동욱
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.1031-1038
    • /
    • 2005
  • 본 논문에서는 패럴렉스 배리어 방식의 2D/3D 겸용 PC 및 핸드폰용 LCD를 위한 화소단위의 실시간 3D 영상변환 구조를 제안하고, 이를 FPGA 기반으로 설계한 후에 전체적인 동작을 위한 시스템으로 구현하였다. PC로부터 출력되는 아날로그 형태의 영상신호를 A/D 변환한 후에 디지털 형태의 신호를 입력된 영상의 형태에 따라서 3D 형태의 영상으로 재구성한다. 3D 형태의 영상으로 재구성하는 알고리즘은 패럴렉스 배리어에 많은 부분 의존하고 하는데, 입력되는 영상의 포맷에 따라서 R, G, B의 화소 단위로 영상을 인터리빙 하는 방식을 사용한다. 제안한 구조는 고속의 메모리 처리기법과 함께 다시점 2D 영상을 3D 영상으로 변환하는 FPGA로 설계되고, 고속의 데이터 저장 및 처리를 위해 4개의 SDRAM을 사용한다. 구현된 전체 시스템은 A/D 변환기를 위한 시스템과 디지털화된 2D 영상신호를 3D 디스플레이를 위한 영상신호로 변환하는 FPGA 시스템 그리고 3D영상을 디스플레이할 수 있는 LCD 패널로 구성된다.