FPGA 임베디드 프로세서 시스템을 사용한 실시간 SONAR 선호 디스플레이 시스템의 구현

An Implementation of Real-Time SONAR Signal Display System using the FPGA Embedded Processor System

  • 투고 : 2011.07.25
  • 심사 : 2011.11.01
  • 발행 : 2011.10.30

초록

선박이나 함정에서 일반적으로 사용되는 SONAR 신호용 CRT 모니터 디스플레이 시스템은 벡터 주사 방식을 사용한다. 그래서 시스템의 처리회로가 복잡하고, 부품 생산이 폐쇄되어 부품 수급이 어렵고 가격이 고가이다. FPGA 기반 임베디드 프로세서 시스템은 회로를 단순화함과 더불어 코어설계를 쉽게 재구성함으로써 각종 응용 적용에 유연하고, 저가격대로 고속 성능을 제공한다. 본 논문은 기존 CRT시스템의 문제점을 극복하기 위해서 FPGA 임베디드 프로세서 시스템을 사용하여 SONAR 신호 LCD 디스플레이 시스템을 구현하였다. 제안한 접근법은 기존 시스템에 비해 X-Y 편향과 CRT 제어 블록을 FPGA 임베디드 프로세서 시스템으로 대체함으로써 시스템 구성의 단순성과 유연성을 확보할 수 있고, 또한 저가격화를 가능하게 한다. 구현된 시스템은 SONAR 신호를 실시간으로 획득하고 LCD에 디스플레이하는 것이 가능하다.

The CRT monitor display system for SONAR signal that are commonly used in ships or naval vessels uses vector scanning method. Therefore the processing circuits of the system is complex. Also because production had been shut down, the supply of parts is difficult as well as high-cost. FPGA -based embedded processor system is flexible to adapting to various applications because it makes simple processing circuits and its core is easily reconfigurable, and provides high speed performance in low-cost. In this paper, we describe an implementation of SONAR signal LCD display system using the FPGA embedded processor system to overcome some weakness of existing CRT system. By changing X-Y Deflection and CRT control blocks of current system into FPGA embedded processor system, our system provides the simplicity, flexibility and low-cost of system configuration, and also real-time acquisition and display of SONAR signal.

키워드

참고문헌

  1. Chuanfei Qiu, Quanzhi Zhou, Changjun Wei, Fei Xu, "The Implement of High Speed Data Acquisition System Based-on SOPC Technology", Proceedings of the IEEE International, Automation and Logistics, pp.1528-1531, Aug 2009
  2. Wang Wei, Zhong Guidong, "The Design and Implementation of High-Speed Data Acquisition System Based on NIOS II", IEEE, Computer Society, pp.334-336, 2010
  3. Altera Corp. Embedded Design Handbook, V2.8, pp.1.1-11.15, Jan 2011
  4. Altera Corp. Simulating Nios II Embedded Processor Designs, V1.2, pp.1-9, Nov 2008
  5. Altera Corp, Using SignalTap II Embedded Logic Analyzers in SOPC Builder System, V.1.1, pp.1-21, Nov 2007
  6. Terasic Corp, DE2-70 User manual, V1.07, pp.1-89, 2009
  7. Altera Corp, Avalon Interface Specifications, V1.3, pp.1.1-7.2, Aug 2010
  8. Altera Corp, SOPC Builder User Guide, V1.0, pp.1.1-12.10, Dee 2010
  9. Altera Corp, Nios II Software Developer's Handbook, V10.0, pp.1.1-15.119, Jul 2010
  10. National Instruments Corp, NI 653X User Manual for Traditional NI-DAQ, pp.1.1-3.36, Feb 2005
  11. Altera Corp, SCFIFO and DCFIFO Megafunctions, V6.2, pp.1-27, Sep 2010