• 제목/요약/키워드: single clock

검색결과 245건 처리시간 0.026초

방송궤도력과 IGS RTS의 정확도 분석 (An Accuracy Analysis on the Broadcast Ephemeris and IGS RTS)

  • 김민규;김정래
    • 한국항행학회논문지
    • /
    • 제20권5호
    • /
    • pp.425-432
    • /
    • 2016
  • 사용자 위치 추정 시 위성 궤도는 GPS에서 송신하는 방송궤도력을 주로 이용하는데, 이를 이용할 경우 수 미터의 오차를 유발하기 때문에 높은 정확도가 필요한 분야에서는 사용할 수 없다. 오차를 유발하는 요소 중 위성 궤도와 시계에 의한 오차는 IGS에서 제공하는 RTS (real-time service)로 보정할 수 있다. 본 논문에서는 3개월간 방송궤도력과 RTS 보정정보의 궤도 및 시계 정확도를 분석하였다. IGS final을 기준으로 단일 위성과 전체 위성의 3개월간 궤도 및 시계 오차 분석을 수행하였으며, 사용자의 위치와 위성의 종류에 따른 오차 변화도 분석하였다. 그림자 조건, 태양활동, 지자기활동과 오차들과의 상관관계도 분석하였다. 보정정보에 지연시간을 적용하고 이를 다항식으로 모델링한 후 외삽하여 실제 RTS 보정정보와 궤도 및 시계정확도를 비교하였다. 방송궤도력과 RTS 보정정보가 적용된 방송궤도력으로 데이터로 PPP를 수행하고 1일 위치 추정성능을 분석하였다. 그 결과 RTS 적용 시 3D 궤도오차와 시계 오차는 방송궤도력의 1/20, 1/3 수준이었으며, 위치해의 3D 오차는 방송궤도력의 1/5 수준으로 나타났다.

ATM-PON의 상향에서 버스트 셀 동기장치의 FPGA 구현 (FPGA Implementation of a Burst Cell Synchroniser for the ATM-PON Upstream)

  • 김태민;정해;신건순;김진희;손수현
    • 대한전자공학회논문지TC
    • /
    • 제38권12호
    • /
    • pp.1-9
    • /
    • 2001
  • APON(ATM Passive Optical Network)에서, 상향 트래픽의 전송은 OLT가 ONU에게 타임슬롯을 할당하여 셀을 보내게 하는 TDMA(Time Division Multiple Access) 방식을 근간으로 한다. 상향은 스트림 모드가 아니기 때문에, 셀 동기 장치는 버스트 모드로 동작해야 한다. 또한, 하나의 광섬유에 여러 대의 ONU가 보내는 셀들 사이에서 충돌을 방지하기 위하여 셀 위상 감시기가 필요하다. 본 논문에서는 G.983.1 기반의 APON에서 상향 셀 전송을 위해 사용될 수 있는 TDMA 버스트 셀 동기장치를 FPGA(Field Programmable Gate Array)로 구현한다. 이 동기장치는 상향 데이터 복구(data recovery) 기능과 위상 감시 (Phase Monitoring)라는 두가지 주된 기능이 있다. 전자는 상향 타임슬롯의 오버헤드에서 preamble을 찾고 비트 및 셀 위상을 시스템 클럭에 정렬함으로써, OLT에서 상향 데이터와 클럭을 복구하기 위한 것이다. 후자는 상향 셀 충돌을 방지하기 위하여 인접 셀 간의 위상편차를 지속적으로 감시함으로써, 각 ONU에게 등화지연(equalization delay)을 보정할 수 있도록 정보를 제공하기 위한 것이다.

  • PDF

견관절자기공명관절조영술에서의 Hill-Sachs병변과 관절경에서의 Bankart병변, 견관절탈구빈도와의 상관성 (Hill-Sachs Lesion on MR Arthrography of the Shoulder: Relationship with Bankart Lesion on Arthroscopy and Frequency of Shoulder Dislocations)

  • 김지나;이민희;안중모
    • Investigative Magnetic Resonance Imaging
    • /
    • 제17권1호
    • /
    • pp.26-32
    • /
    • 2013
  • 목적: 견관절 전방탈구 후 Bankart 병변이 있었던 환자의 자기공명관절조영술 (MRA)에서 Hill-Sachs (HS) 병변의 유무와 정도를 평가하고, 이를 관절경에서 보인 Bankart 병변의 크기와 탈구 빈도와 비교하고자 하였다. 대상과 방법: 견관절 전방탈구 후 발생한 Bankart 병변의 관절경 수술을 시행 받은 86명의 MRA를 분석하였다. MRA에서 HS 병변의 가장 큰 표면길이와, 관절경에서 보인 Bankart 병변의 크기를 측정하였다. HS 병변 길이와 Bankart 병변 크기, 탈구 빈도 사이의 상관성을 분석하였다. 결과: HS 병변은 78명에서 관찰되었다. HS 병변의 가장 긴 표면길이는 평균 18.8 mm (9.3 - 29.6 mm) 였고, Bankart 병변은 평균 4.25시계구간 크기 (1-6시계구간 크기) 였다. 3명은 단일탈구, 75명은 재발탈구였다. HS 병변의 크기는 Bankart 병변의 크기와 유의한 양의 상관관계를 보였고 (p = 0.001, r = 0.37), 탈구 빈도와는 관련성이 없었다. 결론: HS 병변은 Bankart 병변이 있는 환자에서 흔하게 발견되었다. HS 병변과 Bankart 병변의 크기와 유의한 양의 상관관계를 보였다.

단일홉 무선 애드혹 네트워크에서 단순 TDMA 시스템을 위한 DESYNC 알고리즘 개선 방안 (An Enhanced DESYNC Scheme for Simple TDMA Systems in Single-Hop Wireless Ad-Hoc Networks)

  • 현상현;이제율;양동민
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제3권9호
    • /
    • pp.293-300
    • /
    • 2014
  • TDMA(Time Division Multiple Access)는 무선 네트워크에서 한정된 주파수 대역을 일정한 크기의 시간 단위인 슬롯으로 분할하고 사용자가 할당된 슬롯을 이용하여 통신할 수 있는 채널 접속 기술이다. TDMA에 사용되는 기술에 따라 동기와 비동기 방식으로 나눌 수 있다. TDMA의 동기화 과정은 복잡하고, 추가 장비가 필요할 수 있기 때문에 소규모 네트워크에 적합하지 않다. 반면, 비동기 방식의 DESYNC에서는 전역 클록(global clock)이나 기반 시설 도움 없이 동기화를 이룰 수 있다. 하지만 DESYNC는 동기화 완료하는 데 제법 시간이 걸리고, 소요되는 최대 지연 시간이 얼마인지 보장하지 못한다. 그래서 본 논문에서는 소규모 네트워크에 적합한 경량 동기화 기법인 C-DESYNC를 제안한다. C-DESYNC는 참가 하는 노드의 주기 시작 정보를 가지고 있는 GP (Global Packet) 신호와 노드들의 firing 개수를 이용하여 노드의 개수를 파악하고, 이 정보를 이용하여 동기화를 이룬다. 제시하는 알고리즘은 기존의 동기화 방식의 TDMA 기법에 비해 간단하여 비용 측면에서도 효율적이며, 동기화 완료시까지 걸리는 최대 지연시간을 보장한다. 시뮬레이션 결과를 통해서 C-DESYNC는 참가 노드 개수에 관계없이 오직 3 주기 내에 동기화 완료를 보장하는 것을 보여준다.

초고속 시스템 에뮬레이터의 구조와 이를 위한 소프트웨어 (Topology of High Speed System Emulator and Its Software)

  • 김남도;양세양
    • 정보처리학회논문지A
    • /
    • 제8A권4호
    • /
    • pp.479-488
    • /
    • 2001
  • SoC 설계의 복잡도가 지속적으로 커짐에 따라 기존의 소프트웨어 모델을 이용한 시뮬레이션 방법으로는 이를 검증하기에는 너무 많은 시간이 소요되어 많은 문제가 있다. 이를 해결하기 위해 시뮬레이션 방법보다 훨씬 빠른 검증속도를 제공하는 다양한 FPGA 기반의 로직 에뮬레이터가 활발히 연구되어왔다. 하지만 제한된 FPGA 핀 수로 인해 FPGA 내부에서 매우 낮은 자원이용률을 초래하고 있을 뿐만 아니라, 검증 대상이 되는 회로의 크기가 커짐에 비례하여 에뮬에이션의 속도가 현저하게 느려지는 문제점이 있다. 본 논문에서는 파이프라인 방식의 신호전달을 통하에 FPGA의 자원이용률을 극대화할 수 있을 뿐만 아니라 에뮬레이션의 속도도 크게 높일 수 있는 시스템 수준의 새로운 에뮬레이터 구조와 소프트웨어를 제안한다. 파이프라인의 링을 통하여 다수의 로직신호선을 하나의 실제 핀에 할당하여 핀 제한 문제를 해결하고, FPGA 간의 신호전달 경로를 사용자회로와 분리시킴으로서 빠른 시스템 클록의 사용을 가능케 하며 분할된 회로간에 조합경로를 줄여 실제 에뮬레이션클록의 속도를 높일 수 있었다. 또한 신호의 전달을 파이프라인 방식으로 보내기 위해 적용하는 스케줄링을 계산의 복잡도가 낮은 휴리스틱 방법을 적용하였다. 12비트 마이크로콘트롤로를 간단한 휴리스틱 스케줄링 알고리즘을 적용한 실험결과를 통하여 높은 검증속도를 확인하였다.

  • PDF

포톤 계수 방식의 $32{\times}32$ 픽셀 어레이를 갖는 디지털 CMOS X-ray 이미지 센서 설계 (A Design of Digital CMOS X-ray Image Sensor with $32{\times}32$ Pixel Array Using Photon Counting Type)

  • 성관영;김태호;황윤금;전성채;진승오;허영;하판봉;박무훈;김영희
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1235-1242
    • /
    • 2008
  • 본 논문에서는 $0.18{\mu}m$ triple-well CMOS 공정을 사용하여 포톤계수 방식의 $32{\times}32$ 픽셀 어레이를 갖는 CMOS ray 영상센서를 설계하였다. 설계된 영상센서의 카픽셀은 $100{\times}100\;{\mu}m2$ 면적을 가지고 있고 약 400개의 트랜지스터로 구성되어 있으며, 범프 본딩을 통해 ray 검출기와 CSA(Charge Sensitive Amplifier)의 연결을 위한 $50{\times}50{\mu}m2$의 오픈패드를 가지고 있다. 각각의 싱글픽셀 CSA에서 전압 바이어스 회로를 사용한 folded cascode CMOS OP amp 대신 레이아웃 면적을 줄이기 위하여 self biased folded cascode CMOS OP amp를 이용하였으며, 계수 모드 진입 전후에 CLK에서 발생 할 수 있는 short pulse를 제거하는 15bit LFSR 계수기 (Linear Feedback Shift Register Counter) 클럭 발생회로를 제안하였으며, 읽기 모드에서 CMOS X-ray 영상센서의 최대 전류를 줄이기 위하여 열 어드레스 디코더를 이용하여 한 열씩 읽도록 설계하였다.

임베디드 병렬 프로세서를 위한 픽셀 서브워드 병렬처리 명령어 구현 (Implementation of Pixel Subword Parallel Processing Instructions for Embedded Parallel Processors)

  • 정용범;김종면
    • 정보처리학회논문지A
    • /
    • 제18A권3호
    • /
    • pp.99-108
    • /
    • 2011
  • 프로세서 기술은 공정비용의 증가와 전력 소모 때문에 단순 동작 주파수를 높이는 방법이 아닌 다수의 프로세서를 집적하는 병렬 프로세싱 기술 발전이 이루어지고 있다. 본 논문에서는 멀티미디어에 내재한 무수한 데이터를 효과적으로 처리할 수 있는 SIMD(Single Instruction Multiple Data) 기반 병렬 프로세서를 소개하고, 또한 이러한 SIMD 기반 병렬 프로세서 아키텍처에서 이미지/비디오 픽셀을 효율적으로 처리 가능한 픽셀 서브워드 병렬처리 명령어를 제안한다. 제안하는 픽셀 서브워드 병렬처리 명령어는 48비트 데이터패스 아키텍처에서 4개의 12비트로 분할된 레지스터에 4개의 8비트 픽셀을 저장하고 동시에 처리함으로써 기존의 멀티미디어 전용 명령어에서 발생하는 오버플로우 및 이를 해결하기 위해 사용되는 패킹/언팽킹 수행의 상당한 오버헤드를 줄일 수 있다. 동일한 SIMD 기반 병렬 프로세서 아키텍처에서 모의 실험한 결과, 제안한 픽셀 서브워드 병렬처리 명령어는 baseline 프로그램보다 2.3배의 성능 향상을 보인 반면, 인텔사의 대표적인 멀티미디어 전용 명령어인 MMX 타입 명령어는 baseline 프로그램보다 단지 1.4배의 성능 향상을 보였다. 또한, 제안한 명령어는 baseline 프로그램보다 2.5배의 에너지 효율 향상을 보인 반면, MMX 타입 명령어는 baseline 프로그램보다 단지 1.8배의 에너지 효율 향상을 보였다.

고속 저전력 D-플립플롭을 이용한 프리스케일러 설계 (A Design of Prescaler with High-Speed and Low-Power D-Flip Flops)

  • 박경순;서해준;윤상일;조태원
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.43-52
    • /
    • 2005
  • 프리스케일러는 PLL(Phase Locked Loop)의 동작속도를 결정하는 중요한 부분으로서 저전력의 요구조건 또한 만족해야 한다. 따라서 프리스케일러에 적용되는 TSPC(True single pulse clocked) D-플립플롭의 설계가 중요하다. 기존의 TSPC D-플런플롭은 출력단의 글리치(glitch) 문제와 클럭의 프리차지(precharge)구간에서 내부노드의 불필요한 방전으로 인한 소비전력이 증가하는 단점이 있다. 본 논문에서는 프리차지와 방전을 위한 클럭 트랜지스터 패스를 공유함으로서 클럭 트랜지스터의 수를 감소시켰고, 입력 단에 PMOS 트랜지스터를 추가하여 프리차지 구간동안의 불필요한 방전을 차단함으로서 소비전력을 최소화하였다. 또한 출력 단에 mos 트랜지스터를 추가함으로서 글리치 문제를 제거했고, 안정적인 동작을 하는 TSPC D-플립플롭을 제안하였다. 제안된 D-플립플롭을 프리스케일러에 적용시켜 검증한 결과 3.3V에서의 최대동작주파수는 2.92GHz, 소비전력은 10.61mw로 기존의 회로$^[6]$와 비교하였을 때 PDP(Power-Delay-Product) 측면에서 $45.4\%$의 개선된 결과를 얻었다.

휴대 GPS 수신기용 RF IC, 신호처리 IC 및 소프트웨어 개발 (Development of RF IC, Signal Processing IC and Software for Portable GPS Receiver)

  • 염병렬;구경헌;송호준;지규인
    • 한국항행학회논문지
    • /
    • 제1권1호
    • /
    • pp.23-34
    • /
    • 1997
  • 다채널 디지털 GPS 수신기를 구현하기 위하여 RF-to-IF엔진 (엔진 1), 신호처리 엔진 (엔진 2), 항법 소프트웨어를 개발하였다. 고속 SiGe HBT률 이용한 LNA, 믹서, VCO 등의 하이브리드 IC를 COB형태로 구현하여 엔진 1 보드에 부착하였다. 6채널 디지털 상관기를 클락 및 마이크로프로세서 인터페이스와 함께 Altera Flex 10K FPGA 및 ASIC 기술로 구현하였다. 항법 소프트웨어는 GPS 신호의 트래킹 및 획득을 위한 상관기 제어, 메시지 저장, 위치 계산 등을 수행한다. 개발된 GPS수신기는 단일 채널 신호를 발생하는 STR2770 시뮬레이터를 이용하여 테스트하였는데, 성공적인 항법 신호획득 및 위치 계산 결과를 확인하였다.

  • PDF

Glioblastoma Cellular Origin and the Firework Pattern of Cancer Genesis from the Subventricular Zone

  • Yoon, Seon-Jin;Park, Junseong;Jang, Dong-Su;Kim, Hyun Jung;Lee, Joo Ho;Jo, Euna;Choi, Ran Joo;Shim, Jin-Kyung;Moon, Ju Hyung;Kim, Eui-Hyun;Chang, Jong Hee;Lee, Jeong Ho;Kang, Seok-Gu
    • Journal of Korean Neurosurgical Society
    • /
    • 제63권1호
    • /
    • pp.26-33
    • /
    • 2020
  • Glioblastoma (GBM) is a disease without any definite cure. Numerous approaches have been tested in efforts to conquer this brain disease, but patients invariably experience recurrence or develop resistance to treatment. New surgical tools, carefully chosen samples, and experimental methods are enabling discoveries at single-cell resolution. The present article reviews the cell-of-origin of isocitrate dehydrogenase (IDH)-wildtype GBM, beginning with the historical background for focusing on cellular origin and introducing the cancer genesis patterned on firework. The authors also review mutations associated with the senescence process in cells of the subventricular zone (SVZ), and biological validation of somatic mutations in a mouse SVZ model. Understanding GBM would facilitate research on the origin of other cancers and may catalyze the development of new management approaches or treatments against IDH-wildtype GBM.