• 제목/요약/키워드: reconfigurable circuit

검색결과 48건 처리시간 0.025초

WDM 네트워크에서 동적 워터마크 결정을 이용한 로드벨런싱 (Loadbalancing for WDM Network using Dynamic Watermarks)

  • 남정주;김성천
    • 대한전자공학회논문지TC
    • /
    • 제44권2호
    • /
    • pp.1-5
    • /
    • 2007
  • 파장분할다중화방식(WDM - Wavelength Division Multiplexing) 네트워크는 차세대 전송망으로서 주목받고 있다. WDM네트워크는 IP, SONET, ATM 과 같은 클라이언트층에 광경로를 통한 circuit-switching을 제공함으로해서 전송속도의 향상, 트래픽 패턴에 따른 토폴로지 재구성등을 가능하게 한다. 광경로들의 집합으로서 가상 토폴로지가 정의되는데, 각각의 광경로를 정의하는 광학 스위치들이 재구성 가능하기 때문에, 가상 토폴로지도 재구성 가능하게 된다. 이러한 WDM 네트워크의 특징은 클라이언트 층이 요구하는 트래픽 패턴에 따라 가상 토폴로지를 재구성함으로서 네트워크 성능을 최적화 시킬 수 있게 한다. 본 논문에서는 시간에 따라 변화하는 트래픽 패턴 하에서 가상 토폴로지를 재구성하면서, 각 광경로의 트래픽에 대한 로드벨런싱을 하는 기법을 제시한다. 이 기법은 기존의 기법들과는 달리 미래의 트래픽 패턴을 알고 있다는 가정을 필요로 하지않는다. 제안된 기법의 성능을 평가하기 위해 시뮬레이션을 수행하였으며, 시뮬레이션을 위하여 실제 백본 네트워크에서의 트래픽율의 측정을 통한 트래픽 모델링을 하였다. 제안된 기법과 이전 기법과의 광경로에 대한 표준편차의 비교를 통해, 제안된 기법이 이전 기법보다 로드벨런싱에 있어 성능향상을 보여준다는 것을 알 수 있었다.

공압형 인공근육을 이용한 상극 구동의 모델 추정 및 정밀 위치제어 (Model Estimation and Precise Position Control of an Antagonistic Actuation with Pneumatic Artificial Muscles)

  • 강봉수
    • 대한기계학회논문집A
    • /
    • 제35권5호
    • /
    • pp.533-541
    • /
    • 2011
  • 본 연구에서는 공압형 인공근육으로 이루어진 회전관절의 동적 특성을 파악하기 위해서 두 개의 공압형 인공근육으로 이루어진 상극구동 시스템의 주파수 응답특성실험을 수행하였다. 인공근육의 작동범위에서 수행한 주파수 응답결과에 최적으로 근사할 수 있는 선형모델을 추정하고 이를 이용하여 회전관절의 움직임을 정밀하게 제어할 수 있는 모델에 기초한 제어법칙을 제시하였다. 사각파, 정현파 기준궤적에 대한 회전관절의 추종실험을 수행한 결과 선형 추정모델에 의한 보상효과와 피드벡 이득에 의한 추종오차 제거효과를 통해서 우수한 궤적 추정성능을 보였다.

Versatile robotic platform for structural health monitoring and surveillance

  • Esser, Brian;Huston, Dryver R.
    • Smart Structures and Systems
    • /
    • 제1권4호
    • /
    • pp.325-338
    • /
    • 2005
  • Utilizing robotic based reconfigurable nodal structural health monitoring systems has many advantages over static or human positioned sensor systems. However, creating a robot capable of traversing a variety of civil infrastructures is a difficult task, as these structures each have unique features and characteristics posing a variety of challenges to the robot design. This paper outlines the design and implementation of a novel robotic platform for deployment on ferromagnetic structures as an enabling structural health monitoring technology. The key feature of this design is the utilization of an attachment device which is an advancement of the common magnetic base found in the machine tool industry. By mechanizing this switchable magnetic circuit and redesigning it for light weight and compactness, it becomes an extremely efficient and robust means of attachment for use in various robotic and structural health monitoring applications. The ability to engage and disengage the magnet as needed, the very low power required to do so, the variety of applicable geometric configurations, and the ability to hold indefinitely once engaged make this device ideally suited for numerous robotic and distributed sensor network applications. Presented here are examples of the mechanized variable force magnets, as well as a prototype robot which has been successfully deployed on a large construction site. Also presented are other applications and future directions of this technology.

2개의 증폭기를 이용한 가변 구조 형의 4차 델타 시그마 변조기 (A Design of a Reconfigurable 4th Order ΣΔ Modulator Using Two Op-amps)

  • 양수훈;최정훈;윤광섭
    • 전자공학회논문지
    • /
    • 제52권5호
    • /
    • pp.51-57
    • /
    • 2015
  • 본 논문에서는 생체 신호 처리를 위한 14비트 이상의 고 해상도를 갖는 A/D 변환기 설계를 위하여 공급 전압이 1.8V인 CMOS 델타-시그마 변조기를 설계하였다. 본 논문에서 제안하는 4차 델타 시그마 변환기는 타임 인터리빙 기술을 이용하여 회로를 시간에 따라 재구성해 연산증폭기를 재사용하는 구조를 통해 차수에 따라 4개의 연산증폭기가 필요한 회로를 2개의 연산증폭기 만으로 구동 시켰다. 또한 스위치드 커패시터 적분기 구조상의 특징인 샘플링 시간과 적분 시간의 동작에 따라 샘플링 커패시터의 크기를 조절함으로서 저항 성분으로부터 발생하는 열잡음인 KT/C 잡음을 감소시킬 수 있는 회로를 제안하였다. 제안한 델타-시그마 변조기는 Magna 0.18um CMOS n-well 1 폴리 6메탈 공정을 이용하여 제작되었으며 제작된 칩의 측정 결과 전력소모는 1.8V 전원 전압에서 $828{\mu}W$이고 샘플링 및 입력 주파수가 256KHz, 1KHz일 때 최대 SNDR은 75.7dB, DR은 81.3dB로 측정되었다. KT/C 잡음 저감 회로가 적용되지 않은 회로에서는 최대 SNDR이 72.1dB 로 측정되어 KT/C 잡음 저감 회로가 적용되었을 때 약 3dB정도의 성능 향상을 나타내었다. 회로의 FOM은 41pJ/step과 142dB로 계산되었다.

단층 입력 구조의 Magnetic-Tunnel-Junction 소자를 이용한 임의의 3비트 논리회로 구현을 위한 자기논리 회로 설계 (Design of 3-bit Arbitrary Logic Circuit based on Single Layer Magnetic-Tunnel-Junction Elements)

  • 이현주;김소정;이승연;이승준;신형순
    • 대한전자공학회논문지SD
    • /
    • 제45권12호
    • /
    • pp.1-7
    • /
    • 2008
  • Magnetic Tunnel Junction (MTJ)는 비휘발성 소자로서 그간 기억소자분야에 국한되어왔으나, 최근 다양한 연구들에 의하여 자기논리 (magneto-logic) 회로에 사용되면서 기존 트랜지스터 기반의 논리연산자를 대체할 수 있는 가능성을 보이고 있으며, 논리회로까지 확장 적용되어 스핀전자공학 분야의 새로운 장을 열 것으로 기대되어지고 있다. 자체 저장 능력을 갖는 MTJ 소자로 구현된 자기논리 회로는 전원이 꺼져도 정보가 그대로 유지되고, 또한, 불 (Boolean) 연산 수행 시 단순한 입력변화만으로 다양한 논리 연산자 구현이 가능한 구조적인 유연성을 보이므로, 물리적으로 완성된 회로 내에서 얼마든지 재구성이 가능한 자기논리 회로를 구현할 수 있다. 본 논문에서는 단순한 조합논리나 순차논리 회로의 동작을 넘어서, 임의의 3비트 논리회로 동작을 모두 수행할 수 있는 자기논리 회로를 제안한다. 이를 위해 3비트 논리회로 중에서 최대의 복잡성을 갖는 논리회로를 MTJ 소자를 사용하여 설계하였고, 그 동작을 이전 논문에서 제안된 바 있는 macro-model을 보완 적용하여 검증하였다. 제안된 회로는 3비트로 구현할 수 있는 가장 복잡한 논리회로의 동작을 수행할 뿐만 아니라, 전류구동회로의 게이트 신호들을 변화시킴으로써 임의의 3비트 논리 회로의 동작을 모두 수행하는 것이 가능하다.

잉크젯 프린팅 기술을 이용한 종이 기반의 방사패턴 가변 안테나 (Paper-Based Pattern Switchable Antenna Using Inkjet-Printing Technology)

  • 엄승현;임성준
    • 한국전자파학회논문지
    • /
    • 제26권7호
    • /
    • pp.613-619
    • /
    • 2015
  • 본 논문에서는 잉크젯 프린팅 기술을 이용한 새로운 종이 기반의 방사패턴 가변 안테나를 제안한다. 제안된 안테나는 2개의 bow-tie 안테나와 스위칭 네트워크로 구성되어 있다. 2개의 bow-tie 안테나는 종이의 앞면과 뒷면에 일반 가정용 잉크젯 프린터로 인쇄되었고, 스위칭 네트워크는 PCB 기판에 SPDT와 발룬으로 제작하였다. 복잡한 신호 인가와 발룬 소자의 사용 대신 두 개의 마이크로스트립 선로를 평행하게 위치시킴으로 불 평형 신호를 평형 신호로 바꿔주는 발룬의 역할을 대신하였다. 2개의 bow-tie 안테나에 다른 방향으로 반사체를 추가함으로써 각각의 방사패턴을 서로 다르게 하였다. 제안된 가변형 안테나는 EM 시뮬레이션과 측정 결과를 통해 성공적으로 방사패턴이 가변됨을 확인할 수 있다.

타원곡선 암호프로세서의 재구성형 하드웨어 구현을 위한 GF(2$^{m}$)상의 새로운 연산기 (A Novel Arithmetic Unit Over GF(2$^{m}$) for Reconfigurable Hardware Implementation of the Elliptic Curve Cryptographic Processor)

  • 김창훈;권순학;홍춘표;유기영
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제31권8호
    • /
    • pp.453-464
    • /
    • 2004
  • In order to solve the well-known drawback of reduced flexibility that is associate with ASIC implementations, this paper proposes a novel arithmetic unit over GF(2$^{m}$ ) for field programmable gate arrays (FPGAs) implementations of elliptic curve cryptographic processor. The proposed arithmetic unit is based on the binary extended GCD algorithm and the MSB-first multiplication scheme, and designed as systolic architecture to remove global signals broadcasting. The proposed architecture can perform both division and multiplication in GF(2$^{m}$ ). In other word, when input data come in continuously, it produces division results at a rate of one per m clock cycles after an initial delay of 5m-2 in division mode and multiplication results at a rate of one per m clock cycles after an initial delay of 3m in multiplication mode respectively. Analysis shows that while previously proposed dividers have area complexity of Ο(m$^2$) or Ο(mㆍ(log$_2$$^{m}$ )), the Proposed architecture has area complexity of Ο(m), In addition, the proposed architecture has significantly less computational delay time compared with the divider which has area complexity of Ο(mㆍ(log$_2$$^{m}$ )). FPGA implementation results of the proposed arithmetic unit, in which Altera's EP2A70F1508C-7 was used as the target device, show that it ran at maximum 121MHz and utilized 52% of the chip area in GF(2$^{571}$ ). Therefore, when elliptic curve cryptographic processor is implemented on FPGAs, the proposed arithmetic unit is well suited for both division and multiplication circuit.

단층 입력 구조의 Magnetic-Tunnel-Junction 소자용 Macro-Model을 이용한 4비트 그레이 카운터의 설계 (Design of 4-bit Gray Counter Simulated with a Macro-Model for Single-Layer Magnetic-Tunnel-Junction Elements)

  • 이승연;이감영;이현주;이승준;신형순
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.10-17
    • /
    • 2007
  • 기존의 트랜지스터 기반의 논리 연산자를 비휘발성 소자인 MTJ(Magnetic Tunneling Junction)로 대체하는 자기논리(magneto-logic) 회로는 그동안 기억 소자 분야에만 국한되어온 MTJ를 스핀전자공학 분야의 새로운 응용으로 논리 회로까지 확장하여 적용 가능하게 한다. 자기논리 회로는 회로 면적 면에서 우수하고 전원이 꺼져도 정보를 유지할 수 있는 장점을 가지고 있다. 또한, 불(Boolean) 연산을 수행함에 있어서 유연성을 보여, 단순히 입력을 바꾸는 것만으로도 한 MTJ 소자로 모든 논리 연산자를 구현 가능하게 한다. 이로써 물리적으로 완성된 회로 내에서, 재구성 가능한 자기논리 회로를 설계할 수 있다. 본 논문에서는 종래의 다층 입력 구조의 MTJ에 비해, 공정이 간단하고, 보다 유연한 함수 구현 능력을 갖는 단층 입력 구조의 새로운 MTJ 소자를 제안하며, 그 예로, 4비트 그레이 카운터를 설계하여 그 동작을 이전 논문에서 제안된 바 있는 macro-model을 보완 적용하여 검증하였다.