• 제목/요약/키워드: power transistor

검색결과 763건 처리시간 0.029초

Analysis and Design of Transformer Windings Schemes in Multiple-Output Flyback Auxiliary Power Supplies with High-Input Voltage

  • Meng, Xianzeng;Li, Chunyan;Meng, Tao;An, Yanhua
    • Journal of Power Electronics
    • /
    • 제19권5호
    • /
    • pp.1122-1132
    • /
    • 2019
  • In this paper, aiming at high-voltage applications, transformer windings schemes of multiple-output two-transistor flyback converters are investigated, which are mainly based on the stray capacitances effect. First, based on a transformer model including equivalent stray capacitors, the operational principle of the converter is presented, and the main influence of its stay capacitors is determined. Second, the windings structures of the transformer are analyzed and designed based on the stray capacitances effect. Third, the windings arrangements of the transformer are analyzed and designed through a coupling analysis of the secondary windings and a stray capacitance analysis between the primary and secondary windings. Finally, the analysis and design conclusions are verified by experimental results obtained from a 60W laboratory prototype of a multiple-output two-transistor flyback converter.

초고주파 전력 트랜지스터의 Sweet spot에서의 위상 변화 특성 연구 (A Study on the Relative Phase Variation at the Sweet spot of Microwave Power Transistor)

  • 박웅희;장익수;조한유
    • 대한전자공학회논문지TC
    • /
    • 제38권1호
    • /
    • pp.14-19
    • /
    • 2001
  • 초고주파 대역의 전력증폭기로 주로 사용되는 트랜지스터는 전력 효율 측면에서 AB급 또는 B급 바이어스로 동작하게 된다. 고출력 트랜지스터가 AB급 바이어스 또는 B급 바이어스로 동작하게 되면 트랜지스터의 입력전력의 증가에 따라 3차 혼변조 성분에 Sweet spot이 발생하게 된다. 본 논문은 고출력 트랜지스터를 AB급 바이어스로 동작시켜 발생한 Sweet spot에서의 3차 혼변조 신호의 상대적인 위상 변화량은 실험을 통하여 측정하였다. 실험 결과로 3차 혼변조 신호의 Sweet spot에서의 약 $180^{\circ}$ 정도의 상대적 위상 변화량이 발생함을 측정하였다.

  • PDF

A Single Transistor-Level Direct-Conversion Mixer for Low-Voltage Low-Power Multi-band Radios

  • Choi, Byoung-Gun;Hyun, Seok-Bong;Tak, Geum-Young;Lee, Hee-Tae;Park, Seong-Su;Park, Chul-Soon
    • ETRI Journal
    • /
    • 제27권5호
    • /
    • pp.579-584
    • /
    • 2005
  • A CMOS direct-conversion mixer with a single transistor-level topology is proposed in this paper. Since the single transistor-level topology needs smaller supply voltage than the conventional Gilbert-cell topology, the proposed mixer structure is suitable for a low power and highly integrated RF system-on-a-chip (SoC). The proposed direct-conversion mixer is designed for the multi-band ultra-wideband (UWB) system covering from 3 to 7 GHz. The conversion gain and input P1dB of the mixer are about 3 dB and -10 dBm, respectively, with multi-band RF signals. The mixer consumes 4.3 mA under a 1.8 V supply voltage.

  • PDF

Intergrated Injection Logic - 설계에 대한 고찰과 실험결과 (Integrated Injection Logic- Design Considerations and Experimental Results)

  • 서광석;김충기
    • 대한전자공학회논문지
    • /
    • 제16권2호
    • /
    • pp.7-14
    • /
    • 1979
  • Integrated Injecton Logic의 설계를 npn transistor 의 상향전류증폭율, βu 을 중심으로 하여 검토하였다. I2L 기본회로의 DC, AC특성과 npn transistor의 베이스 전류성분을 측정하기 위하여 test structure를 제작하였으며 또한 I2L T flip-flop도 설rP, 제작하였다. 제작된 test structure의 특성은 βe가 10, speed-power product가 2.6p.J/gate, 최소 전달지연 시간이 36 nsec 였으며 T flip-flop은 3.5 MHz 까지 동작하였다.

  • PDF

전류 제한 능력을 갖는 전력 MOSFET (A Power MOSFET with Self Current Limiting Capability)

  • 윤종만;최연익;한민구
    • 전자공학회논문지A
    • /
    • 제32A권10호
    • /
    • pp.25-34
    • /
    • 1995
  • A new vertical power MOSFET with over-current protection capability is proposed. The MOSFET consists of main power MOSFET cell, sensing MOSFET cell and lateral npn bipolar transistor. The proposed MOSFET may be fabricated by a conventional DMOS process without any additional fabrication step. Overcurrent state is sensed by the newly designed lateral bipolar transistor. Mixed-mode simulations proved that the overcurrent protection is achieved by the proposed MOSFET successfully with a small protection area less than 0.2 % of the total die area.

  • PDF

더블 PI:PCBM 유전체 층 기반의 초 저전력 CNT 시냅틱 트랜지스터 (Ultra-Low Powered CNT Synaptic Transistor Utilizing Double PI:PCBM Dielectric Layers)

  • 김용훈;조병진
    • 한국재료학회지
    • /
    • 제27권11호
    • /
    • pp.590-596
    • /
    • 2017
  • We demonstrated a CNT synaptic transistor by integrating 6,6-phenyl-C61 butyric acid methyl ester(PCBM) molecules as charge storage molecules in a polyimide(PI) dielectric layer with carbon nanotubes(CNTs) for the transistor channel. Specifically, we fabricated and compared three different kinds of CNT-based synaptic transistors: a control device with $Al_2O_3/PI$, a single PCBM device with $Al_2O_3/PI:PCBM$(0.1 wt%), and a double PCBM device with $Al_2O_3/PI:PCBM$(0.1 wt%)/PI:PCBM(0.05 wt%). Statistically, essential device parameters such as Off and On currents, On/Off ratio, device yield, and long-term retention stability for the three kinds of transistor devices were extracted and compared. Notably, the double PCBM device exhibited the most excellent memory transistor behavior. Pulse response properties with postsynaptic dynamic current were also evaluated. Among all of the testing devices, double PCBM device consumed such low power for stand-by and its peak current ratio was so large that the postsynaptic current was also reliably and repeatedly generated. Postsynaptic hole currents through the CNT channel can be generated by electrons trapped in the PCBM molecules and last for a relatively short time(~ hundreds of msec). Under one certain testing configuration, the electrons trapped in the PCBM can also be preserved in a nonvolatile manner for a long-term period. Its integrated platform with extremely low stand-by power should pave a promising road toward next-generation neuromorphic systems, which would emulate the brain power of 20 W.

기동 전류를 개선한 수직 PNP 트랜지스터의 특성에 관한 연구 (A Study on the Characteristics of the Vertical PNP transistor that improves the starting current)

  • 이정환
    • 한국산업정보학회논문지
    • /
    • 제21권1호
    • /
    • pp.1-6
    • /
    • 2016
  • 본 논문에서는 기생 트랜지스터를 억제하여 대기 전류를 낮춰 기동전류를 개선한 수직 PNP 트랜지스터의 특성을 소개한다. 기생 효과를 억제하기 위해, 회로 변경 없이 "DN+ 링크"를 사용하여 기생 PNP 트랜지스터를 억제 시킨 수직 PNP 트랜지스터를 설계하였으며, 표준 IC 프로세서를 이용한 LDO 레귤레이터를 제작했다. 제작된 기생 PNP 트랜지스터의 hFE 가 기존의 18에서 0.9로 감소하였다. 개선된 "DN+ 링크" 구조 수직 PNP 트랜지스터로 제작된 LDO 레귤레이터의 기동 전류는 기존의 기동 전류 90mA에서 32mA 로 감소되었다. 이로 인해 대기상태에서 저 소비전력을 구현한 LDO 레귤레이터를 개발하였다.

다중 문턱전압 CMOS를 이용한 저 전력 캐리 예측 가산기 설계 (Design of a Low-Power Carry Look-Ahead Adder Using Multi-Threshold Voltage CMOS)

  • 김동휘;김정범
    • 정보처리학회논문지A
    • /
    • 제15A권5호
    • /
    • pp.243-248
    • /
    • 2008
  • 본 논문은 다중 문턱전압 CMOS를 이용하여 저 전력 특성을 갖는 캐리 예측 가산기 (carry look-ahead adder)를 설계하였으며, 이를 일반적인 CMOS 가산기와 특성을 비교하였다. 전파 지연시간이 긴 임계경로에 낮은 문턱전압 트랜지스터를 사용하여 전파 지연시간을 감소시켰다. 전파 지연시간이 짧은 최단경로에는 높은 문턱전압 트랜지스터를 사용하여 회로전체의 소비전력을 감소시켰으며, 그 외의 논리블럭들은 정상 문턱전압의 트랜지스터를 사용하였다. 설계한 가산기는 일반적인 CMOS 회로와 비교하여 소비전력에서 14.71% 감소하였으며, 소비전력과 지연 시간의 곱에서 16.11%의 성능향상이 있었다. 이 회로는 삼성 $0.35{\mu}m$ CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

Area and Power Efficient VLSI Architecture for Two Dimensional 16-point Modified Gate Diffusion Input Discrete Cosine Transform

  • Thiruveni, M.;Shanthi, D.
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권4호
    • /
    • pp.497-505
    • /
    • 2016
  • The two-dimensional (2D) Discrete Cosine Transform (DCT) is used widely in image and video processing systems. The perception of human visualization permits us to design approximate rather than exact DCT. In this paper, we propose a digital implementation of 16-point approximate 2D DCT architecture based on one-dimensional (1D) DCT and Modified Gate Diffusion Input (MGDI) technique. The 8-point 1D Approximate DCT architecture requires only 12 additions for realization in digital VLSI. Additions can be performed using the proposed 8 transistor (8T) MGDI Full Adder which reduces 2 transistors than the existing 10 transistor (10T) MGDI Full Adder. The Approximate MGDI 2D DCT using 8T MGDI Full adders is simulated in Tanner SPICE for $0.18{\mu}m$ CMOS process technology at 100MHZ.The simulation result shows that 13.9% of area and 15.08 % of power is reduced in the 8-point approximate 2D DCT, 10.63 % of area and 15.48% of power is reduced in case of 16-point approximate 2D DCT using 8 Transistor MGDI Full Adder than 10 Transistor MGDI Full Adder. The proposed architecture enhances results in terms of hardware complexity, regularity and modularity with a little compromise in accuracy.

Folded Back Electrode를 이용한 BJT의 포화전압특성 개선 (Improvement of The Saturation Voltage Characteristics of BJT Using Folded Back Electrode)

  • 김현식;손원소;최시영
    • 대한전자공학회논문지SD
    • /
    • 제41권5호
    • /
    • pp.15-21
    • /
    • 2004
  • 본 논문에서는 저전력 스위치에 사용되는 소자의 포화전압 특성을 개선하기 위해 새로운 구조의 BJT를 제안하고 있다 기존에 사용되던 finger transistor(FT)의 경우 포화전압이 높아 저전력 소자의 특성을 만족하지 않아 multi base island transistor(MBIT)로 구조를 변경함으로써 저전류 영역에서의 포화전압은 충분히 낮아 저전력용 소자의 특성을 만족하지만, 이 역시 고전류 영역에서는 여전히 포화전압이 높아져 저전력용 소자의 특성을 만족하지 못하는 문제가 발생한다. 이에 본 논문에서는 folded back electrode를 이용한 새로운 구조의 BJT(FBET)를 제안하여 그 특성을 조사하였다. 새로운 구조의 트랜지스터를 적용함으로써 MBIT 구조에 비해 에미터 면적은 35 % 증가하고 접촉창의 면적이 92 % 증가하여, 저 전류 영역에서의 포화 전압은 30 % 감소하였고 고 전류 영역에서의 포화 전압은 에미터 면적 증가와 에미터 접촉 창 면적 증가에 의해 각각 30 %와 7 %씩 감소하여 전체적으로는 37 %가 감소하는 특성을 나타내었다.