Proceedings of the Korea Society for Simulation Conference
/
2003.11a
/
pp.147-151
/
2003
Yield enhancement in semiconductor fabrication is important. Even though DRAM yield loss may be attributed to many problems, the existence of defects on the wafer is one of the main causes. When the defects on the wafer form patterns, it is usually an indication for the identification of equipment problems or process variations. In this paper describes the techniques to automatically classify a failure pattern using a fail bit map.
Journal of the Institute of Electronics Engineers of Korea SC
/
v.42
no.1
/
pp.1-11
/
2005
Several Solid Freeform Fabrication Systems(SFFS) are commercialized in a few companies for rapid prototyping. However, they have many technical problems including the limitation of applicable materials. A new method of agile prototyping is required for the recent manufacturing environments of multi-item and small quantity production. The objectives of this paper include the development of a novel method of SFFS, the CAFL/sup VM/(Computer Aided Fabrication of Lamination for Various Material), and the manufacture of the various material samples for the certification of the proposed system and the creation of new application areas. For these objectives, the technologies for a highly accurate robot path control, the optimization of support structure, CAD modeling, adaptive slicing was implemented. However, there is an important problem with the conventional 2D lamination method. That is the inaccuracy of 3D model surface, which is caused by the stair-type surface generated in virtue of vertical 2D cutting. In this paper, We design the new control algorithm that guarantees the constant speed, precise positioning and tangential cutting on the 5DOF SFFS. We develop the tangential cutting algorithm to be controlled with constant speed and successfully implemented in the 5DOF CAFL/sup VM/ system developed in this paper. Finally, this paper confirms its high-performance through the experimental results from the application into CAFL/sup VM/ system.
This paper introduces a technology for robust and low maintenance cost sensor network capable to detect accelerations below a micro-g in a wide frequency bandwidth (above 1,000 Hz). Sensor networks with such performance are critical for navigation, seismology, acoustic sensing, and for the health monitoring of civil structures. The approach is based on the fabrication of an array of high sensitivity accelerometers, each utilizing Fabry-Perot cavity with wavelength-dependent reflectivity to allow embedded optical detection and serialization. The unique feature of the approach is that no local power source is required for each individual sensor. Instead one global light source is used, providing an input optical signal which propagates through an optical fiber network from sensor-to-sensor. The information from each sensor is embedded onto the transmitted light as an intrinsic wavelength division multiplexed signal. This optical "rainbow" of data is then assessed providing real-time sensing information from each sensor node in the network. This paper introduces the Fabry-Perot based accelerometer and examines its critical features, including the effects of imperfections and resolution estimates. It then presents serialization techniques for the creation of systems of arrayed sensors and examines the effects of serialization on sensor response. Finally, a fabrication process is proposed to create test structures for the critical components of the device, which are dynamically characterized.
Kim, Young-Jae;Yang, Seong-Eun;Park, Dong-Keun;Ahn, Min-Cheol;Yoon, Yong-Soo;Ko, Tae-Huk
Proceedings of the KIEE Conference
/
2006.07d
/
pp.2039-2040
/
2006
Persistent current switch (PCS) system in NMR, MRI, MAGLEV and SMES has many advantages, such as uniformity and durability of magnetic field and reducing a thermal loss, which enable many superconducting application to operate effectively. This paper deals with fabrication and test of heater trigger persistent current switch using coated conductor (CC) which has high n-index, critical current independency from external magnetic field and adaptable selectivity of stabilizer. PCS system consists of magnet power supply for energizing current to a magnet, heater, switch and magnet using coated conductor tape. Finite element method (FEM) is used to simulate thermal quench (switching) characteristic and design heater trigger. With FEM simulation, optimal length of heater is calculated by temperature and time analysis. Fabrication of PCS system and test of heater trigger characteristic were performed and compared with simulation result. This paper would be the foundation of researches of superconducting switching application.
Korean Journal of Computational Design and Engineering
/
v.11
no.3
/
pp.223-233
/
2006
Layered manufacturing(LM) is emerging as a new technology that enables the fabrication of three dimensional heterogeneous objects such as Multi-materials and Functionally Gradient Materials (FGMs). Among various types of heterogeneous objects, more attention has recently paid on the fabrication of FGMs because of their potentials in engineering applications. The necessary steps for LM fabrication of FGMs include representation and process planning of material information inside an FGM. This paper introduces a new process planning algorithm that takes into account the processing of material information. The detailed tasks are discretization (i.e., decomposition-based approximation of volume fraction), orientation (build direction selection), and adaptive slicing of heterogeneous objects. In particular, this paper focuses on the discretization process that converts all of the material information inside an FGM into material features like geometric features. It is thus possible to choose an optimal build direction among various pre-selected ones by approximately estimating build time. This is because total build time depends on the complexity of features. This discretization process also allows adaptive slicing of heterogeneous objects to minimize surface finish and material composition error. In addition, tool path planning can be simplified into fill pattern generation. Specific examples are shown to illustrate the overall procedure.
Oh, Sung Taek;Jang, Sung Hyun;Lee, In Hwan;Kim, Ho Chan;Cho, Hae Yong
Journal of the Korean Society for Precision Engineering
/
v.31
no.12
/
pp.1077-1083
/
2014
Multi-material Additive Manufacturing (AM) is being focused to apply for direct manufacturing of a product. In this paper, a three-dimensional circuit device (3DCD) fabrication technology based on the multi-material AM technology was proposed. In contrast with conventional two-dimensional Printed Circuit Board (PCB), circuit elements and conducting wires of 3DCD are placed in threedimensional configuration at multiple layers of the structure. Therefore, 3DCD technology can improve design freedom of an electronic product. In this paper, 3DCD technology is proposed based on AM technology. Two types of 3DCD fabrication systems were developed based on the Stereolithography and the Fused Deposition Modeling technologies. And the 3DCD samples which have same function were fabricated, successfully.
Proceedings of the Korean Society of Precision Engineering Conference
/
2006.05a
/
pp.143-144
/
2006
In this paper, we proposed XP KMPR-1050 negative tone resist to replace SU-8 resist for multi-layer micro-structures and thick plating mold fabrication using UV-LIGA process. XP KMPR resist proposed in this paper can be easily striped using a common stripping solution such as NMP without damage of micro-structure. The conditions for the fabrication of XP KMPR micro-structure were optimized by adjustment of exposure and post-exposure bake(PEB). The $140{\mu}m$ -thick and an aspect ratio at least 10 micro-structure and multi-layer structures were successfully fabricated through the process conditions. Through-mold electroplating and PR striping of XP KMPR has been successfully demonstrated.
In order to improve polymer electrolyte membrane fuel cell (PEMFC) durability, the durability of membrane electrode assemblies (MEA), in which the electrochemical reactions actually occur, is one of the vital issues. Many articles have dealt with catalyst layer degradation of the durability-related factors on MEAs in relation to loss of catalyst surface area caused by agglomeration, dissolution, migration, formation of metal complexes and oxides, and/or instability of the carbon support. Degradation of catalyst layer during long-term operation includes cracking or delamination of the layer which result either from change in the catalyst microstructure or loss of electronic or ionic contact with the active surface, can result in apparent activity loss in the catalyst layer. Membrane degradation of the durability-related factors on MEAs can be caused by mechanical or thermal stress resulting in formation of pinholes and tears and/or by chemical attack of hydrogen peroxide radicals formed during the electrochemical reactions. All of these effects, the mechanical damage of membrane and degradation of catalyst layers are more facilitated by uneven stress or improper MEA fabrication process. In order to improve the PEMFC durability, therefore, it is most important to minimize the uneven stress or improper MEA fabrication process in the course of the fabrication of MEA. We analyzed the effects of the MEA fabrication condition on the PEMFC durability with MEA produced using CCM (catalyst coated membrane) method. This paper also investigated the effects of MEA fabrication condition on the PEMFC durability by adding additional treatment process, hot pressing and pressing, on the MEA produced using CCM method.
Journal of the Institute of Electronics Engineers of Korea SD
/
v.44
no.12
/
pp.102-107
/
2007
This paper proposes a H.264/AVC entropy decoder without embedded processor nor memory fabrication process. Many researches on H.264/AVC entropy decoders require ROM or RAM fabrication process, which is difficult to be implemented in general digital logic fabrication process. Furthermore, many researches require embedded processors for bitstream manipulation, which increases area and power consumption. This papers proposes hardwired H.264/AVC entropy decoder without embedded processor, which improves data processing speed and reduces power consumption. Furthermore, its CAVLC decoder optimizes lookup table and internal buffer without embedded memory, which reduces hardware size and can be implemented in general digital logic fabrication process without ROM or RAM fabrication process. Designed entropy decoder was embedded in H.264/AVC video decoder, and it was verified to operate correctly in the system. Synthesized in TSMC 90nm fabrication process, its maximum operation frequency is 125MHz. It supports QCIF, CIF, and QVGA image format. Under slight modification of nC register and other blocks, it also support VGA image format.
Hwang, Young-Kug;Kim, Ji-Kwan;Lee, Young Hwan;Choi, Young-Soo
Journal of Sensor Science and Technology
/
v.30
no.5
/
pp.337-341
/
2021
In this paper, we describe the fabrication of a paper-based enzyme-linked immunosorbent assay (ELISA) to detect polygalacturonase (PG), which is used as a biomarker to determine whether a plant is infected with a disease. The proposed paper-based ELISA can analyze the concentration of PG in a short time using a small sample compared to the traditional ELISA, which is generally performed using a well plate. To increase the resolution of the sensor, we optimized the dilution ratio of the HRP-conjugated goat anti-rabbit IgG antibody and the dilution ratio of the anti-PG and HRP-conjugated goat anti-rabbit IgG antibodies. Furthermore, for quantitative analysis of PG concentration, Delta RGB analysis was conducted to detect color changes in the sensing window displayed by the PG samples at various concentrations. Based on the experiment, the fabricated paper-based ELISA could measure at least 0.25 ㎍ of PG and the measurement range was 0.25-2 ㎍. Therefore, the paper-based ELISA for detecting PG is expected to be able to determine the presence or absence of disease in crops at the infection stage in the future.
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나
그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며,
이를 위반시 정보통신망법에 의해 형사 처벌됨을 유념하시기 바랍니다.
[게시일 2004년 10월 1일]
이용약관
제 1 장 총칙
제 1 조 (목적)
이 이용약관은 KoreaScience 홈페이지(이하 “당 사이트”)에서 제공하는 인터넷 서비스(이하 '서비스')의 가입조건 및 이용에 관한 제반 사항과 기타 필요한 사항을 구체적으로 규정함을 목적으로 합니다.
제 2 조 (용어의 정의)
① "이용자"라 함은 당 사이트에 접속하여 이 약관에 따라 당 사이트가 제공하는 서비스를 받는 회원 및 비회원을
말합니다.
② "회원"이라 함은 서비스를 이용하기 위하여 당 사이트에 개인정보를 제공하여 아이디(ID)와 비밀번호를 부여
받은 자를 말합니다.
③ "회원 아이디(ID)"라 함은 회원의 식별 및 서비스 이용을 위하여 자신이 선정한 문자 및 숫자의 조합을
말합니다.
④ "비밀번호(패스워드)"라 함은 회원이 자신의 비밀보호를 위하여 선정한 문자 및 숫자의 조합을 말합니다.
제 3 조 (이용약관의 효력 및 변경)
① 이 약관은 당 사이트에 게시하거나 기타의 방법으로 회원에게 공지함으로써 효력이 발생합니다.
② 당 사이트는 이 약관을 개정할 경우에 적용일자 및 개정사유를 명시하여 현행 약관과 함께 당 사이트의
초기화면에 그 적용일자 7일 이전부터 적용일자 전일까지 공지합니다. 다만, 회원에게 불리하게 약관내용을
변경하는 경우에는 최소한 30일 이상의 사전 유예기간을 두고 공지합니다. 이 경우 당 사이트는 개정 전
내용과 개정 후 내용을 명확하게 비교하여 이용자가 알기 쉽도록 표시합니다.
제 4 조(약관 외 준칙)
① 이 약관은 당 사이트가 제공하는 서비스에 관한 이용안내와 함께 적용됩니다.
② 이 약관에 명시되지 아니한 사항은 관계법령의 규정이 적용됩니다.
제 2 장 이용계약의 체결
제 5 조 (이용계약의 성립 등)
① 이용계약은 이용고객이 당 사이트가 정한 약관에 「동의합니다」를 선택하고, 당 사이트가 정한
온라인신청양식을 작성하여 서비스 이용을 신청한 후, 당 사이트가 이를 승낙함으로써 성립합니다.
② 제1항의 승낙은 당 사이트가 제공하는 과학기술정보검색, 맞춤정보, 서지정보 등 다른 서비스의 이용승낙을
포함합니다.
제 6 조 (회원가입)
서비스를 이용하고자 하는 고객은 당 사이트에서 정한 회원가입양식에 개인정보를 기재하여 가입을 하여야 합니다.
제 7 조 (개인정보의 보호 및 사용)
당 사이트는 관계법령이 정하는 바에 따라 회원 등록정보를 포함한 회원의 개인정보를 보호하기 위해 노력합니다. 회원 개인정보의 보호 및 사용에 대해서는 관련법령 및 당 사이트의 개인정보 보호정책이 적용됩니다.
제 8 조 (이용 신청의 승낙과 제한)
① 당 사이트는 제6조의 규정에 의한 이용신청고객에 대하여 서비스 이용을 승낙합니다.
② 당 사이트는 아래사항에 해당하는 경우에 대해서 승낙하지 아니 합니다.
- 이용계약 신청서의 내용을 허위로 기재한 경우
- 기타 규정한 제반사항을 위반하며 신청하는 경우
제 9 조 (회원 ID 부여 및 변경 등)
① 당 사이트는 이용고객에 대하여 약관에 정하는 바에 따라 자신이 선정한 회원 ID를 부여합니다.
② 회원 ID는 원칙적으로 변경이 불가하며 부득이한 사유로 인하여 변경 하고자 하는 경우에는 해당 ID를
해지하고 재가입해야 합니다.
③ 기타 회원 개인정보 관리 및 변경 등에 관한 사항은 서비스별 안내에 정하는 바에 의합니다.
제 3 장 계약 당사자의 의무
제 10 조 (KISTI의 의무)
① 당 사이트는 이용고객이 희망한 서비스 제공 개시일에 특별한 사정이 없는 한 서비스를 이용할 수 있도록
하여야 합니다.
② 당 사이트는 개인정보 보호를 위해 보안시스템을 구축하며 개인정보 보호정책을 공시하고 준수합니다.
③ 당 사이트는 회원으로부터 제기되는 의견이나 불만이 정당하다고 객관적으로 인정될 경우에는 적절한 절차를
거쳐 즉시 처리하여야 합니다. 다만, 즉시 처리가 곤란한 경우는 회원에게 그 사유와 처리일정을 통보하여야
합니다.
제 11 조 (회원의 의무)
① 이용자는 회원가입 신청 또는 회원정보 변경 시 실명으로 모든 사항을 사실에 근거하여 작성하여야 하며,
허위 또는 타인의 정보를 등록할 경우 일체의 권리를 주장할 수 없습니다.
② 당 사이트가 관계법령 및 개인정보 보호정책에 의거하여 그 책임을 지는 경우를 제외하고 회원에게 부여된
ID의 비밀번호 관리소홀, 부정사용에 의하여 발생하는 모든 결과에 대한 책임은 회원에게 있습니다.
③ 회원은 당 사이트 및 제 3자의 지적 재산권을 침해해서는 안 됩니다.
제 4 장 서비스의 이용
제 12 조 (서비스 이용 시간)
① 서비스 이용은 당 사이트의 업무상 또는 기술상 특별한 지장이 없는 한 연중무휴, 1일 24시간 운영을
원칙으로 합니다. 단, 당 사이트는 시스템 정기점검, 증설 및 교체를 위해 당 사이트가 정한 날이나 시간에
서비스를 일시 중단할 수 있으며, 예정되어 있는 작업으로 인한 서비스 일시중단은 당 사이트 홈페이지를
통해 사전에 공지합니다.
② 당 사이트는 서비스를 특정범위로 분할하여 각 범위별로 이용가능시간을 별도로 지정할 수 있습니다. 다만
이 경우 그 내용을 공지합니다.
제 13 조 (홈페이지 저작권)
① NDSL에서 제공하는 모든 저작물의 저작권은 원저작자에게 있으며, KISTI는 복제/배포/전송권을 확보하고
있습니다.
② NDSL에서 제공하는 콘텐츠를 상업적 및 기타 영리목적으로 복제/배포/전송할 경우 사전에 KISTI의 허락을
받아야 합니다.
③ NDSL에서 제공하는 콘텐츠를 보도, 비평, 교육, 연구 등을 위하여 정당한 범위 안에서 공정한 관행에
합치되게 인용할 수 있습니다.
④ NDSL에서 제공하는 콘텐츠를 무단 복제, 전송, 배포 기타 저작권법에 위반되는 방법으로 이용할 경우
저작권법 제136조에 따라 5년 이하의 징역 또는 5천만 원 이하의 벌금에 처해질 수 있습니다.
제 14 조 (유료서비스)
① 당 사이트 및 협력기관이 정한 유료서비스(원문복사 등)는 별도로 정해진 바에 따르며, 변경사항은 시행 전에
당 사이트 홈페이지를 통하여 회원에게 공지합니다.
② 유료서비스를 이용하려는 회원은 정해진 요금체계에 따라 요금을 납부해야 합니다.
제 5 장 계약 해지 및 이용 제한
제 15 조 (계약 해지)
회원이 이용계약을 해지하고자 하는 때에는 [가입해지] 메뉴를 이용해 직접 해지해야 합니다.
제 16 조 (서비스 이용제한)
① 당 사이트는 회원이 서비스 이용내용에 있어서 본 약관 제 11조 내용을 위반하거나, 다음 각 호에 해당하는
경우 서비스 이용을 제한할 수 있습니다.
- 2년 이상 서비스를 이용한 적이 없는 경우
- 기타 정상적인 서비스 운영에 방해가 될 경우
② 상기 이용제한 규정에 따라 서비스를 이용하는 회원에게 서비스 이용에 대하여 별도 공지 없이 서비스 이용의
일시정지, 이용계약 해지 할 수 있습니다.
제 17 조 (전자우편주소 수집 금지)
회원은 전자우편주소 추출기 등을 이용하여 전자우편주소를 수집 또는 제3자에게 제공할 수 없습니다.
제 6 장 손해배상 및 기타사항
제 18 조 (손해배상)
당 사이트는 무료로 제공되는 서비스와 관련하여 회원에게 어떠한 손해가 발생하더라도 당 사이트가 고의 또는 과실로 인한 손해발생을 제외하고는 이에 대하여 책임을 부담하지 아니합니다.
제 19 조 (관할 법원)
서비스 이용으로 발생한 분쟁에 대해 소송이 제기되는 경우 민사 소송법상의 관할 법원에 제기합니다.
[부 칙]
1. (시행일) 이 약관은 2016년 9월 5일부터 적용되며, 종전 약관은 본 약관으로 대체되며, 개정된 약관의 적용일 이전 가입자도 개정된 약관의 적용을 받습니다.