• 제목/요약/키워드: microelectronic package

검색결과 19건 처리시간 0.022초

The Effect of Manipulating Package Construct and Leadframe Materials on Fracture Potential of Plastically Encapsulated Microelectronic Packages During Thermal Cycling

  • Lee, Seong-Min
    • Transactions on Electrical and Electronic Materials
    • /
    • 제2권3호
    • /
    • pp.28-32
    • /
    • 2001
  • It was studied in the present work how the thermal cycling performance of LOC (lead on chip) packages depends on the package construct or leadframe materials. First, package body thickness and Au wire diameter were manipulated for the selection of proper package design. Secondly, two different types of leadframe materials (i.e. copper and 52%Fe-48%Ni alloy) were tested to determine the better material for improved reliability margin of plastically encapsulated microelectronic packages. This work shows that manipulating package body thickness was more effective than an increase of Au wire from 23$\mu\textrm{m}$ to 33$\mu\textrm{m}$ for the prevention of wire debonding failure. Further, this work indicates that the LOC packages including the copper leadframes can be more susceptible to thermal cycling reliability degradation due to chip cracking than those including the alloy leadframes.

  • PDF

마이크로 전자기판의 미세 피치 블라인드 비아홀의 충진 거동 (Via Filling in Fine Pitched Blind Via Hole of Microelectronic Substrate)

  • 이민수;이효수
    • 마이크로전자및패키징학회지
    • /
    • 제13권1호통권38호
    • /
    • pp.43-49
    • /
    • 2006
  • 새로운 잔류 기공 추출 공정을 적용하여 Blind via hole(BVH)의 형상에 따라 발생되는 잔류기공 특성, 거동 및 신뢰성평가를 수행하였다. 잔류 기공 추출 공정을 적용한 시편에서는 잔류기공이 완전히 제거 되었으며, 기존 공정으로 제조된 시편에 비하여 40% 수준의 향상된 결과를 나타내었다. BVH의 형상에 관계없이 1.5기압수준으로 약 30초 이상 동안 추출하면 BVH내부의 잔류기공은 제거 되어지며 JEDEC 기준의 신뢰성으로 평가한 결과 BVH내부에 잔류기공은 존재하지 않았다.

  • PDF

솔더 포일을 이용한 무플럭스 솔더링에 관한 연구 (A Study on Fluxless Soldering using Solder Foil)

  • 신영의;김경섭
    • Journal of Welding and Joining
    • /
    • 제16권5호
    • /
    • pp.100-107
    • /
    • 1998
  • This paper describes fluxless soldering of reflow soldering process using solder foil instead of solder pastes. There is an increasing demand for the reliable solder connection in the recent high density microelectronic components technologies. And also, it is problem fracture of an Ozone layer due to freon as which is used to removal of remained flux on the substrate. This paper discussed joining phenomena, boudability and joining processes of microelectronics devices, such as between outer lead of VLSI package and copper pad on a substrate without flux. The shear strength of joints is 8 to 13 N using Sn/Pb (63/37 wt.%) solder foil with optimum joining conditions, meanwhile, in case of using Sn/In (52/48 wt.%) solder foil, it is possible to bond with low heating temperature of 550 K, and accomplish to high bonding strength of 25N in condition heating temperature of 650K. Finally, this paper experimentally shows fluxless soldering using solder foil, and accomplishes key technology of microsoldering processes.

  • PDF

Multilayer thin Film technology as an Enabling technology for System-in-Package (SIP) and "Above-IC" Processing

  • Beyne, Eric
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2003년도 International Symposium
    • /
    • pp.93-100
    • /
    • 2003
  • The continuing scaling trend in microelectronic circuit technology has a significant impact on the different IC interconnection and packaging technologies. These latter technologies have not kept pace with the IC scaling trends, resulting in a so-called“interconnect technology gap”. Multilayer thin film technology is proposed as a“bridge”- technology between the very high density IC technology and the coarse standard PCB technology. It is also a key enabling technology for the realisation of true“System-in-a-Package”(SIP) solutions, combining multiple“System-on-a-Chip”(SOC) IC's with other components and also integrating passive components in its layers. A further step is to use this technology to realise new functionalities on top of active wafers. These additional“above-IC”processed layers may e.g. be used for low loss, high speed on chip interconnects, clock distribution circuits, efficient power/ground distribution and to realize high Q inductors on chip.

  • PDF

마이크로 전자패키지용 Printed Wiring Board의 솔더레지스트공정에 따른 열적특성 (Thermophysical Properties of PWB for Microelectronic Packages with Solder Resist Coating Process)

  • 이효수
    • 마이크로전자및패키징학회지
    • /
    • 제10권3호
    • /
    • pp.73-82
    • /
    • 2003
  • 최근 인쇄회로기판(printed wiring board, PWB)은 마이크로 전자패키지분야에서 디자인 또는 제조측면에서 핵심기술로 인식되고 있다. PWB는 열적특성이 다른 여러 재료가 적층되어 있는 구조이고 제조공정을 지나는 동안에 각 층의 재료는 서로 다른 열팽창률을 나타나게 되어 워피지, 수축, 크기 등의 많은 불량을 발생시킨다. PWB의 열변형 특성은 제조공정 변수 중 솔더레지스트의 부피변화에 의하여 많은 영향을 받으므로 본 연구에서는 각각 2층, 4층 PBGA 및 CSP의 열변형 특성을 솔더레지스트 공정에 따라 분석하고자 하였다. 솔더레지스트의 부피분율이 30%이상일 경우, 2층 PWB의 열변형이 4층 PWB보다 최대 40%로 높게 측정되었다. 이와 같은 이유는 4L PWB는 고인성 특성을 지닌 프리프레그와 동박이 추가적으로 적층되어 있으므로 솔더레지스트의 열변형을 상쇄시키기 때문이다. 반면에 솔더레지스트의 부피분율이 30%이하일 경우, PWB의 층수 및 디자인에 관계없이 유사한 열변형 특성을 나타내었다.

  • PDF

ALGORITHM OF SEU RATE PREDICTION INSIDE SPACECRAFTS

  • Kim, Y.C.;Lee, J.H.;Shin, Y.H.;Min, K.W.
    • Journal of Astronomy and Space Sciences
    • /
    • 제13권1호
    • /
    • pp.40-47
    • /
    • 1996
  • One of the important effects of the space environment on the satellites and spacecrafts is the single event upsets (SEUs) which are caused by the high energy particles in space. A SEU occurs when an ionizing radiation produces a burst of electron-hole pairs in a digital microelectronic circuit and causes the charge state to change. We have developed and integrated a software package which can estimate the SEU rates for any specified locations or altitudes under various geophysical conditions. We report in this paper the algorithm of the software and the results for some devices with known parameters. We also compare the results with actual observations made by Akebono.

  • PDF

MEMS 기반 안전 소자에 대한 액정 폴리머 패키지의 밀폐도 연구 (Investigation on Hermeticity of Liquid Crystal Polymer Package for MEMS Based Safety Device)

  • 최진일;김용국;주병권
    • 센서학회지
    • /
    • 제24권5호
    • /
    • pp.287-290
    • /
    • 2015
  • Liquid crystal polymer (LCP) is a thermoplastic polymer with superior mechanical and thermal properties. In addition, its characteristics include very low water absorption rate and possibility to apply bonding process under low temperature. In this study, LCP is utilized as a packaging material for a microelectronic system (MEMS) based safety device with suggestion of a low temperature packaging process. Highly sensitive and stable capacitive type humidity sensor is fabricated to investigate hermeticity of the packaged MEMS device.

반도체 봉지용 고충진 AIN/Epoxy 복합재료 (Highly filled AIN/epoxy composites for microelectronic encapsulation)

  • 배종우;김원호;황영훈
    • 한국복합재료학회:학술대회논문집
    • /
    • 한국복합재료학회 2000년도 춘계학술발표대회 논문집
    • /
    • pp.131-134
    • /
    • 2000
  • Increased temperature adversely affects the reliability of a device. So, package material should have high thermal diffusion, i.e., high thermal conductivity. And, there are several other physical properties of polymeric materials that are important to microelectronics packaging, some of which are a low dielectric constant, a low coefficient of thermal expansion (CTE), and a high flexural strength. In this study, to get practical maximum packing fraction of AIN (granular type) filled EMC, the properties such as the spiral flow, thermal conductivity, CTE, and water resistance of AIN-filled EMC (65-vol%) were evaluated according to the size of AIN and the filler-size distribution. Also, physical properties of AIN filled EMC above 65-vol% were evaluated according to increasing AIN content at the point of maximum packing fraction (highly loading condition). The high loading conditions of EMC were set $D_L/D_S$=12 and $X_S$=0.25 like as filler of sphere shape and the AIN filled EMC in this conditions can be obtained satisfactory fluidity up to 70-vol%. As a result, the AIN filled EMC (70-vol%) at high loading condition showed improved thermal conductivity (about 6 W/m-K), dielectric constant (2.0~3.0), CTE(less than 14 ppm/$^{\circ}C$) and water resistance. So, the AIN filled EMC (70-vol%) at high loading condition meets the requirement fur advanced microelectronic packaging materials.

  • PDF

무아레 간섭계를 이용한 유연 솔더와 무연 솔더 실장 WB-PBGA 패키지의 열-기계적 변형 거동 (Thermo-mechanical Behavior of WB-PBGA Packages with Pb-Sn Solder and Lead-free Solder Using Moire Interferometry)

  • 이봉희;김만기;주진원
    • 마이크로전자및패키징학회지
    • /
    • 제17권3호
    • /
    • pp.17-26
    • /
    • 2010
  • 반도체 패키지에 사용되고 있는 유연 솔더는 환경 보호 필요성 대문에 무연 솔더로 빠르게 대체되고 있다. 이와 같은 무연 솔더에 대한 여구는 주로 재료의 발견과 공정 적응성의 관점에서 이루어졌을 뿐, 기계적인 성질이나 신뢰성의 관점에서의 연구는 많이 이루어지지 않았다. 본 논문에서는 무아레 간섭계를 이용하여 유연 솔더와 무연 솔더 실장 WB-PBGA 패키지 결합체의 온도변화에 대한 열-기게적 거동을 해석하였다. 실시간 무아레 간섭계를 이용하여 각 온도 단계에서 변위 분포를 나타내는 간섭무늬를 얻고, 그로부터 유연과 무연의 솔더 조인트를 갖는 WB-PBGA 패키지의 굽힘 변형 거동 및 솔더 볼의 변형률을 비교 분석하였다. 분석결과를 보면 유연 솔더 실장 패키지 결합체의 솔더 볼은 칩경계 부근인 #3 솔더 볼에서 발생하는 전단변형률이 파손에 큰 영향을 미치며, 무연 솔더가 실장된 패키지 결합체의 솔더 볼은 가장 바깥 부근인 #7 솔더 볼에서 발행하는 수직 변형률이 파손에 큰 영향을 미칠 것으로 예측된다, 또한 무연 솔더 실장 패키지 결합체는 같은 온도 조건에서 유연 솔더 실장된 패키지에 비해 굽힘 변형이 휠씬 크게 발생될 뿐 아니라 솔더 볼의 유효변형률도 10% 정도 크게 발생하는 것으로 나타나서 열변형에 의한 파손에 취약할 것으로 예측된다.