• 제목/요약/키워드: low power mode

검색결과 1,107건 처리시간 0.032초

전류 컷 기법을 적용한 저전력형 직병렬/병직렬 변환기 설계 (Design of Low-power Serial-to-Parallel and Parallel-to-Serial Converter using Current-cut method)

  • 박용운;황성호;차재상;양충모;김성권
    • 한국통신학회논문지
    • /
    • 제34권10A호
    • /
    • pp.776-783
    • /
    • 2009
  • 본 논문에서는 OFDM과 같은 대용량 무선 전송방식의 베이스밴드단(Baseband) 신호처리 방식 중 직병렬/병직렬 변환기(Serial-to-Parallel/Parallel-to-Serial Converter)를 전류모드(Current-mode) 회로로 구현했을 경우 유효한 설계 기법을 제안한다. 전류모드를 이용한 OFDM(Orthogonal Frequency Division Multiplexing: 직교주파수분할다중)용 아날로그 프리에 변환(FFT) LSI의 병렬 입출력을 담당하는 전류모드 직병렬병직렬 변환기의 홀드모드(Hold mode)의 불필요한 전류를 제거할 수 있다. 이를 통해 전류모드로 구성한 아날로그 신호처리 시스템의 저소비전력을 실현하기 위해 필수적인 새로운 전류모드 직병렬/병직렬 변환기를 제시하고 설계된 칩의 측정결과가 시뮬레이션 결과와 일치하는 것을 확인하였다. 이를 통해 저전력형 대용량 무선통신 시스템의 베이스밴드단 구축이 가능한 전류모드 아날로그 시스템의 구현 가능성을 제시하였다.

고효율 전력 증폭기를 위한 재구성성이 있는 전력 분배기 (A Reconfigurable Power Divider for High Efficiency Power Amplifiers)

  • 김승훈;정인영;정진호
    • 한국전자파학회논문지
    • /
    • 제20권2호
    • /
    • pp.107-114
    • /
    • 2009
  • 본 논문에서는 저출력에서의 효율을 높이기 위한 전력 증폭기 시스템과 이 시스템에 필요한 재구성성이 있는 전력 분배기를 제안한다. 저출력에서의 효율을 높이게 되면, 무선 통신용 선형 전력 증폭기의 평균 효율을 높일 수 있다. 제안한 전력 분배기는 출력의 크기에 따라 고출력 모드와 저출력 모드로 동작한다. 각 모드에서 신호의 경로가 재구성되고 임피던스 정합도 이루어진다. 이러한 재구성성이 있는 전력 분배기는 두 개의 $\lambda/4$ 결합 선로(coupled line)와 두 개의 스위치로 구성된다. 제작된 전력 분배기는 중심주파수 0.9 GHz에서 고출력 모드일 때 반사손실($S_{11}$)과 삽입손실($S_{21}$)이 각각 -16.49 dB와 -0.83 dB, 저출력 모드일 때 반사 손실($S_{11}$)과 삽입손실($S_{31}$)이 각각 -16.28 dB와 -0.73 dB였다. 이 결과를 통해 각 모드에서 신호의 경로가 재구성되며 임피던스 정합이 이루어지는 것을 확인하였다.

수동대기모드를 고려한 셋톱박스 모드전환 기술의 에너지 절감 성능 분석 (Power consumption evaluation of Set-top box mode transition scheme considering passive stand-by mode)

  • 김용호;김훈
    • 정보통신설비학회논문지
    • /
    • 제10권4호
    • /
    • pp.135-142
    • /
    • 2011
  • This paper proposes a performance evaluation method for power consumption of set-top box (STB) stand-by mode transition schemes. A stand-by mode transition scheme characterizes the timing of mode transition. The timing of mode transition affects the duration of stand-by mode operation, and the power consumptions of STB as well. Recently a fast stand-by mode transition scheme (FMT) has been proposed based on user input for selecting the device to be connected to TV. In this paper, we evaluate power consumption of FMT and a conventional mode transition scheme. For the computation of the duration of stand-by mode operation, the user input events are modeled as Poisson process. Simulation results based on the modeling reveals that the proposed scheme is more effective in power saving than the conventional scheme by up to 30%.

  • PDF

A Smooth LVRT Control Strategy for Single-Phase Two-Stage Grid-Connected PV Inverters

  • Xiao, Furong;Dong, Lei;Khahro, Shahnawaz Farhan;Huang, Xiaojiang;Liao, Xiaozhong
    • Journal of Power Electronics
    • /
    • 제15권3호
    • /
    • pp.806-818
    • /
    • 2015
  • Based on the inherent relationship between dc-bus voltage and grid feeding active power, two dc-bus voltage regulators with different references are adopted for a grid-connected PV inverter operating in both normal grid voltage mode and low grid voltage mode. In the proposed scheme, an additional dc-bus voltage regulator paralleled with maximum power point tracking controller is used to guarantee the reliability of the low voltage ride-through (LVRT) of the inverter. Unlike conventional LVRT strategies, the proposed strategy does not require detecting grid voltage sag fault in terms of realizing LVRT. Moreover, the developed method does not have switching operations. The proposed technique can also enhance the stability of a power system in case of varying environmental conditions during a low grid voltage period. The operation principle of the presented LVRT control strategy is presented in detail, together with the design guidelines for the key parameters. Finally, a 3 kW prototype is built to validate the feasibility of the proposed LVRT strategy.

Development of the High Input Voltage Self-Power for LVDC

  • Kim, Kuk-Hyeon;Kim, Soo-Yeon;Choi, Eun-Kyung;HwangBo, Chan;Park, Seong-Mi;Park, Sung-Jun
    • 한국산업융합학회 논문집
    • /
    • 제24권4_1호
    • /
    • pp.387-395
    • /
    • 2021
  • Distributed resources such as renewable energy sources and ESS are connected to the low voltage direct current(LVDC) distribution network through the power conversion system(PCS). Control power is required for the operation of the PCS. In general, controller power is supplied from AC power or DC power through switch mode power supply(SMPS). However, the conventional SMPS has a low input voltage, so development and research on high input voltage self-power suitable for LVDC is insufficient. In this paper, to develop Self-Power that can be used for LVDC, the characteristics of the conventional topology are analyzed, and a series-input single-output flyback converter using a flux-sharing transformer for high voltage is designed. The high input voltage Self-Power was designed in the DCM(discontinuous current mode) to reduce the switching loss and solve the problem of current dissipation. In addition, since it operates even at low input voltage, it can be applied to many applications as well as LVDC. The validity of the proposed high input voltage self-power is verified through experiments.

저 전력 SoC를 위한 저 누설전류 특성을 갖는 Self-Timed Current-Mode Logic Family (Self-timed Current-mode Logic Family having Low-leakage Current for Low-power SoCs)

  • 송진석;공정택;공배선
    • 대한전자공학회논문지SD
    • /
    • 제45권8호
    • /
    • pp.37-43
    • /
    • 2008
  • 본 논문에서는 고속 동작에서 동적 전력 소비와 정적 전력 소비를 동시에 줄일 수 있는 self-timed current-mode Logic(STCML)을 제안한다. 제안된 로직 스타일은 펄스 신호로 가상 접지를 방전하여 로직 게이트의 누설 전류(subthreshold leakage current)를 획기적으로 감소시켰다. 또한, 본 로직은 개선된 self-timing buffer를 사용하여 동적모드 동작 시 발생되는 단락 회로 전류(short-circuit current)를 최소화하였다. 80-nm CMOS 공정을 이용하여 실시한 비교 실험 결과, 제안된 로직 스타일은 기존의 대표적인 current-mode logic인 DyCML에 비하여 동일한 시간 지연에서 26 배의 누설 전력 소비를 줄이고 27%의 동적 전력 소비를 줄일 수 있었다. 또한, 대표적인 디지털 로직 스타일인 DCVS와의 비교 결과, 59%의 누설 전력 소비감소 효과가 있었다.

8비트 저전력 고속 전류구동 폴딩.인터폴레이션 CMOS A/D 변환기 설계 (Design of an 8 bit CMOS low power and high-speed current-mode folding and interpolation A/D converter)

  • 김경민;윤황섭
    • 전자공학회논문지C
    • /
    • 제34C권6호
    • /
    • pp.58-70
    • /
    • 1997
  • In this paper, an 8bit CMOS low power, high-speed current-mode folding and interpolation A/D converter is designed with te LG semicon $0.8\mu\textrm{m}$ N-well single-poly/double-metal CMOS process to be integrated into a portable image signal processing system such as a digital camcoder. For good linearity and low power consumption, folding amplifiers and for high speed performance of the A/D converter, analog circuitries including folding block, current-mode interpolation circuit and current comparator are designed as a differential-mode. The fabricated 8 bit A/D converter occupies the active chip area of TEX>$2.2mm \times 1.6mm$ and shows DNL of $\pm0.2LSB$, INL of <$\pm0.5LSB$, conversion rate of 40M samples/s, and the measured maximum power dissipation of 33.6mW at single +5V supply voltage.

  • PDF

저 전력 MOS 전류모드 논리 병렬 곱셈기 설계 (Design of a Low-Power MOS Current-Mode Logic Parallel Multiplier)

  • 김정범
    • 전기전자학회논문지
    • /
    • 제12권4호
    • /
    • pp.211-216
    • /
    • 2008
  • 이 논문은 MOS 전류모드 논리 (MOS current-mode logic circuit, MCML) 회로를 이용하여 저 전력 특성을 갖는 8${\times}$8 비트 병렬 곱셈기를 설계하였다. 설계한 곱셈기는 회로가 동작 하지 않을 때의 정적 전류의 소모를 최소화하기 위하여 슬립 트랜지스터 (sleep-transistor)를 이용하여 저 전력 MOS 전류모드 논리회로를 구현하였다. 설계한 곱셈기는 기존 MOS 전류모드 논리회로에 비해 대기전력소모가 1/50으로 감소하였다. 또한, 이 회로는 기존 MOS 전류모드 논리회로에 비해 전력소모에서 10.5% 감소하였으며, 전력소모와 지연시간의 곱에서 11.6%의 성능 향상이 있었다. 이 회로는 삼성 0.35${\mu}m$ 표준 CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

  • PDF

저 전력 MOS 전류모드 논리회로 설계 (Design of a Low-Power MOS Current-Mode Logic Circuit)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제17A권3호
    • /
    • pp.121-126
    • /
    • 2010
  • 본 논문에서는 저 전압 스윙 기술을 적용하여 저 전력 회로를 구현하고, 슬립 트랜지스터 (sleep-transistor)를 이용하여 누설전류를 최소화하는 새로운 저 전력 MOS 전류모드 논리회로 (MOS current-mode logic circuit)를 제안하였다. 제안한 회로는 저 전압 스윙 기술을 적용하여 저 전력 특성을 갖도록 설계하였고 고 문턱전압 PMOS 트랜지스터 (high-threshold voltage PMOS transistor)를 슬립 트랜지스터로 사용하여 누설전류를 최소화하였다. 제안한 회로는 $16\;{\times}\;16$ 비트 병렬 곱셈기에 적용하여 타당성을 입증하였다. 이 회로는 슬립모드에서 기존 MOS 전류 모드 논리회로 구조에 비해 대기전력소모가 1/104로 감소하였으며, 정상 동작모드에서 11.7 %의 전력소모 감소효과가 있었으며 전력소모와 지연시간의 곱에서 15.1 %의 성능향상이 있었다. 이 회로는 삼성 $0.18\;{\mu}m$ CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

저전력을 고려한 스캔 체인 구조 변경 (A Low Power scan Design Architecture)

  • 민형복;김인수
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제54권7호
    • /
    • pp.458-461
    • /
    • 2005
  • Power dissipated during test application is substantially higher than power dissipated during functional operation which can decrease the reliability and lead to yield loss. This paper presents a new technique for power minimization during test application in full scan sequential circuits. This paper shows freezing of combinational logic parts during scan shift operation in test mode. The freezing technique leads to power to minimization. Significant power reduction in the scan techniques is achieved on ISCAS 89 benchmarks.