• 제목/요약/키워드: hspice

검색결과 388건 처리시간 0.028초

다층기판에서 복잡한 스트립라인 구조의 누화 해석 (Analysis of crosstalk of complicated striplines in a FR-4 multilayer PCB)

  • 이명호;전용일;정병윤;박권철;오창환
    • 전자공학회논문지A
    • /
    • 제33A권10호
    • /
    • pp.61-70
    • /
    • 1996
  • In this paper, we find the values of near-end crosstalk coefficient in striplines of a FR-4 multilayer PCB by an analytic method and a HSPICE simulation method, and define calcualtion errors in an analytic method and define the application range, and simualte near-end crosstalk coefficients of the FCT (fast CMOS TTL) in complicated striplines by HSPICE and analyze near-en crosstalk coefficients in relation to dielectric thickness and trace spaces of striplines. As a result, we analyze coupling structure of the near-end crosstalk in the coplicated sstriplines that are impedance matched and define a coupling formula of near-end crosstalk coefficients in general complicated striplines. Especially, it is approximated in the layout grade rule.

  • PDF

System-On-Panel을 위한 Poly-Si TFT Vth보상 전류원 (Vth Compensation Current Source with Poly-Si TFT for System-On-Panel)

  • 홍문표;정주영
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.61-67
    • /
    • 2006
  • 본 논문에서는 Poly-Si의 불규칙한 Grain boundary 분포로 인해 발생하는 문턱전압의 변화에 대해서도 일정한 전류를 흘려줄 수 있는 전류원을 제안하였다. 기존의 문턱전압 보상 전류원에 비해 넓은 입력전압 범위에서도 포화영역의 특성이 매우 향상되었으며 문턱전압의 변화에 따른 전류의 오차를 감소시킬 수 있었다. 마지막으로 HSPICE 시뮬레이션 과정을 통해 Poly-Si TFT의 특성곡선과 제안된 전류원의 특성곡선을 비교하였으며 각각의 입력전압에 대한 문턱전압의 변화에 따른 출력전류의 상대오차를 측정하였다.

Wireless LAN을 위한 2차원 나선형 인덕터의 PEEC 모델링 기법 연구 (Study on PEEC modeling methodology on 2-D Spiral Inductors for Wireless LAN application)

  • 오창훈;신동욱;이규복;김종규;윤일구
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2003년도 하계학술대회 논문집 Vol.4 No.2
    • /
    • pp.669-672
    • /
    • 2003
  • With the advances on wireless internet technology, many research on minimization of wireless LAN is on the progress. To apply passive components in MCM, characteristic analysis of passive components is essential. In this paper, three square spiral inductors were modeled by HSPICE using PEEC (Partial Element Equivalent Circuit) method. Afterwards, Monte-Carlo analysis was performed to evaluate the optimized parameters. This work will give an idea on PEEC modeling of spiral inductor, and enable researchers with predictive data before large scale manufacturing.

  • PDF

저전압 CMOS 아날로그 4상한 멀티플라이어 (Low-Voltage CMOS Analog Four-Quadrant Multiplier)

  • 유영규;박종현;최현승;김동용
    • 한국음향학회지
    • /
    • 제19권1호
    • /
    • pp.84-88
    • /
    • 2000
  • 본 논문에서는 저전압에서 동작하는 CMOS 아날로그 4상한 멀티플라이어를 설계하였다. 제안된 멀티플라이어는 2개의 완전 차동 트랜스컨덕터로 구성되고 공급 전압을 VT+2VDS,sat+VDS,triode로 낮게 유지할 수 있다. 설계된 아날로그 4상한 멀티플라이어는 1.2V 공급전압에서 0.25㎛ CMOS n-well 공정 파라미터를 이용하여 HSPICE 시뮬레이션 하였다. 시뮬레이션 결과 0.7VP-P 최대 입력에서 THD는 1.28%이다.

  • PDF

전압조절 주파수 가변 적분기 설계 (A Design of Voltage-controlled frequency Tunable Integrator)

  • 이근호;이종인
    • 한국정보통신학회논문지
    • /
    • 제6권6호
    • /
    • pp.891-896
    • /
    • 2002
  • 본 논문에서는 저전압 동작이 가능하도록 완전차동 구조의 적분기에 전압조절을 위한 튜닝회로를 추가하여 새로운 적분기를 제안하였다. 제안된 적분기는 이득과 주파수 더 나아가 응용회로의 특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 전류미러 방식을 이용하여 구성되었다. HSPICE 시뮬레이션 결과, 제안된 적분기는 기존의 완전자동 구조의 적분기에 비해 그 이득값이 두 배 이상 향상되었으며, 간단한 전압조절을 통한 이득 및 주파수 조절이 가능하였다.

Verilog-A를 이용한 파이프라인 A/D변환기의 모델링 (Modeling of Pipeline A/D converter with Verilog-A)

  • 박상욱;이재용;윤광섭
    • 한국통신학회논문지
    • /
    • 제32권10C호
    • /
    • pp.1019-1024
    • /
    • 2007
  • 본 논문에서는 무선 랜 시스템용 10비트 20MHz 파이프라인 아날로그-디지털 변환기 설계를 위해서 Verilog-A 언어를 사용하여서 모델링하였다. 변환기내 샘플 / 홀드 증폭기, 비교기, MDAC 및 오차 보정 회로 등의 구성회로들을 각각 모델링해서 모의실험 한 결과 HSPICE를 이용한 모의 실험 시간보다 1/50배로 단축되어서 시스템 모델링에 적합함을 확인하였다.

HANbit ACE64 ATM 교환기 시스템의 Twinax 케이블 모델링 (Twinax Cable Modeling for Use in HANbit ACE64 ATM Switching Systems)

  • 남상식;박종대
    • 한국통신학회논문지
    • /
    • 제24권12A호
    • /
    • pp.1985-1991
    • /
    • 1999
  • 본 논문은 HANbit ACE64 ATM 교환기 시스템의 데이터 경로인 IMI(Inter Module Path)에 사용되는 고속 전송선로인 Twinax 케이블을 two-port lumped Spice-network 모델로 구현하기 위해 lumped 네트워크 요소와 수학적 함수를 사용하여 개발하였다. 사용된 요소들은 저항성분과 주파수의존 전압제어 소스로 구성되어 있고 Hspice 수학적 함수인 FREQ, DELAY, POLY를 사용하여 구현하였다. 구현된 모델을 사용하여 케이블 길이와 종류에 따른 각종 노이즈 분석을 실시하여 그 특성을 비교 분석하였다.

  • PDF

박판화된 다층기판에서 dual-offset stripline 구조의 누화 해석 (Analysis of crosstalk of dual-offset stripline in a FR-4 high multilayer PCB)

  • 이명호;전용일;전병윤;박권철;강석열
    • 전자공학회논문지S
    • /
    • 제35S권4호
    • /
    • pp.20-29
    • /
    • 1998
  • In this paper, we find the values of near-end crosstalk coefficients in dual-offset stripline of a FR-4 multilayer PCB by an analytic method and a HSPICE simulation method, define calculation errors inananlytic method and the application range, simulate near-end crosstalk coefficients of the FCT(Fast CMOS TTL) in complicated dual-offset stripline by HSPICE and analyze near-end crosstalk and far-end crosstalk coefficients in dual-offset stripline. So, we analyze coupling structure of the near-end crosstalk and far-end crosstalk in the complicated dual-offset striplines that are 1[pF] capacitors termainated, and define a coupling formula of near-end crosstalk and far-end crosstalk coefficients dual-offset striplines.

  • PDF

시간 차 감지기를 사용한 고속 위상고정루프 (Fast locking PLL with time difference detector)

  • 고기영;최혁환;최영식
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 춘계학술대회
    • /
    • pp.691-693
    • /
    • 2017
  • 본 논문에서는 시간 차 감지기와 LSI(Lock Status Indicator)를 사용하여 빠른 위상고정 시간을 갖는 위상고정루프를 제안하였다. 제안된 위상고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였고, Hspice 시뮬레이션을 통해 회로의 동작을 검증하였다.다음은 요약문입니다.

  • PDF

D플립플롭을 사용한 작은 크기의 위상고정루프 (Small size PLL with D Flip-Flop)

  • 고기영;최혁환;최영식
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 춘계학술대회
    • /
    • pp.697-699
    • /
    • 2017
  • 본 논문에서는 D 플립플롭과 보조 전하펌프를 사용하여 작은 크기의 위상고정루프를 제안하였다. 단일 커패시터를 사용하여 크기가 작기 때문에 위상고정루프의 집적화가 가능하다. 제안된 위상고정루프는 HSPICE로 시뮬레이션 하였으며, 1.8V $0.18{\mu}m$ CMOS 공정을 사용하였다.

  • PDF