• 제목/요약/키워드: high speed mode

검색결과 1,016건 처리시간 0.026초

6상 영구자석 동기전동기의 고장대응운전을 위한 3상 구동시스템 전환 알고리즘 (Three Phase Drive Transfer Algorithm for Fault Tolerance Control of Six-Phase PMSM)

  • 김성훈;장원진;조관열;김학원
    • 전력전자학회논문지
    • /
    • 제26권4호
    • /
    • pp.256-262
    • /
    • 2021
  • Six-phase motors can be used in industrial applications, such as an electric vehicle, due to their high reliability and low current magnitude per phase. An asymmetrical PMSM with two sets of three-phase windings is a commonly used structure for six-phase motors, with each winding set demonstrating a phase difference of 30°. Although the asymmetrical PMSM presents low torque ripples, its dynamic torque response deteriorates due to coupled components in the two three-phase windings. The decoupled VSD control is applied to eliminate the coupling effect. Load ratio control of two inverters for the six-phase PMSM is proposed in this study. DQ currents are controlled on the basis of two synchronous reference frames, and the six-phase drive system can be changed to a three-phase drive system when one inverter presents fault conditions. The operation and effectiveness of the proposed algorithm is verified through simulation and experiments. The six-phase drive system is transferred to a three-phase drive system by changing the current reference of the second DQ reference frame. Moreover, control of both torque and speed exhibits satisfactory performance before and after the mode change.

Integrated control of an air-breathing hypersonic vehicle considering the safety of propulsion system

  • Chengkun, Lv;Juntao, Chang;Lei, Dai
    • Advances in aircraft and spacecraft science
    • /
    • 제10권1호
    • /
    • pp.1-18
    • /
    • 2023
  • This paper investigates the integrated control of an air-breathing hypersonic vehicle considering the safety of propulsion system under acceleration. First, the vehicle/engine coupling model that contains a control-oriented vehicle model and a quasi-one-dimensional dual-mode scramjet model is established. Next, the coupling process of the integrated control system is introduced in detail. Based on the coupling model, the integrated control framework is studied and an integrated control system including acceleration command generator, vehicle attitude control loop and engine multivariable control loop is discussed. Then, the effectiveness and superiority of the integrated control system are verified through the comparison of normal case and limiting case of an air-breathing hypersonic scramjet coupling model. Finally, the main results show that under normal acceleration case and limiting acceleration case, the integrated control system can track the altitude and speed of the vehicle extremely well and adjust the angle deflection of elevator to offset the thrust moment to maintain the attitude stability of the vehicle, while assigning the two-stage fuel equivalent ratio to meet the thrust performance and safety margin of the engine. Meanwhile, the high-acceleration requirement of the air-breathing hypersonic vehicle makes the propulsion system operating closer to the extreme dangerous conditions. The above contents demonstrate that considering the propulsion system safety will make integrated control system more real and meaningful.

기억용량 절약과 순회방식 선택이 가능한 디지털 필터의 구성에 관한 연구 (A Study on the Implementation of Digital Filters with Reduced Memory Space and Dual Impulse Response Types)

  • 박인정;이태원
    • 대한전자공학회논문지
    • /
    • 제23권6호
    • /
    • pp.950-956
    • /
    • 1986
  • In this paper, a direct addressing mode of a microprocessor is introduced to save memory capacity, and also a dedicated digital filter is constructed to speed up the filter processing and to enable an easy selection of the impulse response types. A theoretical analysis has been conducted on the errors caused by the finite word klength, rounding-off and multiplication procedures. The digital filter designed by the proposed method is made into a module which can function as a 7th-order recursive or a 14-order nonrecursive type with a simples witch operation. The proposed filter is implemented on a printed-circuit board. The frequency characteristics of this filter can be controlled by the multiplication values stored in ROMs. A low-pass, a high-pass and a band-pass filter have been designed and their frequency characteristics are verified by actual measurements. For a order higher filer, two filter modules have been cascaded into an integrated filter of 23rd-order non-recursive low-pass type and a 12th-order recursive multiband type. Their frequency characteirstics have been found to agree with the theory.

  • PDF

정전류/정출력 고속충전 방식에 따른 리튬이온전지의 열화 비교 연구 (Effect of Fast Charging Mode on the Degradation of Lithium-Ion Battery: Constant Current vs. Constant Power)

  • 박선호;오은택;박시영;임지훈;최진혁;이용민
    • KEPCO Journal on Electric Power and Energy
    • /
    • 제6권2호
    • /
    • pp.173-179
    • /
    • 2020
  • 전기자동차의 보급이 확대됨에 따라, 소비자의 고속충전에 요구가 높아지고 있으나 관련 연구는 미흡한 실정이다. 본 연구에서는 LiNi0.5Co0.2Mn0.3O2/Graphite 18650 실린더형 리튬이온전지를 이용하여, 정전류와 정출력 충전방식에 따른 전지 열화현상을 비교한다. 정전류모드의 충전속도를 1C, 2C, 3C, 4C로 설정하고, 각 충전속도에서의 에너지를 기반으로 정출력값을 산정하였다. 따라서, 동일 충전 에너지를 기반하여, 두 충전방식에 따른 전지 열화를 분석한 결과, 3C의 높은 율속에서 정출력 충전방식이 전지의 열화를 늦출 수 있음이 전압곡선, 용량유지율, 직류저항값으로 확인되었다. 그러나, 충전속도를 4C 이상 높이면, 충전방식보다 전지간 편차가 열화 거동을 지배하였다.

측면충돌 성능 향상을 위한 고강도 강판의 적용 및 단순 센터필러 모델의 최적경량설계 (Light-weight Design with a Simplified Center-pillar Model for Improved Crashworthiness)

  • 배기현;허훈;송정한;김세호
    • 한국자동차공학회논문집
    • /
    • 제14권6호
    • /
    • pp.112-119
    • /
    • 2006
  • This paper is concerned with the light-weight design of a center-pillar assembly for the high-speed side impact of vehicle using advanced high strength steels(AHSS). Steel industries continuously promote the ULSAB-AVC project for applying AHSS to structural parts as an alternative way to improve the crashworthiness and the fuel efficiency because it has the superior strength compared to the conventional steel. In order to simulate deformation behavior of the center-pillar assembly, a simplified center-pillar model is developed and parts of that are subdivided employing tailor-welded blanks(TWB) in order to control the deformation shape of the center-pillar assembly. The thickness of each part which constitutes the simplified model is selected as a design parameter. Factorial design is carried out aiming at the application and configuration of AHSS to simplified side-impact analysis because it needs tremendous computing time to consider all combinations of parts. In optimization of the center-pillar, S-shaped deformation is targeted to guarantee the reduction of the injury level of a driver dummy in the crash test. The objective function is constructed so as to minimize the weight and lead to S-shape deformation mode. Optimization also includes the weight reduction comparing with the case using conventional steels. The result shows that the AHSS can be utilized effectively for minimization of the vehicle weight and induction of S-shaped deformation.

실시간 Dense Disparity Map 추출을 위한 고성능 가속기 구조 설계 (High Performance Coprocessor Architecture for Real-Time Dense Disparity Map)

  • 김정길;;김신덕
    • 정보처리학회논문지A
    • /
    • 제14A권5호
    • /
    • pp.301-308
    • /
    • 2007
  • 본 논문에서는 위상기반 양안스테레오정합 알고리즘을 이용, 실시간으로 dense disparity map을 추출 가능한 고성능 가속기 구조를 설계하였다. 채택된 알고리즘은 웨이블릿 기반의 위상차 기법의 강건성과 위상상관 기법의 기본적인 control 기법을 결합한 Local Weighted Phase Correlation(LWPC) 스테레오정합 알고리즘으로서 4개의 주요 단계로 구성이 되어 있다. 해당 알고리즘의 효율적인 병렬 하드웨어의 설계를 위하여, 제안된 가속기는 각 단계의 기능블록은 SIMD(Single Instruction Multiple Data Stream) 모드로 동작하게 되며, 전체적으로 각 기능 블록은 파이프라인(pipeline) 모드로 실행된다. 그 결과 제안된 구조에서 제시된 파이프라인 동작 모드의 선형 배열 프로세서는 행렬 순차수행 방법에 의한 2차원 영상처리에서 전치메모리의 필요를 제거하면서도 연산의 일반성과 고효율을 유지하게 한다. 제안된 하드웨어 구조는 Xilinx HDL을 이용하여 필요한 하드웨어 자원을 look up table, flip flop, slice, memory의 소모량으로 표현하였으며, 그 결과 실시간 처리 성능의 단일 칩 구현 가능성을 보여주었다.

Schottky 장벽 접합을 이용한 MOS형 소자의 소오스/드레인 구조의 특성 (The characteristics of source/drain structure for MOS typed device using Schottky barrier junction)

  • 유장열
    • 전자공학회논문지T
    • /
    • 제35T권1호
    • /
    • pp.7-13
    • /
    • 1998
  • Submicron급의 고집적 소자에서는 종래의 긴 채널 소자에서 생기지 않던 짧은 채널효과에 기인하는 2차원적인 영향으로 고온전자(hot carrier) 등이 발생하여 소자의 신뢰성을 저하시키는 요인이 되고 있어 이들의 발생을 최소화할 수 있는 다양한 형상의 소오스/드레인 구조가 연구되고 있다. 본 논문에서는 제작공정의 간략화, 소자규모의 미세화, 응답속도의 고속화에 적합한 소오스/드레인에 Schottky장벽 접합을 채택한 MOS형 트랜지스터를 제안하고, p형 실리콘을 이용한 소자의 제작을 통하여 동작특성을 조사하였다. 이 소자의 출력특성은 포화특성이 나타나지 않는 트랜지스터의 작용이 나타났으며, 전계효과 방식의 동작에 비하여 높은 상호콘덕턴스를 갖고 있는 것으로 나타났다. 여기서 고농도의 채널층을 형성하여 구동 전압을 낮게하고 높은 저항의 기판을 사용하므로서 드레인과 기판사이의 누설전류를 감소시키는 등의 개선점이 있어야 할 것으로 나타났다.

  • PDF

Effect Analysis for Frequency Recovery of 524 MW Energy Storage System for Frequency Regulation by Simulator

  • Lim, Geon-Pyo;Choi, Yo-Han;Park, Chan-Wook;Kim, Soo-Yeol;Chang, Byung-Hoon;Labios, Remund
    • KEPCO Journal on Electric Power and Energy
    • /
    • 제2권2호
    • /
    • pp.227-232
    • /
    • 2016
  • To test the effectiveness of using an energy storage system for frequency regulation, the Energy New Business Laboratory at KEPCO Research Institute installed a 4 MW energy storage system (ESS) demonstration facility at the Jocheon Substation on Jeju Island. And after the successful completion of demonstration operations, a total of 52 MW ESS for frequency regulation was installed in Seo-Anseong (28 MW, governor-free control) and in Shin-Yongin (24 MW, automatic generation control). The control system used in these two sites was based on the control system developed for the 4 MW ESS demonstration facility. KEPCO recently finished the construction of 184 MW ESS for frequency regulation in 8 locations, (e.g. Shin-Gimjae substation, Shin-Gaeryong substation, etc.) and they are currently being tested for automatic operation. KEPCO plans to construct additional ESS facilities (up to a total of about 500 MW for frequency regulation by 2017), thus, various operational tests would first have to be conducted. The high-speed characteristic of ESS can negatively impact the power system in case the 500 MW ESS is not properly operated. At this stage we need to verify how effectively the 500 MW ESS can regulate frequency. In this paper, the effect of using ESS for frequency regulation on the power system of Korea was studied. Simulations were conducted to determine the effect of using a 524 MW ESS for frequency regulation. Models of the power grid and the ESS were developed to verify the performance of the operation system and its control system. When a high capacity power plant is tripped, a 24 MW ESS supplies power automatically and 4 units of 125MW ESS supply power manually. This study only focuses on transient state analysis. It was verified that 500 MW ESS can regulate system frequency faster and more effectively than conventional power plants. Also, it was verified that time-delayed high speed operations of multiple ESS facilities do not negatively impact power system operations. It is recommended that further testing be conducted for a fleet of multiple ESSs with different capacities distributed over multiple substations (e.g. 16, 24, 28, and 48 MW ESS distributed across 20 substations) because each ESS measures frequency individually. The operation of one ESS facility will differ from the other ESSs within the fleet, and may negatively impact the performance of the others. The following are also recommended: (a) studies wherein all ESSs should be operated in automatic mode; (b) studies on the improvement of individual ESS control; and (c) studies on the reapportionment of all ESS energies within the fleet.

채널 등화기를 내장한 2.0GS/s 5비트 전류 모드 ADC 기반 수신기 (A 2.0-GS/s 5-b Current Mode ADC-Based Receiver with Embedded Channel Equalizer)

  • 문종호;정우철;김진태;권기원;전영현;전정훈
    • 전자공학회논문지
    • /
    • 제49권12호
    • /
    • pp.184-193
    • /
    • 2012
  • 본 논문에서는 고속 직렬 링크에 사용할 수 있는 5비트 2.0GS/s 2-way time interleaved 파이프라인 ADC 기반의 수신기를 소개한다. 샘플링 주파수를 높이기 위해, ADC 각 단은 트랙킹과 증폭이 동시에 수행되는 전류 모드 구조를 사용하였다. 또한 ADC 각단에 1-tap FIR 등화기를 탑재하여 별도의 디지털 후처리 없이 채널의 ISI를 감소시켰다. 제안한 수신기는 110nm 공정을 사용하여 설계하였다. 메모리를 제외한 수신기는 $0.58{\times}0.42mm^2$의 크기를 갖고, 동작전압 1.2V에서 91mW의 전력을 소모한다. 시뮬레이션 결과 2.0GS/s 샘플링 주파수에서 20MHz의 입력 주파수와 Nyquist 주파수인 1.0GHz 입력신호에 대하여 동일하게 26.0dB의 SNDR과 4.0비트의 ENOB특성을 확보하였다.

디지털 SSB 모뎀 개발에 관한 연구 (A Study on the Development of SSB Modem)

  • 진형두;최조천
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.693-697
    • /
    • 2007
  • SSB 무선모뎀은 데이터의 디지털 전압레벨을 가청주파수로 변환하는 변조와 역으로 가청주파수를 데이터의 디지털 전압레벨로 변환하는 복조과정을 거치는데 변${\cdot}$복조기는 하나의 DSP 칩을 이용하여 구현하였다. SSB의 특성상 주파수가 변할 때 인접한 두 주기에서 왜곡이 발생하는데 이것은 음성통신방식에는 아무런 영향을 주지 않으나 데이터 전송할 때는 심각한 영향을 준다. 다시 말하면 인접해 있는 2주기는 데이터 전송을 할 수 없다. 그래서 2-tone FSK방식을 사용하는 경우, 1비트를 보내기 위해 최소 3주기 이상을 보내야 한다. 그러므로, 고속전송을 위해서는 1개의 tone 신호를 보내는 변형된 위상지연 방식을 사용하여 모뎀을 구현하였다. 1200bps를 전송모드에서는 1.3kHz 심볼주파수에 지연시간 0과 $187{\mu}s$을 발생시켰고 2400bps 모드에서는 1.5kHz 심볼주파수에 0, $70{\mu}s$, $130{\mu}s$, 및 $200{\mu}s$의 지연시간을 두어 구현하였다. 최고전송속도 3600bps 모드에서 는 2.0kHz 심볼주파수에 0, $100{\mu}s$, $160{\mu}s$$250{\mu}s$의 지연시간을 두어 구현하였다. 이상의 방법으로 SSB 모뎀을 구현하였으며 기존 독일의 PACTOR와 미국의 CLOVER계열의 스펙트럼과 비교했을때 SSB 통과대역폭은 거의 비슷하였고 대역폭내의 신호대잡음비를 비교한 결과 본 연구 구현한 모뎀의 파형이 20dB정도 높은 이득으로 전송되는 우수한 특성을 보였다. 실제 전송시험결과에서도 송수신 Platform에 데이터가 정확하게 수신되고 있음을 확인하였다.

  • PDF