• 제목/요약/키워드: high power amplifier

검색결과 909건 처리시간 0.027초

광대역 공간 결합 고출력 전력증폭기 개발 (Development of Wideband Spatial Combined High Power Amplifier)

  • 이호선;박관영;공동욱;전종훈
    • 한국전자파학회논문지
    • /
    • 제28권4호
    • /
    • pp.286-297
    • /
    • 2017
  • 본 논문에서는 10개 단일 증폭기를 공간 결합하여 6~18 GHz의 광대역에서 동작하는 50 W급 공간 결합 고출력 전력 증폭기를 연구하였다. 동축형 공간 결합기는 안티-포달 안테나와 같은 원리로 동작하는 핀라인-마이크로스트립 라인 변환기로 이루어져 있으며, 이 변환기는 6~18 GHz의 광대역 특성을 갖도록 설계되었다. 그러므로 공간 결합기 설계에서 가장 중요한 부분은 PCB로 구현되는 핀라인-마이크로스트립 라인 변환기의 형상이며, 이는 Klopfensein의 최적 임피던스 Taper에 근거하여 설계한다. 또한, 10개로 구성된 단일 증폭기의 공간 결합 효율을 최대화 하기 위해 증폭 기간의 이득과 위상차를 각각 제어할 수 있는 CMOS 기반의 MFC(Multi-Function Core) MMIC와 10 W급 이상의 GaN 기반 종단 PA MMIC를 직접 개발하여 단일 증폭기에 내장하였다. 제작된 공간 결합 고출력 전력증폭기는 6~18 GHz의 거의 전대역에서 50 W 이상의 양호한 출력 특성을 보여준다.

Design of High Efficiency CMOS Class E Power Amplifier for Bluetooth Applications

  • Chae Seung Hwan;Choi Young Shig;Choi Hyuk Hwan;Kim Sung Woo;Kwon Tae Ha
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.499-502
    • /
    • 2004
  • A two-stage Class E power amplifier operated at 2.44GHz is designed in 0.25-$\mu$m CMOS process for Class-l Bluetooth application. The power amplifier employs c1ass-E topology to exploit its soft-switching property for high efficiency. A preamplifter with common-mode configuration is used to drive the output-stage of Class-E type. The amplifier delivers 20-dBm output power with 70$\%$ PAE (power -added-efficiency) at 2-V supply voltage.

  • PDF

래치구조의 드라이브 증폭단을 이용한 2단 전력 증폭기 (A Two-Stage Power Amplifier with a Latch-Structured Pre-Amplifier)

  • 최영식;최혁환
    • 한국정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.295-300
    • /
    • 2005
  • 본 논문에서는 블루투스 Class-1에 응용 가능한 중심주파수 2.4CHz의 2단 Class E 전력 증폭기를 설계하였다. 전력 증폭기는 고효율 특성을 위해 소프트-스위칭을 하는 Class E로 설계하였다. 증폭기 가 포함된 래치-구조의 구동증폭기는 다음단의 전력 증폭기를 소프트-스위칭 모드로 동작시키기 위해 빠른 상승시간과 하강시간의 출력신호를 만든다. 이 구조는 전력 증폭기의 효율특성을 개선시킨다. 제안한 전력 증폭기는 65.8$\%$의 전력부가효율, 20dBm의 출력전력과 20dB의 전력이득을 나타낸다.

Limitter를 이용한 증폭기의 성능개선 (Performance enhancement of hybrid power amplifier using limitter)

  • 이상수;이석희;방성일
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2007년도 하계종합학술대회 논문집
    • /
    • pp.73-74
    • /
    • 2007
  • In this paper, we design hybrid limitter balanced(HLB) power amplifier with W-CDMA signal input. Balanced power amplifier is important component that decide efficiency in communication system. General balanced power amplifier has low efficiency and high distortion characteristics. Therefore, we embodied two path with limitter that amplitude path had high efficiency amplifier using limitter and phase path had high linear amplifier to improve such problem.

  • PDF

고출력, 고효율 PA 설계를 위한 로드-풀 측정 (Load-Pull Measurement for High Power, High Efficiency PA Design)

  • 임은재;이경보;이영철
    • 한국전자통신학회논문지
    • /
    • 제10권8호
    • /
    • pp.945-952
    • /
    • 2015
  • GaN 전력증폭소자를 이용한 전력증폭기의 고효율 특성을 구현하기 위하여 $50{\Omega}$으로 정합된 전력증폭소자는 적용 주파수 대역, 출력전력, 효율 특성 선정의 한계가 있으므로 본 연구에서는 source/load-pull 시험을 통한 측정 데이터를 기반으로 고출력, 고효율 특성의 설계 목적에 맞는 정량적 입력 및 출력 임피던스를 추출하여 고효율 전력증폭기를 구현하였다. 구현된 전력증폭기는 2.7-3.1GHz의 주파수 대역에서 25watt(44dBm), 66-76%의 PAE특성 나타낸다.

마이크로파용 고효율 Doherty 전력증폭기 설계 (A Design of High Efficiency Doherty Power Amplifier for Microwave Applications)

  • 오정균;김동옥
    • 한국항해항만학회지
    • /
    • 제30권5호
    • /
    • pp.351-356
    • /
    • 2006
  • 본 논문에서는 마이크로파 대역의 주파수를 이용해 고효율 도허티 전력 증폭기를 설계 및 제작하였다. 도허티 전력증폭기는 MRF 281 LDMOS FET를 사용하여 구현하였고, 도허티 전력 증폭기의 성능을 AB급 증폭기만 있을 때와 비교하였다. 측정결과, 구현한 도허티 전력 증폭기는 P1dB 출력전력이 2.3GHz 주파수에서 33.0dBm을 가진다. 또한, 도허티 증폭기는 주파수 $2.3GHz\sim2.4GHz$에서 이득은 11dB, 입력 반사손실 -17.8dB를 얻었다. 설계된 도허티 증폭기는 AB급 증폭기만 있을 때와 비교해서 평균 PAE는 10% 이상 개선됨을 보였고, 설계된 도허티 증폭기의 최대 PAE는 39%를 갖는다.

마이크로파용 고효율 Doherty 전력 증폭기 설계 (A Design of High Efficiency Doherty Power Amplifier for Microwave applications)

  • 오정균;김동옥
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 춘계학술대회 및 창립 30주년 심포지엄(논문집)
    • /
    • pp.91-96
    • /
    • 2006
  • 본 논문에서는 마이크로파 대역의 주파수를 이용해 고효율 도허티 전력 증폭기를 설계 및 제작하였다. 도허티 전력증폭기는 MRF 281 LDMOS FET를 사용하여 구현하였고, 도허티 전력 증폭기의 성능을 AB급 증폭기만 있을 때와 비교하였다. 측정결과, 구현한 도허티 전력 증폭기는 PldB 출력전력이 2.3GHz 주파수에서 33.0dBm을 가진다. 또한, 도허티 증폭기는 주파수 $2.3GHz{\sim}2.4GHz$에서 이득은 11dB, 입력 반사손실-17.8dB를 보인다. 설계된 도허티 증폭기는 AB급 증폭기만 있을 때와 비교해서 평균 PAE는 10% 이상 개선됨을 보였고, 설계된 도허티 증폭기의 최대 PAE는 39%를 갖는다.

  • PDF

광대역 디지털TV 중계기용 100 Watt 고출력증폭기의 구현 및 특성 측정에 관한 연구 (Implementation and Evaluation of the 100 Watt High Power Amplifier for Broadband Digital TV Repeater)

  • 전중성
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제31권5호
    • /
    • pp.575-582
    • /
    • 2007
  • In this paper, a 100 Watt high power amplifier has been implemented and performed evaluation, which is operating at UHF band ($470\;{\sim}\;806\;MHz$) for Digital TV repeater. To achieve increase of bandwidth and high power capability, 3-way power combiner and divider of Wilkinson type was adopted. In order to measure the fabricated 100 Watt power amplifier, the estimation technique function which makes equivalent mask was used. As a result of the measurement, the existence of pilot signal is confirmed and the signal transmitted at the rated output power 100 Watt is brought out the flat feature through 6 MHz bandwidth. and it resulted that its value was less than -47 dB at the edge of radiation channel and less than -110 dB at more than 6 MHz position from channel edge.

광대역 특성을 가지는 고출력 펄스 전력 증폭기 구현에 관한 연구 (A Study on the Implementation of High Power Pulse Amplifier with wide-band characteristic)

  • 이경학
    • 한국위성정보통신학회논문지
    • /
    • 제11권1호
    • /
    • pp.1-5
    • /
    • 2016
  • 본 논문에서는 L-Band 대역의 항행안전시설(DME, TACAN)에 적용 가능한 광대역 High power pulsed amplifier를 구현하였다. L-Band 대역의 항행안전시설의 특성상 구현된 SSPA는 매우 높은 출력과 선형성, 효율 특성을 요구한다. 이에 본 논문에서는 변형된 class F 기법을 이용하여 효율 특성을 개선하였다. 또한 hybrid coupler를 이용한 Balance 구조와 구동부 증폭단의 비선형 특성을 이용한 anti-phase 기법, 출력부 harmonic trap 등을 이용하여 선형 특성을 개선하였다. 구현된 SSPA는 약 300MHz의 대역폭을 가지며, 1.5KW 출력과 55%의 효율 특성을 보였다.

광대역 저잡음 평형 증폭기 설계 (Design of broadband low noise balanced amplifier)

  • 이정란;문성익;양두영
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.191-194
    • /
    • 1999
  • The balanced amplifier is a practical amplifier to, implement a broadband amplifier that has flat gain and good input and output VSWR. Three-stage amplifier design procedure usually divided into three partition satisfying the following requirements : low noise figure, high gain and high power output. FHX35LG HEMT device is used in the design can be obtained low noise figure at the first-stage, MGA82563 MMIC device is used in the design can be maintained high gain at the second-stage, and AHI MMIC device is used in the design can be required high power output at the third-stage. The results of three-stage balanced amplifier show that power gain is about 40㏈, noise figure is less than 1.2㏈ at operating frequency.

  • PDF