• 제목/요약/키워드: digital reference

검색결과 1,301건 처리시간 0.026초

Implementation of Digital Image Processing for Coastline Extraction from Synthetic Aperture Radar Imagery

  • Lee, Dong-Cheon;Seo, Su-Young;Lee, Im-Pyeong;Kwon, Jay-Hyoun;Tuell, Grady H.
    • 한국측량학회지
    • /
    • 제25권6_1호
    • /
    • pp.517-528
    • /
    • 2007
  • Extraction of the coastal boundary is important because the boundary serves as a reference in the demarcation of maritime zones such as territorial sea, contiguous zone, and exclusive economic zone. Accurate nautical charts also depend on well established, accurate, consistent, and current coastline delineation. However, to identify the precise location of the coastal boundary is a difficult task due to tidal and wave motions. This paper presents an efficient way to extract coastlines by applying digital image processing techniques to Synthetic Aperture Radar (SAR) imagery. Over the past few years, satellite-based SAR and high resolution airborne SAR images have become available, and SAR has been evaluated as a new mapping technology. Using remotely sensed data gives benefits in several aspects, especially SAR is largely unaffected by weather constraints, is operational at night time over a large area, and provides high contrast between water and land areas. Various image processing techniques including region growing, texture-based image segmentation, local entropy method, and refinement with image pyramid were implemented to extract the coastline in this study. Finally, the results were compared with existing coastline data derived from aerial photographs.

고속 HEVC 부호화를 위한 효율적인 PU 레벨 움직임예측 병렬화 구현 기법 (Efficient parallelization implementation technique of PU-level ME for fast HEVC encoding)

  • 박수빈;최기호;박상효;장의선
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2012년도 추계학술대회
    • /
    • pp.163-166
    • /
    • 2012
  • 본 논문에서는 차세대 비디오 표준인 High Efficiency Video Coding(HEVC)의 영상 부호화 과정의 시간복잡도 감소를 위한 효율적인 Prediction Unit(PU)레벨 움직임예측(Motion Estimation, ME) 병렬화의 구현 기법을 제시하고자 한다. 움직임예측 과정은 부호화기에서 80%의 복잡도를 차지하는 과정으로 고속 부호화의 걸림돌이 되고 있다. 이를 해결하기 위한 방법으로 제안된 것이 움직임예측 알고리즘의 병렬화이다. 알고리즘 수준에서 ME 의 일부인 Merge Estimation 의 병렬화를 위해서 Merge Estimation Region (MER)기반의 ME 방법이 제안되었다. 하지만 HEVC Test Model reference software(HM)에 반영된 MER 을 이용하여 실제로 병렬화된 ME 를 구현하는 과정에서는 알고리즘 측면에서 아직 고려되지 않은 문제들이 존재한다. 이에 본 논문에서는 MER 을 사용한 안정적인 병렬 ME 를 구현하기 위한 전략으로 각 PU 의 정보를 독립적으로 사용하기 위한 부분 순차화 방법과 메모리 접근제한을 이용한 병렬화 방법을 제시한다. 실험을 통해 본 연구의 우수성이 확인되었는데, 제안된 방법에 기반을 둔 구현에서 순차적인 ME 를 이용한 부호화기 대비 평균 25.64%의 전체 부호화 과정 시간의 감소가 나타났다.

  • PDF

멀티코어 DSP를 이용한 다중 안테나를 지원하는 SDR 기반 LTE-A PDSCH 디코더 구현 (Implementation of SDR-based LTE-A PDSCH Decoder for Supporting Multi-Antenna Using Multi-Core DSP)

  • 나용;안흥섭;최승원
    • 디지털산업정보학회논문지
    • /
    • 제15권4호
    • /
    • pp.85-92
    • /
    • 2019
  • This paper presents a SDR-based Long Term Evolution Advanced (LTE-A) Physical Downlink Shared Channel (PDSCH) decoder using a multicore Digital Signal Processor (DSP). For decoder implementation, multicore DSP TMS320C6670 is used, which provides various hardware accelerators such as turbo decoder, fast Fourier transformer and Bit Rate Coprocessors. The TMS320C6670 is a DSP specialized in implementing base station platforms and is not an optimized platform for implementing mobile terminal platform. Accordingly, in this paper, the hardware accelerator was changed to the terminal implementation to implement the LTE-A PDSCH decoder supporting the multi-antenna and the functions not provided by the hardware accelerator were implemented through core programming. Also pipeline using multicore was implemented to meet the transmission time interval. To confirm the feasibility of the proposed implementation, we verified the real-time decoding capability of the PDSCH decoder implemented using the LTE-A Reference Measurement Channel (RMC) waveform about transmission mode 2 and 3.

디지탈 하이브리드 위상고정루프(DH-PLL) 주파수 합성기의 위상잡음 분석 (Analysis of Phase Noise in Digital Hybrid PLL Frequency Synthesizer)

  • 이현석;손종원;유흥균
    • 한국전자파학회논문지
    • /
    • 제13권7호
    • /
    • pp.649-656
    • /
    • 2002
  • 본 논문에서는 고속 주파수 스위칭 특성을 갖는 디지탈 하이브리드 위상고정루프(DH-PLL: Digital Hybrid Phase-Locked Loops)의 위상잡음을 분석하였다. 기존 위상고정루프에 비하여, 디지탈 하이브리드 위상고정루프는 D/A 변환기에서 발생하는 잡음이 전체 출력위상잡음에 추가되므로 위상잡음이 증가되는 문제점이 있다. 입력기준신호, D/A 변환기, 그리고 전압제어발진기(VCO: Voltage Controlled Oscillator)를 주요 잡음원으로 고려하여, 이것에 의한 위상잡음을 해석적으로 분석하였다. 또한 폐루프 대역과 주파수 합성 분주비(hi)에 따른 위상잡음의 변화를 연구하여 디지탈 하이브리드 위상고정루프의 위상잡음을 최소화하는 최적 폐루프 대역을 결정할 수 있다. 또한, 해석적 방법에 의한 분석 결과와 회로 시뮬레이션에 의한 결과가 동일함을 확인하였다.

전자레인지용 LLC 공진형 인버터의 디지털 출력 제어 (Digital Power Control of LLC Resonant Inverter for Microwave Oven)

  • 강계룡;김흥근;차헌녕
    • 전력전자학회논문지
    • /
    • 제22권5호
    • /
    • pp.457-462
    • /
    • 2017
  • This paper proposes a digital power control of the LLC resonant half-bridge inverter for high power microwave oven application. Conventional half-bridge inverter for driving a microwave oven uses a hardware-based power control method which varies the frequency according to the AC source voltage. In this case, it is difficult to control the output power according to the variation of the load status of magnetron. The proposed power control consists of an instantaneous current generator and a current controller. Instantaneous current generator makes an instantaneous current reference from power command using input voltage information. Current controller controls input current which has an information of status of magnetron. The proposed power control does not require any compensation algorithm for the change of the load status of the magnetron and change of input voltage. The validity of the proposed method for the control of the change of input voltage and frequency is verified by both simulation and experiment.

A Broadband Digital Step Attenuator with Low Phase Error and Low Insertion Loss in 0.18-${\mu}m$ SOI CMOS Technology

  • Cho, Moon-Kyu;Kim, Jeong-Geun;Baek, Donghyun
    • ETRI Journal
    • /
    • 제35권4호
    • /
    • pp.638-643
    • /
    • 2013
  • This paper presents a 5-bit digital step attenuator (DSA) using a commercial 0.18-${\mu}m$ silicon-on-insulator (SOI) process for the wideband phased array antenna. Both low insertion loss and low root mean square (RMS) phase error and amplitude error are achieved employing two attenuation topologies of the switched path attenuator and the switched T-type attenuator. The attenuation coverage of 31 dB with a least significant bit of 1 dB is achieved at DC to 20 GHz. The RMS phase error and amplitude error are less than $2.5^{\circ}$ and less than 0.5 dB, respectively. The measured insertion loss of the reference state is less than 5.5 dB at 10 GHz. The input return loss and output return loss are each less than 12 dB at DC to 20 GHz. The current consumption is nearly zero with a voltage supply of 1.8 V. The chip size is $0.93mm{\times}0.68mm$, including pads. To the best of the authors' knowledge, this is the first demonstration of a low phase error DC-to-20-GHz SOI DSA.

순환 고조파 필터를 이용한 회전불변 지문 인식에 관한 연구 (A Study on The Rotation Invariant Fingerprint Identification Using a Circular Harmonic Filter)

  • 신강호;채호병;정연만
    • 한국컴퓨터정보학회논문지
    • /
    • 제8권3호
    • /
    • pp.94-99
    • /
    • 2003
  • 본 논문에서는 자동 지문 인식 시스템을 구성하기 위하여 MSF에서 위상 신호만으로 상관이 가능한 POC를 기본 시스템으로 하여, 입력 지문 영상에서 위상 신호를 추출하고 기준 지문 영상의 순환 고조파 필터와 2차원 위상 신호 정합을 시키는 방법을 통해 회전 불변 지문 인식 시스템을 구현하였다. 지문 영상은 내부 전반사 모드로 동작하는 프리즘을 통해 얻고, 지문 영상에 대한 2차원 주파수 발생은 광학적으로 수행하고 위상 신호 추출은 디지털 시스템을 이용하는 광-디지털 하이브리드 형태로 광학의 실시간 병렬 처리 특성과 디지털 알고리즘의 유연성 및 정확성을 상호 보완적으로 이용하였다.

  • PDF

TMS320C6670 기반 LTE-A PDSCH 디코더 구현 (Implementation of LTE-A PDSCH Decoder using TMS320C6670)

  • 이광민;안흥섭;최승원
    • 디지털산업정보학회논문지
    • /
    • 제14권4호
    • /
    • pp.79-85
    • /
    • 2018
  • This paper presents an implementation method of Long Term Evolution-Advanced (LTE-A) Physical Downlink Shared Channel (PDSCH) decoder using a general-purpose multicore Digital Signal Processor (DSP), TMS320C6670. Although the DSP provides some useful coprocessors such as turbo decoder, fast Fourier transformer, Viterbi Coprocessor, Bit Rate Coprocessor etc., it is specific to the base station platform implementation not the mobile terminal platform implementation. This paper shows an implementation method of the LTE-A PDSCH decoder using programmable DSP cores as well as the coprocessors of Fast Fourier Transformer and turbo decoder. First, it uses the coprocessor supported by the TMS320C6670, which can be used for PDSCH implementation. Second, we propose a core programming method using DSP optimization method for block diagram of PDSCH that can not use coprocessor. Through the implementation, we have verified a real-time decoding feasibility for the LTE-A downlink physical channel using test vectors which have been generated from LTE-A Reference Measurement Channel (RMC) Waveform R.6.

월간 <디자인> 잡지 구독 서비스의 사용자 경험 연구 (A study on User Experience of Monthly Magazine Subscription Service)

  • 최소영;김승인
    • 디지털융복합연구
    • /
    • 제19권8호
    • /
    • pp.337-343
    • /
    • 2021
  • 본 연구는 디자인을 공부하는 학생 사용자, 혹은 디자이너로 일하고 있는 사용자를 중심으로 월간 <디자인> 잡지 구독 서비스의 사용자 경험에 관한 연구이다. 잡지 산업의 매출액은 2012년 이후 지속적으로 감소하고 있으며, 국내에서 발행되는 일부 잡지는 폐간 혹은 영구 휴간 절차를 밟았다. 이 연구는 잡지 매출액의 가장 큰 부분을 차지하는 잡지 판매 수입을 증대하기 위해 월간 <디자인>을 중점으로 잡지 구독 서비스의 사용자 경험을 측정하였다. 이를 위해 구독자와 비구독자 대상으로 설문조사 및 심층 인터뷰를 실시하여 개선사항을 제안하였다. 이 연구는 사용자 경험에 초점을 두었으며, 향후 잡지 구독 서비스 연구에 참고자료로 활용할 것으로 기대한다.

High-accuracy quantitative principle of a new compact digital PCR equipment: Lab On An Array

  • Lee, Haeun;Lee, Cherl-Joon;Kim, Dong Hee;Cho, Chun-Sung;Shin, Wonseok;Han, Kyudong
    • Genomics & Informatics
    • /
    • 제19권3호
    • /
    • pp.34.1-34.6
    • /
    • 2021
  • Digital PCR (dPCR) is the third-generation PCR that enables real-time absolute quantification without reference materials. Recently, global diagnosis companies have developed new dPCR equipment. In line with the development, the Lab On An Array (LOAA) dPCR analyzer (Optolane) was launched last year. The LOAA dPCR is a semiconductor chip-based separation PCR type equipment. The LOAA dPCR includes Micro Electro Mechanical System that can be injected by partitioning the target gene into 56 to 20,000 wells. The amount of target gene per wells is digitized to 0 or 1 as the number of well gradually increases to 20,000 wells because its principle follows Poisson distribution, which allows the LOAA dPCR to perform precise absolute quantification. LOAA determined region of interest first prior to dPCR operation. To exclude invalid wells for the quantification, the LOAA dPCR has applied various filtering methods using brightness, slope, baseline, and noise filters. As the coronavirus disease 2019 has now spread around the world, needs for diagnostic equipment of point of care testing (POCT) are increasing. The LOAA dPCR is expected to be suitable for POCT diagnosis due to its compact size and high accuracy. Here, we describe the quantitative principle of the LOAA dPCR and suggest that it can be applied to various fields.