• 제목/요약/키워드: bisection method

검색결과 98건 처리시간 0.04초

뇌졸중 환자에게 불빛 자극이 편측무시 감소에 미치는 영향: 단일 사례 연구 (The Effect of Light Stimulation on the Reduction of Unilateral Neglect of Stroke Patients: Single Subject Research Design)

  • 이호승
    • 대한지역사회작업치료학회지
    • /
    • 제2권2호
    • /
    • pp.61-69
    • /
    • 2012
  • 목적 : 본 연구는 편측 무시를 가진 뇌졸중 환자에게 불빛 자극을 주었을 때 편측 무시가 얼마나 완화되는지, 또 그러한 자극이 MVPT 구성 항목에 어떠한 영향을 미치는지를 알아보고자 한다. 연구방법 : 본 연구를 위하여 청주 성모병원에서 뇌졸중 진단을 받고 입원치료를 받고 있는 환자 중 왼쪽 무시가 있으면서 연구방법을 이해하고 동의한 60세 남자환자를 대상으로 하였다. 대상자의 편측 무시정도는 MVPT를 이용하여 측정하였다. 단일사례연구 방법 중 반전설계(ABAB설계)로 A는 기초선(baseline)을 설정하는 기간으로 5일 동안 동일한 시간과 장소에서 선 나누기 검사(line bisection)를 실시하고 B는 중재기간으로써 4일 동안 불빛 자극을 주기 전과 후, 각각 1회씩 선 나누기 검사를 실시한다. MVPT 구성 항목의 변화를 보기 위해 3회 실시 하였다. 결과 : 기초선 기간 중 선 나누기 검사의 평균값은 12.19mm 불빛 자극 후의 평균값은 9.15mm로 24%의 오류감소를 보였다. 두 번째 치료기간 중 불빛자극 후의 평균값은 6.37mm로 처음 치료기간보다 43%의 오류감소를 보였다. MVPT 점수는 반응 행동이 13개에서 18개로 증가하였고, 수행시간은 16.14초에서 7.52초로 향상되었다. 결론 : 본 연구 결과는 편측 무시를 가진 뇌졸중 환자에게 불빛 자극이 편측 무시를 감소시키는 효과가 있음을 알 수 있고 치료기간이 중첩되어 일어날수록 치료효과도 좋아 진다는 것을 알 수 있다. 또 불빛 자극이 MVPT 수행 시간 향상에 영향을 준 것을 알 수 있었다.

  • PDF

평면 DFB (Distributed-Feedback) 전송구조의 등가 전송선로 해석법 (Equivalent Network Approach of Planar DFB (Distributed-Feedback) guiding Structures)

  • 김준환;호광춘;김영권
    • 전기전자학회논문지
    • /
    • 제2권1호
    • /
    • pp.108-113
    • /
    • 1998
  • Floquet의 정리와 이등분의 원리 (bisection principle)에 기초한 등가 전송선로 해석법을 이용하여 평면 DFB 구조의 반사특성을 해석하고, 격자주기 (grating petiod)에 따른 분산특성과 전력반사도를 계산하였다. 수치해석 결과 등가 전송선로 해석법은 DFB 전송구조의 광학적 특성을 분석하기 위한 간편하고 유용한 알고리즘으로 사용될 수 있음을 보여 주었다.

  • PDF

표면노조 모델을 이용한 졍면밀링에서의 최적 이송속도 선정 (Determination of the Optimum Feed Rate by a Surface Roughness Model in a Face Milling Operation)

  • 백대균;고태조;김희술
    • 대한기계학회논문집A
    • /
    • 제20권8호
    • /
    • pp.2508-2515
    • /
    • 1996
  • Determination of an optimal feed rate is valuable in the sense of the precision and efficient machining. In this regard, a new surface roughness model for the face milling operation that considered the radial and axal runouts of the inserts in the cutter body was developed. The validity of the model was proved through the cutting experiments, and the model is able to predict the real machined surface roughness exactly with the information of the insert runouts and the cutting conditions. From the estimated surface roughness value, the maximum feed rate that obtains a maximum naterial removal rate under the given surface roughness constraint can be selected by using a bisection method. Therefore, this mehod for optimizing the feed rate can be well applied to the using a bisection method. Therefore, this method for optimizing the feed rate can be well applied to the using selsction of the cutting condition during the NC data generation in CAM.

An Advanced Method of Simulation and Analysis for Electromagnetic Environment on the Mobile Receiver in a Shielded Anechoic Chamber

  • Kim, Jung-Hoon;Rhee, Joong-Geun
    • Journal of electromagnetic engineering and science
    • /
    • 제6권4호
    • /
    • pp.229-234
    • /
    • 2006
  • This paper presents an advanced method of simulation for EM(electromagnetic) environment that affects on mobile receivers. A new calibration algorithm in the process of simulation is introduced. With a proposed calibration method, the time required for simulation is reduced and this makes it possible to simulate a near-real time EM environment in a shielded anechoic chamber. EM environment data acquisition and logging techniques with GPS for simulation were developed.

FINDING THE INTERSECTION POINT OF A NONPARAMETRIC SURFACE AND A LINE IN $R^3$

  • Kim, Hoi-Sub;Jo, Chang-Mog;Lee, Se-Joon;Jun, Cha-Soo
    • Journal of the Korean Society for Industrial and Applied Mathematics
    • /
    • 제7권1호
    • /
    • pp.1-5
    • /
    • 2003
  • We suggest Bisection method, Fixed point method and Newton's method for finding the intersection point of a nonparametric surface and a line in $R^3$ and apply ray-tracing in Color Picture Tube or Color Display Tube.

  • PDF

BCI 시스템 구현을 위한 모델링 (Modeling for Implementation of a BCI System)

  • 김미혜;송영준
    • 한국콘텐츠학회논문지
    • /
    • 제7권8호
    • /
    • pp.41-49
    • /
    • 2007
  • BCI시스템은 뇌 자체에서 발생하는 전기적인 신호를 측정하여 콘트롤 또는 통신 시스템에 접목시키는 것이다. 이 시스템은 뇌파의 움직임을 실시간으로 검출하고 이를 통해 발생된 신호를 사용하여 전자장비 또는 소프트웨어에 바탕을 둔 프로세서 등을 조정할 수 있다. 본 논문에서는 다양한 정신 상태에서 발생한 뇌전위 신호를 분석하고 인식하는 뇌-컴퓨터간 인터페이스 시스템을 개발할 때 뇌파 측정시 혼합되는 잡음제거 및 분리에 관한 것을 다루고자 한다. BCI시스템 구현을 위한 뇌파 분류과정에서 이분법의 수리적 모델을 사용하여 뇌파를 분류하고 잡음구간을 추출하는 방법을 제안하였다.

Intrinsic Cylindrical/Surrounding Gate SOI MOSFET의 I-V 특성 도출을 위한 해석적 모델 (Analytical Model for Deriving the I-V Characteristics of an Intrinsic Cylindrical Surrounding Gate MOSFET)

  • 우상수;이재빈;서정하
    • 대한전자공학회논문지SD
    • /
    • 제48권10호
    • /
    • pp.54-61
    • /
    • 2011
  • 본 논문에서는 intrinsic-body cylindrical/surrounding gate SOI MOSFET의 I-V 특성 도출을 위한 간단한 해석적 모델을 제시하였다. Intrinsic 실리콘 채널 영역에서의 Poisson 방정식과 gate oxide 내에서의 Laplace 방정식을 해석적으로 풀어 소스와 드레인 양단 끝에서의 표면 전위 분포를 bisection method를 이용하여 구하였다. 구해진 표면 전위를 바탕으로 closed-form의 I-V 특성 식을 도출하였다. 도출된 I-V 특성 표현 식을 모의 실험한 결과, 소자의 parameter와 가해진 bias 전압에 대한 비교적 정확한 의존성을 확인할 수 있었다.

End - Mill 절삭계의 파라메터 모델링에 관한 연구 (A study of the Modeling of Paramenters in End-Mill System)

  • 백대균;김희술
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1995년도 추계학술대회 논문집
    • /
    • pp.173-178
    • /
    • 1995
  • This paper presents a new method to obtain parameters of end-mill cutting system. For high speed milling and precision surface finish, we have to predict the deflection of tool and the critical depth of cut. The cutting system can be modeled to a vibratory system to obtain the deflection of tooll and the critical depth of cut. A new method of the modeling of one degree of freedom system was developed using bisection method, ARMA(Autoregressive Moving average) and impact test.

  • PDF

시각화 환경의 개발에 대한 두 관점 (Two Perspectives in Developing a Visualization Environment)

  • 고상숙
    • 대한수학교육학회지:수학교육학연구
    • /
    • 제8권2호
    • /
    • pp.745-752
    • /
    • 1998
  • 컴퓨터의 급속한 보급으로 시각화는 수학 교육자사이의 논의에 자주 등장하는 소재가 되었다. 우리는 다양한 소프트웨어를 사용하여 준비한 수업에 학생들로 임하게는 하지만 거의 그들의 사고 발달과정에는 관심을 갖지 못하고 있다. 이 논문은 구성주의(Constructivism)와 정보처리체계(Information-Processing System)에 입각하여 수학의 시각화를 생각해보고 어떻게 시각화 환경을 준비해야하는지 논해보고자 하였다. 구성주의의 시각화에서는 반영적 추상(reflective abstraction), 반복되는 경험(repeated experience), 그리고 지식 위계성이 학습의 기능 체계를 이루므로 발견적 학습을 통해 학생 스스로 의미를 구성할 수 있도록 Thomas (1992)의 세 가지 제안을 이용하여 수업을 준비할 수 있다. 정보처리체계에서는 지식은 서술적인 것과 과정적인 것으로 나뉘어지고, 시각적 표상을 수록하고 삭제하는 과정과 조작 가능한(manipulative) 환경과의 상호작용으로 기호적 시각으로 표상을 변화하는 과정을 통해 개념을 습득하게된다. 시각화는 스키마와 개념상을 통해서 일어난다. 그래프, 애니메이션, 그리고 다른 시각적 표상 등은 이 개념상에 직접적 효과를 주므로 매우 중요하다. 이런 논란을 바탕으로 교사는 반영적 추상화를 위해 시간을 충분히 제공해야하고, 비슷한 문제를 가지고 여러번 시도를 할 수 있게 하며, 학생을 잘 관찰하여 그들의 지식 위계성을 이해하고 방향을 제시하며, 논리적이고 잘 연결된 시각적 표상을 제공하고, 상징적 사관으로 확장할 수 있게 조작할 수 있는 환경에서 시각화에 대해 학생과 많은 대화를 하도록 수업을 준비해야한다. 그한 예로 타원을 가르치기 위해 몇 가지 테크놀로지를 활용한 시각화 환경을 구성해보았다.ates of bisected bovine embryos by micromanipulator and micropipett were 29.2% and 19.1%, respectively. The rates of non-bisection embryos(46.7%) were significantly higher than those of bisection embryos. 2. The in vitro developmental rates of bisected bovine embryos by micromanipulator, micropipett and pipetting method were 32.4%, 19.4% and 25.6%, respectively.3. The in vitro developmental rates of with and without-zona pellucida of bisected bovine embryos by raicromanipulator were 30.8% and 25.0%, respectively. The rates of nonbisection embryos(53.1%) were significantly higher than those of bisection embryos.랑크톤 군집내 종 천이와 일차생산력에 크게 영향을 미칠 수 있음을 시사한다.TEX>5.2개)였으며, 등급별 회수율은 각각 GI(8.5%), GII(13.4%), GIII(43.9%), GIV(34.2%)로 나타났다.ments of that period left both in Japan and Korea. "Hyojedo" in Korea is supposed to have been influenced by the letter design. Asite- is also considered to

  • PDF

이분법을 이용한 CMOS D-FF의 불안정상태 구간 측정 (Metastability Window Measurement of CMOS D-FF Using Bisection)

  • 김강철
    • 한국전자통신학회논문지
    • /
    • 제12권2호
    • /
    • pp.273-280
    • /
    • 2017
  • 트랜지트터의 대용량 집적 기술이 발전함에 따라 다수의 CPU를 하나의 칩에 구현하게 되었으며, 시스템의 요구사항을 맞추기 위하여 클럭 주파수는 점점 더 빨라지고 있다. 그러나 클럭 주파수를 증가시키는 것은 클럭 동기화 같은 시스템의 오동작을 일으키는 문제들을 유발시킬 수 있으므로 디지털 칩 설계 시에 불안정 상태 문제를 피하는 것이 아주 중요하다. 본 논문에서는 80nm CMOS 공정으로 설계된 D-FF을 사용하여 온도, 전원, 전달 게이트의 크기에 따라 Hspice의 이분법을 사용하여 불안정상태 구간을 측정한다. 모의 실험 결과에서 불안정상태 구간은 온도와 전원 전압의 증가에 따라 조금 증가하였지만, 전달 게이트의 면적에 대해서는에 포물선 모양으로 비례하고 있으며, 전달 게이트의 P 형과 N 형 트랜지스터의 비율이 4:2 일 때 불안정상태 구간이 최소가 되는 것을 확인하였다.