• 제목/요약/키워드: baseband digital communication

검색결과 40건 처리시간 0.02초

수중 초음파 통신을 위한 적응형 BPSK 복조기의 DSP 구현 (DSP Implementation of the Adaptive BPSK demodulator for Underwater acoustic communication)

  • 전재국;박찬섭;주형준;김기만
    • 한국마린엔지니어링학회:학술대회논문집
    • /
    • 한국마린엔지니어링학회 2006년도 전기학술대회논문집
    • /
    • pp.109-110
    • /
    • 2006
  • The performance of a digital baseband signal processing and data transmission rate depends on the modulation technique. In this paper, We implemented DSP communication system for Underwater acoustic communication using by adaptive BPSK modem technique. In order to implement adaptive modem, we suggested SNR detection block. SNR detection block has the reference SNR value that selects between window filter path and matched filter path. In this paper, suggested system is based on software interface and all Hardware(PLL, modem filter, equalizer etc) is implemented by software, exclusive of DSP, A/D, D/A converter, SDRAM and Flash memory.

  • PDF

저피탐 무인기 탑재를 위한 데이터링크용 안테나에 관한 연구 (Data-link antenna for mounting low-RCS Unmanned Aerial Vehicles(UAV))

  • 박진우;정은태;박일현;서종우;정재수;유병길
    • 한국정보통신학회논문지
    • /
    • 제25권8호
    • /
    • pp.1110-1116
    • /
    • 2021
  • 본 논문에서는 스텔스 무인기의 낮은 RCS를 확보하기 위한 컨포멀 형태의 Ku대역 데이터링크 안테나를 제안한다. 전기적 빔조향 기능을 갖는 위상배열안테나로 FDD 통신방식을 위해 송신부와 수신부를 각각 설계 및 제작하였다. 각각의 안테나는 12*12 평면 형태의 배열안테나로 설계하였으며 단위소자의 위상제어를 통해 Uni-directional 패턴과 Bi-directional 패턴을 형성할 수 있는 기능을 갖고 있다. 빔조향 범위는 theta 방향으로 최대 60도까지, phi 방향으로는 360도까지 빔조향이 가능하도록 설계하였다. 제작 및 측정 결과 컨포멀 형태의 레이돔은 낮은 투과손실을 갖고 있으며, 시스템 성능을 포함하여 요구 규격을 충족하였다. 스텔스 무인기 탑재에 대한 타당성을 확인하였으며, 향후 baseband 장치의 연동 및 디지털 빔조향 기능으로의 변환 등 추가 연구의 방향성을 제시한다.

DESIGN AND IMPLEMENTATION OF THE ALL DIGITAL QPSK TRANSMITTER FOR MPEG-2 PACKETS SUPPORTING THE DAVIC STANDARD

  • Park, Sungsoo;Lee, Youngkou;Kim, Kiseon
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -2
    • /
    • pp.914-918
    • /
    • 2000
  • In this paper, a next generation high speed QPSK transmitter is designed based on 1.8${\mu}$m design rule. The designed transmitter supports the MPEG2-TS coded packed data for the DAVIC standard. Transmitter is composed of the convolutional coder, the shortened Reed-Solomon coder, and QPSK modulator. The coded packets are modulated in APSK with an RC filter. Especially, Galois Field multiplier with a standard basis is designed with the pipelined parallel architecture. Also, in the QPSK modulator, the RC filter and mixer are simplified into the ROM table, which can improve the performance of the transmitter. The total number of gates for the implemented baseband transmitter is 26,875.

  • PDF

OBP 탑재 n이성 B-ISDN 중계망 구조 설계 및 성능 평가 (Design and Performance Evaluation of OBP Satellite B-ISDN Transport Network Architecture)

  • 박석천
    • 한국정보처리학회논문지
    • /
    • 제7권3호
    • /
    • pp.901-908
    • /
    • 2000
  • Satellite communication in the 21 century's high tech information world is developing rapidly, marked by high levels of applications and functions. For example, satellite communication can process and switch the speed of the service provided by a broad and vast digital multimedia system such as a long-distance all between nations or broadcasting transfer service, which is supplied by a contemporary satellite system. So, it bring about problems which lack of satellite orbit and gibes out frequency resource by increment of satellite universally. To support this, an OBP satellite system is need, which includes an on-board IF/RF switch, baseband signal processing, multi-beam antenna technology, as well as a simple transponder system. In this paper, we have outlined the next generation of satellite communication; satellite OBP transport network architecture, which offers multimedia service and applied frequency reuse method for multi-spot beam. The satellite B-ISDN transport network architecture is also analyzed.

  • PDF

다 채널 수중 초음파 전달 시뮬레이터 설계 (An Acoustic Vector channel Simulator Design)

  • 박종원;임용곤;최영철
    • 한국정보통신학회논문지
    • /
    • 제4권4호
    • /
    • pp.861-868
    • /
    • 2000
  • 본 논문에서는 수중에서 초음파를 이용한 디지털 통신 시스템의 성능평가를 위한 수중 초음파 벡터 채널 시뮬레이터를 설계하였다. 채널 시뮬레이터는 송신단, 수중 채널 모델, 수신단, 빔형성기, 적응등화기로 구성되어 있다. 사용자가 원하는 매개변수를 입력하면 이에 따른 QPSK 신호가 발생되어 전송되며, 전송된 신호는 수중 초음파 전달 채널에서 입력된 채널 매개변수에 따라 시간지연, 진폭 및 도플러 주파수가 서로 다른 다중경로 신호가 생성되고, 생성된 다중경로 신호는 수중 잡음과 더해져서 수신기에 수신되도록 하였다. 또한 수신단에서는 안테나 배열과 안테나 소자의 위치에 따라 각 안테나 소자에 위상이 서로 다른 신호가 수신되도록 하였으며, 이 신호를 이용하여 여러 가지 배열 안테나의 구조, 배열 안테나 시스템용 알고리즘 및 적응 등화기 알고리즘에 따른 시스템의 성능을 비교 분석할 수 있도록 설계하였다.

  • PDF

Bandwidth Efficient Digital Communication with Wavelet Approximations

  • Lo, Chet;Moon, Todd K.
    • Journal of Communications and Networks
    • /
    • 제4권2호
    • /
    • pp.97-101
    • /
    • 2002
  • Based on their shift and scale orthogonality properties, scaling and wavelet functions may be used as signaling functions having good frequency localization as determined by the fractional-out-of-band power (FOOBP). In this paper, application of Daubechies' wavelet and scaling functions as baseband signaling functions is described, with a focus on finding discretely realizable pulse-shaping transfer function circuits whose outputs approximate scaling and wavelet functions when driven by more conventional digital signaling waveforms. It is also shown that the inter-symbol interference (ISI) introduced by the approximation has negligible effect on the performance in terms of signal-to-noise ratio (SNR). Moreover, the approximations are often more bandwidth efficient than the original wavelet functions. These waveforms thus illustrate an example solution of a tradeoff between residual ISI and bandwidth efficiency as a signal design problem.

달 탐사선의 데이터 고속 전송을 위한 DSP 프로토타입 설계 및 성능 분석 (Design and Performance Analysis of DSP Prototype for High Data Rate Transmission of Lunar Orbiter)

  • 장연수;김상구;조경국;윤동원
    • 한국항공우주학회지
    • /
    • 제39권1호
    • /
    • pp.63-68
    • /
    • 2011
  • 세계 각국은 달 탐사에 대한 연구를 활발하게 진행하고 있으며 우리나라에서도 달 탐사 임무를 수행하기 위한 기초연구가 이루어지고 있다. 성공적인 달 탐사 임무 수행을 위한 통신 시스템의 개발은 달 탐사 프로젝트에 있어서 중요한 부분이다. 본 논문에서는 기저대역 프로세서 개발을 위한 기본 연구로써 달 탐사 통신 링크에 대한 요구조건 분석을 바탕으로 DSP 프로토타입 시스템을 설계하고 심우주 통신을 위한 국제 표준을 고려하여 각 핵심 모듈을 구현한다. DSP 프로토타입의 비트 오류 확률 값을 컴퓨터 시뮬레이션 결과와 비교함으로써 검증한다.

A 0.9-V human body communication receiver using a dummy electrode and clock phase inversion scheme

  • Oh, Kwang-Il;Kim, Sung-Eun;Kang, Taewook;Kim, Hyuk;Lim, In-Gi;Park, Mi-Jeong;Lee, Jae-Jin;Park, Hyung-Il
    • ETRI Journal
    • /
    • 제44권5호
    • /
    • pp.859-874
    • /
    • 2022
  • This paper presents a low-power and lightweight human body communication (HBC) receiver with an embedded dummy electrode for improved signal acquisition. The clock data recovery (CDR) circuit in the receiver operates with a low supply voltage and utilizes a clock phase inversion scheme. The receiver is equipped with a main electrode and dummy electrode that strengthen the capacitive-coupled signal at the receiver frontend. The receiver CDR circuit exploits a clock inversion scheme to allow 0.9-V operation while achieving a shorter lock time than at 3.3-V operation. In experiments, a receiver chip fabricated using 130-nm complementary metal-oxide-semiconductor technology was demonstrated to successfully receive the transmitted signal when the transmitter and receiver are placed separately on each hand of the user while consuming only 4.98 mW at a 0.9-V supply voltage.

A Design of Analog Front-End for Noncoherent UWB Communication System

  • Yong Moon Kwan-Ho;Choi Sungsoo;Oh Hui Myong;Kim Kwan-Ho;Lee Won Cheol;Shin Yoan
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 ICEIC The International Conference on Electronics Informations and Communications
    • /
    • pp.77-81
    • /
    • 2004
  • In this paper, we propose a analog front-end (AFE) for noncoherent On-Off Keying (OOK) Ultra Wide Band (UWB) system based on power detection. The proposed AFE are designed using 0.18 micron CMOS technology and verified by simulation using SPICE. The proposed AFE consist of Sample-and-Hold block, Analog-to-Digital converter, synchronizer, delayed clock generator and impulse generator. The time resolution of 1ns is obtained with 100MHz system clocks and the synchronized 10-bit digital outputs are delivered to the baseband. The impulse generator produces 1ns width pulse using digital CMOS gates. The simulation results show the feasibility of the proposed UWB AFE systems.

  • PDF

OFDM 통신 시스템을 위한 신호처리 하드웨어 플랫폼 개발 (A Design of the Signal Processing Hardware Platform for OFDM Communication Systems)

  • 이병욱;조성호
    • 한국통신학회논문지
    • /
    • 제33권6C호
    • /
    • pp.498-504
    • /
    • 2008
  • 본 논문에서는 OFDM 통신 시스템을 위한 효율적인 신호처리 하드웨어 플랫폼을 제안한다. 하드웨어 플랫폼은 신호처리자원으로 한 개의 FPGA와 8,000 MIPS의 성능을 갖는 두 개의 DSP 프로세서를 내장하고 있으며, 최대 125 MHz의 샘플링 속도를 지원하는 두 채널의 AD와 DA 변환기를 내장하고 있다. 또한, 유연한 데이터 버스 구조로 설계되어 OFDM 통신 시스템을 위한 다양한 신호처리 알고리즘을 하드웨어로 구현하여 실험적으로 검증할 수 있다. 개발된 신호처리 하드웨어 플랫폼을 이용하여 IEEE 802.16 OFDM 소프트웨어 모뎀을 실시간 처리 가능하도록 구현하여, 개발된 신호처리 하드웨어 플랫폼의 효율성을 검증하였다.