• 제목/요약/키워드: Voltage Divider

검색결과 142건 처리시간 0.028초

펄스형 고전압 측정용 용량성 전압 분배기 (Capacitive Voltage Divider for a Pulsed High-Voltage Measurement)

  • 장성덕;오종석;손윤규;조무현
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 C
    • /
    • pp.1612-1615
    • /
    • 2001
  • 포항 방사광 가속기 2.5 GeV의 전자선형 가속기는 마이크로웨이브 발생원으로써 80 MW 클라이스트론(klystron) 11대와 입사부에 65 MW 클라이스 트론 1대를 사용한다. 전자빔 에너지의 효율적인 제어를 위하여 고출력 클라이스트론의 RF 전력과 입력 빔의 전력을 정확하게 측정해야 하며 응답특성이 양호한 측정장치와 정밀한 측정이 요구된다. 클라이스트론에 공급되는 전력은 캐소드에 인가되는 전압과 전류의 측정치로 계산된다. 비록 빔 전압측정에서의 작은 오차일지라도 클라이스트론 RF 출력 전력의 결과값에 큰 영향을 미친다. 따라서, 빔 전압의 측정시에 정확한 측정을 위하여 특별한 주의가 요구된다. 고전압 펄스전원장치 인 모듈레이터 (modulator)에서 발생되는 수백 kV(350-400 kV)의 전압을 측정하기 위하여 커패시터의 용량비로 입력전압을 분압하는 용량성 분압기(capacitive voltage divider, CVD)가 사용된다. 고압측 분압용 표준 콘덴서의 정전용량을 결정하는 주요인자는 고전압 절연유의 유전율(dielectric constant)이다. 그러므로, 측정범위 내의 전압, 주파수, 온도에 대하여 정전용량의 변화율이 작도록 설계하여야 한다. 본 논문에서는 펄스형 고전압 신호 측정을 위한 용량성 전압 분배기의 측정원리, 설계분석, 교정시험, 절연유의 온도변화에 따른 정전용량 변화 특성에 대한 실험 결과를 고찰하고자 한다.

  • PDF

OLED multi-channel DC-DC converter에 관한 연구 (A study on the OLED multi channel DC-DC converter)

  • 김정훈;박성준;김진영;박해영;;김희제
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 C
    • /
    • pp.2427-2429
    • /
    • 2005
  • OLED in the spotlight of display market has advantages of low power driving, self-emission and fast response. But it has disadvantages of inefficient luminescence and high power consumption. Most of PM(passive Matrix) DC-DC converters in common use is using voltage divider. This voltage divider type has some difficulties of suitable electric device selection for voltage division and of the stabilized output due to feedback current trimming. Therefore, noise analysis and power solution in OLED are important technologies having an effect on electric characteristics. In this dissertation, we have obtained the stable output by using digital signals in multi-channel DC-DC converter, the profit of power consumption reduction of driving source and economical efficiency in the PCB board size.

  • PDF

GPS용 마이크로스트립 패치안테나의 광대역화 (Bandwidth Broadening for the GPS Microstrip Patch Antenna)

  • 손태호
    • 한국ITS학회 논문지
    • /
    • 제14권4호
    • /
    • pp.73-79
    • /
    • 2015
  • 윌킨슨 전력분배기 및 90도 하이브리드 회로를 각각 GPS용 마이크로스트립 패치안테나에 적용하여 넓혀진 대역특성을 비교한다. 패치는 정사각형 패치로 설계하고, 회로를 적용하기 위하여 패치안테나에 2포트 프로브 급전한다. 윌킨슨 전력분배기와 90도 하이브리드 회로를 설계하고 90도 위상차가 나는 출력 포트를 패치안테나에 공급한다. 설계된 패치와 2가지 회로를 FR4 기판에 구현하고 이들을 각각 결합한다. 구현된 안테나에 대한 정재파비 측정결과 2: 1 기준으로 윌킨슨 전력분배기 적용 때 36.5% 대역폭(1,200~1,775 MHz), 90도 하이브리드 적용 때 29.84% 대역폭(1,230~1,700 MHz)을 얻었다. 3dB 축비 대역폭은 17.14% 대역폭(1,360~1,630 MHz) 및 15.87% 대역폭(1,400~1,650 MHz)을 얻음으로써 광대역임이 입증되었고, 윌킨스 전력분배기 적용이 90도 하이브리드 적용보다 좀 더 넓은 대역폭이 나타났다. 무반사실에서 측정한 안테나의 최대이득은 GPS 중심주파수에서 각각 2.84 dBi 및 2.75 dBi를 얻었다.

0.13-㎛ RFCMOS 공정 기반 54-GHz 주입 동기 주파수 분주기 (A 54-GHz Injection-Locked Frequency Divider Based on 0.13-㎛ RFCMOS Technology)

  • 서효기;윤종원;이재성
    • 한국전자파학회논문지
    • /
    • 제22권5호
    • /
    • pp.522-527
    • /
    • 2011
  • 본 논문에서는 54 GHz 대역의 위상 고정 루프에서 사용되기 위한 Ring 발진기를 이용한 3 분주 주입 동기 주파수 분주기(Injection-Locked Frequency Divider: ILFD)를 0.13-${\mu}M$ Si RFCMOS 공정을 이용하여 설계, 제작한 결과를 보인다. 1.8 V의 공급 전압에 대해서 buffer단을 포함하여 70 mW의 전력을 소비하며, 입력 신호가 없을 때 0~1.8 V의 varactor 조정 전압 범위에 대하여 18.92~19.31 GHz에서 자유 발진(free-running oscillation)을 하였다. 0 dBm의 입력 전력에 대해서 1.02 GHz(54.82~55.84 GHz)의 동기 범위(locking range)를 가지며 varactor 조정(0~1.8 V)을 포함한 동작 범위(operating range)는 약 2.4 GHz(54.82~57.17 GHz)를 보였다. 제작된 회로의 크기는 측정 pad를 포함하여 0.42 mm${\times}$0.6 mm이며, pad를 제외한 실제 동작 영역의 크기는 0.099 mm${\times}$0.056 mm이다.

기저대역 채널선택 필터를 위한 전압 안정화 회로 (Voltage regulator for baseband channel selection filters)

  • 김병욱;김대익
    • 한국전자통신학회논문지
    • /
    • 제8권11호
    • /
    • pp.1641-1646
    • /
    • 2013
  • 기저대역 채널선택 필터는 외부의 잡음이나 공정상의 변화에 따라 각각의 통신 채널을 선택하기 위해 인가되는 제어 전압이 변동될 수 있다. 본 논문에서는 제어 전압을 일정하게 유지시키기 위해, 전류의 흐름을 감지하여 채널선택 필터의 차단주파수가 자동으로 조정되어 필터 동작이 원활하게 유지되면서 최소 면적을 갖는 전류 비교 방식 전압 안정화 회로를 설계하였다.

직류 전압/저항 비율 초정밀 측정기술 (Precision Measurement Technique of DC Voltage/Resistance Ratio)

  • 김규태;유광민
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제51권3호
    • /
    • pp.96-99
    • /
    • 2002
  • We developed 1:1 resistance ratio measurement system for precision measurement of a series-resistor type dc voltage divider. By using active guard technique and exchange technique, any leakage effects, which are one of the most critical error sources, were successfully removed. The best measurement uncertainty with the developed ratio measurement system was estimated to be approximately $10^{-8}\;for\;10\;k{\Omega}\;and\;100\;k{\Omega}$.

PLL 주파수 합성기를 위한 dual-modulus 프리스케일러와 차동 전압제어발진기 설계 (Design of CMOS Dual-Modulus Prescaler and Differential Voltage-Controlled Oscillator for PLL Frequency Synthesizer)

  • 강형원;김도균;최영완
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2006년도 하계학술대회
    • /
    • pp.179-182
    • /
    • 2006
  • This paper introduce a different-type voltage-controlled oscillator (VCO) for PLL frequency synthesizer, And also the architecture of a high speed low-power-consumption CMOS dual-modulus frequency divider is presented. It provides a new approach to high speed operation and low power consumption. The proposed circuits simulate in 0.35 um CMOS standard technology.

  • PDF

New Configuration of a PLDRO with an Interconnected Dual PLL Structure for K-Band Application

  • Jeon, Yuseok;Bang, Sungil
    • Journal of electromagnetic engineering and science
    • /
    • 제17권3호
    • /
    • pp.138-146
    • /
    • 2017
  • A phase-locked dielectric resonator oscillator (PLDRO) is an essential component of millimeter-wave communication, in which phase noise is critical for satisfactory performance. The general structure of a PLDRO typically includes a dual loop of digital phase-locked loop (PLL) and analog PLL. A dual-loop PLDRO structure is generally used. The digital PLL generates an internal voltage controlled crystal oscillator (VCXO) frequency locked to an external reference frequency, and the analog PLL loop generates a DRO frequency locked to an internal VCXO frequency. A dual loop is used to ease the phase-locked frequency by using an internal VCXO. However, some of the output frequencies in each PLL structure worsen the phase noise because of the N divider ratio increase in the digital phase-locked loop integrated circuit. This study examines the design aspects of an interconnected PLL structure. In the proposed structure, the voltage tuning; which uses a varactor diode for the phase tracking of VCXO to match with the external reference) port of the VCXO in the digital PLL is controlled by one output port of the frequency divider in the analog PLL. We compare the proposed scheme with a typical PLDRO in terms of phase noise to show that the proposed structure has no performance degradation.

Analysis of PLL Phase Noise Effect for High Data-rate Underwater Communications

  • Lee, Chong-Hyun;Bae, Jin-Ho;Hwang, Chang-Ku;Lee, Seung-Wook;Shin, Jung-Chae
    • International Journal of Ocean System Engineering
    • /
    • 제1권4호
    • /
    • pp.205-210
    • /
    • 2011
  • High data-rate underwater communications is demanded. This demand imposes stringent requirements on underwater communication equipment of phase-locked-loop (PLL). Phase noise in PLL is unwanted and unavoidable. In this paper, we investigate the PLL phase noise effect on high order QAM for underwater communication systems. The phase noise model using power spectral density is adopted for performance evaluation. The phase noise components considered in PLL are reference oscillator, voltage controlled oscillator (VCO), filter and divider. The filters in PLL noise are assumed to be second order active and passive low pass filters. Through simulation, we analyze the phase noise characteristics of the four components and then investigate the performance improvement factor of each component. Consequently, we derive specifications of VCO, phase detector, divider to meet performance requirement of high data-rate communication using QAM under phase noise influence.

충격전압 재단과 측정을 위한 보상회로에 관한 연구 (A Study on the Compensation Method in the Measuring System for Chopped Lightning Impulse)

  • 김익수;김영배;김진기;김민규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 하계학술대회 논문집 C
    • /
    • pp.1895-1897
    • /
    • 1996
  • Lightning impulse voltage is essential to evaluate the insulation performance of electric power apparatus. Recently international standard (IEC-60) on high voltage measurement techniques are being revised. In the draft of this standard, a new calibration method is introduced and the accuracy of most industrial measuring systems is maintained by means of comparison test against the reference measuring systems. Comparison tests of dividers for chopped lightning impulse measurement were rallied out by KERI. The 700kV shielded resisitive divider with and without compensation element were done comparison test with 300kV PTB divider which have the similar charateristics as that were circulated among the laboratories. This paper reports on the calculation results of response charateristics obtained by EMTP and the comparison test results with chopped lightning impulse voltages from 150kV to 250kV. It is demonstrated that KERI are capable of realizing the idea in the revision of the IEC standand, that is, to establish traceability.

  • PDF