• 제목/요약/키워드: Switching Block

검색결과 132건 처리시간 0.025초

ATM 교환기내 Ethernet Switch를 이용한 IPC망 구현 (Design and Implementation of IPC Network using Ethernet Switch In ATM)

  • 김법중;나지하;오정훈;안병준
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.255-258
    • /
    • 2000
  • This paper presents an Interprocessor Communication Network(IPC net) in ATM switching system. In order to supply stable and independent path for processor communication, additional network i.e., Ethernet, is suggested. An Ethernet switch centered on Ethernet binds each processor into a work range. IPC net proposed in this paper assures end-to-end inter-processor connection, uniform 100Mbps Ethernet bandwidth and enhanced user cell throughput of ATM switch with minimum Ethernet supporting block integrated into ATM system

  • PDF

AC Motor 제어용 PWM ASIC 설계 및 개발 (PWM ASIC Development for AC Servo and Spindle motor control)

  • 최종률
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.605-609
    • /
    • 2000
  • This paper presents a development of the Pulse Width Modulation ASIC for control of the AC servo or spindle motor in machine tools. The ASIC is designed two PWM functions for simultaneous control of a converter and an inverter. Also the device includes additionally two UART functions for interfacing the RS232C with PC or other devices. The device is connected to the microprocessor of Intel or Motorola by bus interface. The required output voltage and frequency for the motor control is programmed to the PWM block and the corresponding switching signals are calculated and generated with regard to the programmed value.

  • PDF

다이나믹 윈도우 스위칭기법을 적용한 AC-3 오디오 필터뱅크의 성능향상에 관한 연구 (A Study on the Dynamic Window Switching MDCT for Enhanced AC-3 Audio Filterbank)

  • 김준성
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1998년도 학술발표대회 논문집 제17권 2호
    • /
    • pp.23-26
    • /
    • 1998
  • This paper presents a technique to enhance TDAC in the AC-3 algorithm. To reduce block boundary noise without decreasing the performance of transform coding, new special window adopted. They improves the defect of the AC-3 algorithm that could not properly cancel aliasing in the tansient period. In addition, a fast MDCT calculation algorithm based on a fast Fourier Transform, is adopted.

  • PDF

PCB에 인가된 스위칭 잡음이 함체 개구 방사에 미치는 영향 (Effect of PCB Switching Noise on Radiated Emission from Enclosure Aperture)

  • 장형석;이숭근;김은하;유승렬;이재현;박동철
    • 한국전자파학회논문지
    • /
    • 제22권1호
    • /
    • pp.67-75
    • /
    • 2011
  • 본 논문은 능동 소자의 스위칭 잡음이 함체 내부에 위치한 PCB에 인가될 때, 함체의 개구 방사에 미치는 영향을 분석한 연구이다. 이상적인 주기 펄스 입력 신호가 PCB에 인가된 경우의 개구 방사와 스위칭 잡음을 포함한 주기 입력 신호가 인가된 경우의 개구 방사를 비교하였다. DC-DC 컨버터의 등가회로를 이용해 능동 소자의 스위칭 잡음을 구현하였으며, 방사 전계 시뮬레이션을 위해 회로 시뮬레이터와 전자기장 시뮬레이터를 연동시켜 해석을 수행하였다. 또한, 측정 결과와 시뮬레이션 결과를 비교하였다.

멀티미디어를 위한 캐슁 기술 (Caching Framework for Multimedia)

  • 김백현;우요섭;김익수
    • 정보처리학회논문지B
    • /
    • 제8B권5호
    • /
    • pp.507-514
    • /
    • 2001
  • VOD(Video-On-Demand) 시스템에서 실시간 서비스 및 대화형 서비스의 제공 여부는 QoS(Suality of Service)를 결정하는 중요한 요소이다. 본 논문에서는 지연이나 단절 업서는 대화형 서비스를 제공하기 위하여 서버로부터 단지 하나의 비디오 스트림만을 수신하여 복수 사용자들에게 서비스를 제공하는 스위칭 에이전트(Switching Agent)의 종단노드(Head-End Node)로 구성된 종단시스템(Head-End System)을 제안한다. VCR 서비스는 클라이언트 및 종단노드의 버퍼가 동적으로 확장되어 비디오 데이터를 저장하기 때문에 사용자에게 제한 없이 제공되어진다. 또한 제안된 알고리듬은 버퍼의 사용 효율을 증대시키는 방법을 제공하며 모든 클라이언트들의 서비스 요청을 지연 없이 즉시 처리하므로 사용자들에게 진정한 대화형 VOD 서비스를 제공하게 된다. 본 논문에서는 종단시스템을 구현하여 서버로부터 단지 하나의 비디오 스트림만을 수신하여 지연이나 단절 없는 VCR 기능을 갖춘 VOD 시스템을 구현하였으며, 시뮬레이션 결과는 제안된 알고리듬이 VCR 서비스 요청수와 시간에 대하여 매우 우수한 성능을 갖고 있음을 보여주고 있다.

  • PDF

통신 소프트웨어의 프로그램 결함과 복잡도의 관련성 분석을 위한 회귀분석 모델 (Regression Analysis of the Relationships between Complexity Metrics and Faults on the Telecommunication Program)

  • 이경환;정창신;황선명;조병규;박지훈;김강태
    • 한국정보과학회논문지:소프트웨어및응용
    • /
    • 제26권11호
    • /
    • pp.1282-1287
    • /
    • 1999
  • 통신 프로그램은 고도의 신뢰성과 기능성, 확장성, 그리고 유지 보수성이 필요하다. 프로그램 테스트의 결과와 McCabe의 Complexity를 측정한 데이타를 가지고 회귀모델을 만들고 그 신뢰성을 분석함으로서 프로그램의 결함과 복잡도의 관련성을 평가한다.본 연구에서 사용한 통신 프로그램은 500개 블록이 59가지 기능을 수행하는 교환 기능 중에서 복잡도가 너무 많아서 통계 처리의 bias가 될 블록을 제외하고 394 블록을 선정하여 SAS에 의해서 통계 분석을 하고 회귀 분석 모델을 설계하였다. t 분포에 의하여 방정식의 유의성 수준을 검증하고 프로그램의 결함수에 가장 큰 영향을 주고 있는 복잡도가 McCabe의 복잡도와 설계 복잡도 임을 밝혀냈다. 이 연구 결과에 의해서 설계 정보 및 유지 보수 정보를 얻을 수 있다. Abstract Switching software requires high reliability, functionality, extendability and maintainability. For doing, software quality model based on MaCabe's complexity measure is investigated. It is experimentally shown using regression analysis the program fault density depends on the complexity and size of the function unit. The software should be verified and tested if it satisfies its requirements with automated analysis tools. In this paper we propose the regression model with the test data.The sample program for the regression model consists of more than 500 blocks, where each block compose of 10 files, which has 59 functions of switching activity.Among them we choose 394 blocks and analyzed for 59 functions by testing tools and SAS package. We developed Regression Analysis Model and evaluated significant of the equation based on McCabe's cyclomatic complexity, block design complexity, design complexity, and integration complexity.The results of our experimental study are that number of fault are under the influence of McCabe's complexity number and design complexity.

저전력 복합 스위칭 기반의 0.16㎟ 12b 30MS/s 0.18um CMOS SAR ADC (A 0.16㎟ 12b 30MS/s 0.18um CMOS SAR ADC Based on Low-Power Composite Switching)

  • 신희욱;정종민;안태지;박준상;이승훈
    • 전자공학회논문지
    • /
    • 제53권7호
    • /
    • pp.27-38
    • /
    • 2016
  • 본 논문에서는 저전력 복합 스위칭 기법을 기반으로 하여 $0.16mm^2$의 면적을 가지는 12비트 30MS/s SAR ADC를 제안한다. 제안하는 ADC에 적용된 복합 스위칭 기법은 기존의 monotonic 스위칭 기법에 $V_{CM}$ 기반의 스위칭 기법을 접목한 것으로써 SAR ADC의 선형성을 제한하는 동적 오프셋 문제를 최소화하는 동시에 평균 스위칭 전력소모도 최소화할 수 있다. 제안하는 C-R 하이브리드 DAC 회로에는 균등 분할 커패시터 구조 및 기준전압 레인지 스케일링 기법을 적용하여 입력신호와 기준전압의 범위를 일치시키면서 12비트 해상도에서 사용되는 단위 커패시터의 총 개수를 64개로 줄이는 동시에 효율적으로 $V_{CM}$ 기반의 스위칭을 수행하여 전체적인 회로를 간소화하였다. 한편, 제안하는 SAR ADC의 SAR 논리회로에는 D 플립플롭 기반이 아닌 래치구조의 레지스터를 사용하여 빠르고 안정적인 SAR 동작을 구현하였으며, 출력 값을 디코더 논리회로 없이 DAC의 스위치에 직접 인가하여 면적 및 전력소모를 줄였다. 제안하는 SAR ADC는 0.18um CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 12비트 해상도에서 각각 최대 0.85LSB, 2.53LSB이고, 30MS/s 동작속도에서 동적성능은 최대 59.33dB의 SNDR 및 69.83dB의 SFDR을 보인다. 제안하는 시제품 ADC는 1.8V 전원전압에서 2.25mW의 전력을 소모한다.

The Phase Transition and Thermochromic Characteristics of W/Mg-codoped Monoclinic VO2 Nanoparticle and Its Composite Film

  • Park, Heesun;Kim, Jongmin;Jung, Young Hee;Kim, Yeong Il
    • 대한화학회지
    • /
    • 제61권2호
    • /
    • pp.57-64
    • /
    • 2017
  • Monoclinic $VO_2(M)$ nanoparticles codoped with 1.5 at. % W and 2.9 at. % Mg were synthesized by the hydrothermal treatment and post-thermal transformation method of $V_2O_5-H_2C_2O_4-H_2O$ with $Na_2WO_4$ and $Mg(NO_3)_2$. The composite thin film of the W/Mg-codoped $VO_2(M)$ with a commercial acrylic block copolymer was also prepared on PET substrate by wet-coating method. The reversible phase transition characteristics of the codoped $VO_2(M)$ nanoparticles and the composite film were investigated from DSC, resistivity and Vis-NIR transmittance measurements compared with the undoped and Wdoped $VO_2(M)$ samples. Mg-codoping into W-doped $VO_2(M)$ nanoparticles synergistically enhanced the transition characteristics by increasing the sharpness of transition while the transition temperature ($T_c$) lowered by W-doping was maintained. The codoped composite film showed the prominently enhanced NIR switching efficiency compared to only W-doped $VO_2(M)$ film with a lowered $T_c$.

빠른 스위칭 시간과 저 위상잡음 특성을 가지는 PHS용 주파수 합성기의 설계 (A design of fast switching time, low phase noise PHS frequency synthesizer)

  • 정성규;정지훈;부영건;김진경;장석환;이강윤
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.499-500
    • /
    • 2006
  • This paper presents a fast switching CMOS frequency synthesizer with a new coarse tuning method for PHS applications. To achieve the fast lock-time and the low phase noise performance, an efficient bandwidth control scheme is proposed. Charge pump up/down current mismatches are compensated with the current mismatch compensation block. Also, the proposed coarse tuning method selects the optimal tuning capacitances of the LC-VCO to optimize the phase noise and the lock-time. The measured lock-time is about $20{\mu}s$. This chip is fabricated with $0.25{\mu}m$ CMOS technology, and the die area is $0.7mm{\times}2.1mm$. The power consumption is 54mW at 2.7V supply voltage.

  • PDF

An Evolution of Software Reliability in a Large Scale Switching System: using the software

  • Lee, Jae-Ki;Nam, Sang-Sik;Kim, Chang-Bong
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.399-414
    • /
    • 2004
  • In this paper, an evolution of software reliability engineering in a large-scale software project is summarized. The considered software consists of many components, called functional blocks in software of switching system. These functional blocks are served as the unit of coding and test, and the software is continuously updated by adding new functional blocks. We are mainly concerned with the analysis of the effects of these software components in software reliability and reliability evolution. We analyze the static characteristics of the software related to software reliability using collected failure data during system test. We also discussed a pattern which represents a local and global growth of the software reliability as version evolves. To find the pattern of system software, we apply the S-shaped model to a collection of failure data sets of each evolutionary version and the Goel-Okumoto(G-O) model to a grouped overall failure data set. We expect this pattern analysis will be helpful to plan and manage necessary human/resources fur a new similar software project which is developed under the same developing circumstances by estimating the total software failures with respect to its size and time.