• 제목/요약/키워드: Switched integrator

검색결과 23건 처리시간 0.022초

Buffer 회로를 이용한 SCI의 오차 보상에 관한 연구 (A Study on Compensating the Errors of SCI using the Buffer Circuit)

  • 오성근;김동용
    • 한국통신학회논문지
    • /
    • 제18권8호
    • /
    • pp.1159-1168
    • /
    • 1993
  • 스윗치드-캐패시터 적분기(SCI)는 스욋치드-캐패시터 필터(SCF)를 구성하기 위한 기본 블럭이다. SCI에 사용된 op-amp의 유한이득과 유한대역폭으로 인하여 발생되는 오차때문에 많은 SCF가 사용에 제한을 받는다. 물론 능동 RC 필터를 위한 여러가지 보상법을 직접적으로 SCF에 적용시킬 수는 있지만, 이 방법은 필터 응답에 미치는 op-amp의 동특성에 대한 영향을 해석하는데는 적합치 않다. Op-amp의 유한이득에 의한 영향은 능동 RC필터와 유사하지만 유한 대역폭에 의한 영향은 SCF가 더욱 견실성이 있다. 본 논문에서는 SCI에 사용된 Op-amp의 유한 이득과 대역폭으로 인한 오차를 고찰하고 버퍼회로를 이용하여 이를 보상할 수 있는 간단하고 효과적 인 방법을 제시한다.

  • PDF

Recent Developments in High Resolution Delta-Sigma Converters

  • Kim, Jaedo;Roh, Jeongjin
    • Journal of Semiconductor Engineering
    • /
    • 제2권1호
    • /
    • pp.109-118
    • /
    • 2021
  • This review paper describes the overall operating principle of a discrete-time delta-sigma modulator (DTDSM) and a continuous-time delta-sigma modulator (CTDSM) using a switched-capacitor (SC). In addition, research that has solved the problems related to each delta-sigma modulator (DSM) is introduced, and the latest developments are explained. This paper describes the chopper-stabilization technique that mitigates flicker noise, which is crucial for the DSM. In the case of DTDSM, this paper addresses the problems that arise when using SC circuits and explains the importance of the operational transconductance amplifier performance of the first integrator of the DSM. In the case of CTDSM, research that has reduced power consumption, and addresses the problems of clock jitter and excess loop delay is described. The recent developments of the analog front end, which have become important due to the increasing use of wireless sensors, is also described. In addition, this paper presents the advantages and disadvantages of the three-opamp instrumentation amplifier (IA), current feedback IA (CFIA), resistive feedback IA, and capacitively coupled IA (CCIA) methods for implementing instrumentation amplifiers in AFEs.

비선형 순시추종형 PWM 제어기법을 적용한 강압형 DC-DC 컨버터 (The Buck DC-DC Converter with Non-Linear Instantaneous Following PWM Control Method)

  • 김상돈;라병훈;이현우;김광태
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2002년도 전력전자학술대회 논문집
    • /
    • pp.470-475
    • /
    • 2002
  • Instantaneous following PWM control technique is pulsed nonlinear dynamic control method. This new control technique using analog integrator is proposed to control the duty ratio D of do-dc converter. In this control method, the duty ratio of a switch is exactly equal In or proportional to the control reference in the steady state or in a transient. Proposed control method compensates power source perturbation in one switching cycle, and the average value of the dynamic reference in one switching cycle. There is no steady state error nor dynamic error between the control reference and the average value of the switched variable. Experiments with buck converter have demonstrated the robustness of the control method and verified theoretical prediction. The control method is very general and applicable to all type PWM

  • PDF

강압형 컨버터의 비선형 순시추종 PWM 제어기의 특성 분석 (Characteristic Analysis of Buck Converter by using the Non-Linear Instantaneous Following PWM Controller)

  • 라병훈;김상돈;권순걸;이현우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.378-381
    • /
    • 2002
  • Instantaneous following PWM control technique is pulsed nonlinear dynamic control method. This new control technique using analog integrator is proposed to control the duty ratio D of DC-DC converter. In this control method, the duty ratio of a switch is exactly equal to or proportional to the control reference in the steady state or in a transient. Proposed control method compensates power source perturbation in one switching cycle, and the average value of the dynamic reference in one switching cycle. There is no steady state error nor dynamic error between the control reference and the average value of the switched variable. Experiments with buck converter have demonstrated the robustness of the control method and verified theoretical prediction. The control method is very general and applicable to all type PWM.

  • PDF

ADSL 모뎀용 시그마-델타 아날로그/디지털 변환기 (Sigma-Delta A/D Converter for ADSL Modems)

  • 한승엽;유상대;이주상
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.950-953
    • /
    • 2003
  • In this paper, sigma-delta A/D converter for ADSL modems using oversampling technique is designed. Conventionally, the oversampling A/D converter is consist of opamps, switched capacitors, quantizers, infernal D/A converters, and decimation filters. 3-bit flash A/D converter, 3-bit thermometer-based D/A converters, and sub-blocks are used for high speed operation. HSPICE simulator and CADENCE tool are used for verification and layout of the designed modulator. The internal A/D converter and D/A converters are operated at 130 MHz. In design of decimation filter Matlab is used for calculating coefficients and ModelSim and VHDL are used for design.

  • PDF

MEMS 가속도센서를 위한 CMOS 인터페이스 회로 (CMOS Interface Circuit for MEMS Acceleration Sensor)

  • 정재환;김지용;장정은;신희찬;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.221-224
    • /
    • 2012
  • 본 논문에서는 MEMS 가속도센서를 위한 CMOS 인터페이스 회로를 설계하였다. 설계된 CMOS 인터페이스 회로는 CVC(Capacitance to Voltage Converter), 그리고 SC-Integrator와 Comparator를 포함하는 ${\Sigma}{\Delta}$ Modulator로 구성되어 있다. 회로에 일정한 Bias를 공급할 수 있도록 Bandgap Reference를 이용하였으며, 저주파 잡음과 offset을 감소시키기 위하여 ${\Sigma}{\Delta}$ Modulator에 CHS(Chopper-Stabilization) 기법을 사용하였다. 그 결과 설계된 ${\Sigma}{\Delta}$ Modulator의 출력은 입력 전압 진폭이 100mV가 증가할 때 duty cycle은 10%의 비율로 증가하고, 전체 회로의 Sensitivity는 x, y축은 0.45V/g, z축은 0.28V/g의 결과를 얻을 수 있었다. 제안된 CMOS 인터페이스 회로는 CMOS 0.35um공정을 이용하여 설계되었다. 입력 전압은 3.3V이며, 샘플링 주파수는 2MHz이다. 설계된 칩의 크기는 PAD를 포함하여 $0.96mm{\times}0.85mm$이다.

  • PDF

저잡음 CMOS 이미지 센서를 위한 10㎛ 컬럼 폭을 가지는 단일 비트 2차 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order Delta-Sigma Modulator with 10-㎛ Column-Pitch for a Low Noise CMOS Image Sensor)

  • 권민우;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권1호
    • /
    • pp.8-16
    • /
    • 2020
  • 본 논문에서는 polymerase chain reaction (PCR) 응용에 적합한 저잡음 CMOS 이미지 센서에 사용되는 컬럼-패러럴 analog-to-digital converter (ADC) 어레이를 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 CMOS 이미지 센서에 입사된 빛의 신호에 해당하는 픽셀 출력 전압을 디지털 신호로 변환시키는 컬럼-패러럴 ADC 어레이를 위해 하나의 픽셀 폭과 동일한 10㎛ 컬럼 폭 내에 2개의 스위치드 커패시터 적분기와 단일 비트 비교기로 구현하였다. 또한, 모든 컬럼의 모듈레이터를 동시에 구동하기 위한 주변 회로인 비중첩 클록 발생기 및 바이어스 회로를 구성하였다. 제안된 델타-시그마 모듈레이터는 110nm CMOS 공정으로 구현하였으며 12kHz 대역폭에 대해 418의 oversampling ratio (OSR)로 88.1dB의 signal-to-noise-and-distortion ratio (SNDR), 88.6dB의 spurious-free dynamic range (SFDR) 및 14.3비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 970×10 ㎛2 및 248㎼이다.

완전차동용량형 압력센서를 위한 적분형 C-V 변환기 (Integral C-V Converter for a Fully Differential Capacitive Pressure Sensor)

  • 이대성;김규철;박효덕
    • 대한전자공학회논문지SD
    • /
    • 제39권9호
    • /
    • pp.62-71
    • /
    • 2002
  • 본 논문에서는 용량형 압력센서의 비선형성 문제를 해결하기 위한 적분형 C-V 변환기를 제안하였다. 이 변환기는 스위치 커패시터 적분기와 스위치 커패시터 차동증폭기로 구성되어 있으며 인가된 압력에 반비례하는 센서용량을 전압으로 변환하여 선형적으로 출력한다. 제안된 적분형 C-V 변환기는 PSPICE 시뮬레이션에서 초기 전극간격의 90%에 해당하는 큰 변위에 대해서 0.01%/FS 이하의 매우 낮은 비선형도와 오프셋 용량 및 기생용량에 둔감한 우수한 특성을 보였다. 또한 센서신호처리의 필수기능인 오프셋 보정 및 이득조정이 적분형 C-V 변환기에서 용이하게 구현됨을 보였다.

펨토 패럿 측정을 위한 비율형 커패시턴스 측정 회로 (Ratio-type Capacitance Measurement Circuit for femto-Farad Resolution)

  • 정재웅;정인영
    • 한국정보통신학회논문지
    • /
    • 제16권5호
    • /
    • pp.989-998
    • /
    • 2012
  • 본 논문에서는 매우 작은 절대 값을 갖는 펨토 패럿 단위의 커패시턴스를 측정 할 수 있는 비율형 커패시턴스 측정 회로를 제안하였다. 제안한 측정 회로는 스위치 커패시터 적분기와 비교기 그리고 스위치를 제어하는 논리 회로와 카운터로 구성되어 있으며, 측정하고자 하는 커패시턴스와 이미 값이 알려진 온-칩 커패시터간의 비율을 측정하고 그 값을 디지털 신호로 출력한다. 그리고 이 비율 값을 통해 오차가 상당부분 제거된 펨토 패럿 단위의 커패시턴스를 구해낼 수 있다. 제안한 커패시턴스 측정 회로는 표준 CMOS $0.18{\mu}m$ 공정을 사용하여 설계되었으며, HSpice 시뮬레이션에서 5fF 이하의 아주 작은 커패시턴스를 오차율 ${\pm}0.3%$ 이내에서 측정이 가능함을 보였다.

디지털 입력 시그마-델타 변조 기반의 D급 오디오 증폭기 (A Digital Input Class-D Audio Amplifier)

  • 조준기;노진호;정태성;유창식
    • 대한전자공학회논문지SD
    • /
    • 제47권11호
    • /
    • pp.6-12
    • /
    • 2010
  • 본 논문에서는 시그마-델타 변조기에 기반 한 D급 오디오 증폭기를 제안한다. 16-비트 병렬의 디지털 입력신호는 4-차 디지털 시그마-델타 변조기에 의해 2-비트의 신호로 직렬화되고, 이 신호는 4-차 아날로그 시그마-델타 변조기로 인가된다. 아날로그 시그마 델타 변조기의 출력단의 파워 스위치는 3-레벨로 동작하며, 3-레벨의 펄스 밀도 변조(PDM) 출력 신호는 LC-필터를 통해 저역 통과되어 스피커에 전달된다. 아날로그 시그마-델타 변조기의 첫 단의 적분기는 디지털 시그마-델타 변조기의 출력으로부터 샘플된 이산 시간 영역의 신호를 입력으로 받아들이고, 동시에 파워 스위칭 단의 연속 시간 영역의 출력 신호를 부궤환(feedback) 받기 위해 스위치드-캐패시터 적분기와 연속시간 영역의 적분기를 혼합된 형태로 구현되었다. 제안된 클래스-D 오디오증폭기는 CMOS 0.13-um 공정을 이용해 제작되었으며 100-Hz 부터 20-kHz의 신호 주파수 영역에서 동작한다. 제작된 D급 오디오 증폭기는 4-${\Omega}$ 부하 저항에서 최대 18.3-mW을 내고 0.035-%의 전고조파 왜율(total harmonic distortion pluse noise : THD+N) 성분과 80-dB의 입력신호 대역폭(dynamic range)을 갖는다. 아날로그 및 디지털 변조기는 1.2-V 전원 전압으로 동작하며 총 457-uW의 전력을 소모한다.