• 제목/요약/키워드: Subthreshold swing voltage

검색결과 120건 처리시간 0.028초

Improvement of Device Characteristic on Solution-Processed Al-Zn-Sn-O Junctionless Thin-Film-Transistor Using Microwave Annealing

  • 문성완;임철민;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.347.2-347.2
    • /
    • 2014
  • 최근, 비정질 산화물 반도체 thin film transistor (TFT)는 수소화된 비정질 실리콘 TFT와 비교하여 높은 이동도와 큰 on/off 전류비, 낮은 구동 전압을 가짐으로써 빠른 속도가 요구되는 차세대 투명 디스플레이의 TFT로 많은 연구가 진행되고 있다. 한편, 기존의 Thin-Film-Transistor 제작 시 우수한 박막을 얻기 위해서는 $500^{\circ}C$ 이상의 높은 열처리 온도가 필수적이며 이는 유리 기판과 플라스틱 기판에 적용하는 것이 적합하지 않고 높은 온도에서 수 시간 동안 열처리를 수행해야 하므로 공정 시간 및 비용이 증가하게 된다는 단점이 있다. 이러한 점을 극복하기 위해 본 연구에서는 간단하고, 낮은 제조비용과 대면적의 박막 증착이 가능한 용액공정을 통하여 박막 트랜지스터를 제작하였으며 thermal 열처리와 microwave 열처리 방식에 따른 전기적 특성을 비교 및 분석하고 각 열처리 방식의 열처리 온도 및 조건을 최적화하였다. P-type bulk silicon 위에 산화막이 100 nm 형성된 기판에 spin coater을 이용하여 Al-Zn-Sn-O 박막을 형성하였다. 그리고, baking 과정으로 $180^{\circ}C$의 온도에서 10분 동안의 열처리를 실시하였다. 연속해서 Photolithography 공정과 BOE (30:1) 습식 식각 과정을 이용해 활성화 영역을 형성하여 소자를 제작하였다. 제작 된 소자는 Junctionless TFT 구조이며, 프로브 탐침을 증착 된 채널층 표면에 직접 접촉시켜 소스와 드레인 역할을 대체하여 동작시킬 수 있어 전기적 특성을 간단하고 간략화 된 공정과정으로 분석할 수 있는 장점이 있다. 열처리 조건으로는 thermal 열처리의 경우, furnace를 이용하여 $500^{\circ}C$에서 30분 동안 N2 가스 분위기에서 열처리를 실시하였고, microwave 열처리는 microwave 장비를 이용하여 각각 400 W, 600 W, 800 W, 1000 W로 15분 동안 실시하였다. 그 결과, furnace를 이용하여 열처리한 소자와 비교하여 microwave를 통해 열처리한 소자에서 subthreshold swing (SS), threshold voltage (Vth), mobility 등이 비슷한 특성을 내는 것을 확인하였다. 따라서, microwave 열처리 공정은 향후 저온 공정을 요구하는 MOSFET 제작 시의 훌륭한 대안으로 사용 될 것으로 기대된다.

  • PDF

Effects of Ta addition in Co-sputtering Process for Ta-doped Indium Tin Oxide Thin Film Transistors

  • 박시내;손대호;김대환;강진규
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.334-334
    • /
    • 2012
  • Transparent oxide semiconductors have recently attracted much attention as channel layer materials due to advantageous electrical and optical characteristics such as high mobility, high stability, and good transparency. In addition, transparent oxide semiconductor can be fabricated at low temperature with a low production cost and it permits highly uniform devices such as large area displays. A variety of thin film transistors (TFTs) have been studied including ZnO, InZnO, and InGaZnO as the channel layer. Recently, there are many studies for substitution of Ga in InGaZnO TFTs due to their problem, such as stability of devices. In this work, new quaternary compound materials, tantalum-indium-tin oxide (TaInSnO) thin films were fabricated by using co-sputtering and used for the active channel layer in thin film transistors (TFTs). We deposited TaInSnO films in a mixed gas (O2+Ar) atmosphere by co-sputtering from Ta and ITO targets, respectively. The electric characteristics of TaInSnO TFTs and thin films were investigated according to the RF power applied to the $Ta_2O_5$ target. The addition of Ta elements could suppress the formation of oxygen vacancies because of the stronger oxidation tendency of Ta relative to that of In or Sn. Therefore the free carrier density decreased with increasing RF power of $Ta_2O_5$ in TaInSnO thin film. The optimized characteristics of TaInSnO TFT showed an on/off current ratio of $1.4{\times}108$, a threshold voltage of 2.91 V, a field-effect mobility of 2.37 cm2/Vs, and a subthreshold swing of 0.48 V/dec.

  • PDF

High-Performance Amorphous Multilayered ZnO-SnO2 Heterostructure Thin-Film Transistors: Fabrication and Characteristics

  • Lee, Su-Jae;Hwang, Chi-Sun;Pi, Jae-Eun;Yang, Jong-Heon;Byun, Chun-Won;Chu, Hye Yong;Cho, Kyoung-Ik;Cho, Sung Haeng
    • ETRI Journal
    • /
    • 제37권6호
    • /
    • pp.1135-1142
    • /
    • 2015
  • Multilayered ZnO-$SnO_2$ heterostructure thin films consisting of ZnO and $SnO_2$ layers are produced by alternating the pulsed laser ablation of ZnO and $SnO_2$ targets, and their structural and field-effect electronic transport properties are investigated as a function of the thickness of the ZnO and $SnO_2$ layers. The performance parameters of amorphous multilayered ZnO-$SnO_2$ heterostructure thin-film transistors (TFTs) are highly dependent on the thickness of the ZnO and $SnO_2$ layers. A highest electron mobility of $43cm^2/V{\cdot}s$, a low subthreshold swing of a 0.22 V/dec, a threshold voltage of 1 V, and a high drain current on-to-off ratio of $10^{10}$ are obtained for the amorphous multilayered ZnO(1.5nm)-$SnO_2$(1.5 nm) heterostructure TFTs, which is adequate for the operation of next-generation microelectronic devices. These results are presumed to be due to the unique electronic structure of amorphous multilayered ZnO-$SnO_2$ heterostructure film consisting of ZnO, $SnO_2$, and ZnO-$SnO_2$ interface layers.

용액 공정을 이용한 IZO 트랜지스터의 전기적 성능에 대한 박막 두께의 영향 (Effect of Thin-Film Thickness on Electrical Performance of Indium-Zinc-Oxide Transistors Fabricated by Solution Process)

  • 김한상;경동구;김성진
    • 한국전기전자재료학회논문지
    • /
    • 제30권8호
    • /
    • pp.469-473
    • /
    • 2017
  • We investigated the effect of different thin-film thicknesses (25, 30, and 40 nm) on the electrical performance of solution-processed indium-zinc-oxide (IZO) thin-film transistors (TFTs). The structural properties of the IZO thin films were investigated by atomic force microscopy (AFM). AFM images revealed that the IZO thin films with thicknesses of 25 and 40 nm exhibit an uneven distribution of grains, which deforms the thin film and degrades the performance of the IZO TFT. Further, the IZO thin film with a thickness of 30 nm exhibits a homogeneous and smooth surface with a low RMS roughness of 1.88 nm. The IZO TFTs with the 30-nm-thick IZO film exhibit excellent results, with a field-effect mobility of $3.0({\pm}0.2)cm^2/Vs$, high Ion/Ioff ratio of $1.1{\times}10^7$, threshold voltage of $0.4({\pm}0.1)V$, and subthreshold swing of $0.7({\pm}0.01)V/dec$. The optimization of oxide semiconductor thickness through analysis of the surface morphologies can thus contribute to the development of oxide TFT manufacturing technology.

Comparative Study of Thermal Annealing and Microwave Annealing in a-InGaZnO Used to Pseudo MOSFET

  • 문성완;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제45회 하계 정기학술대회 초록집
    • /
    • pp.241.2-241.2
    • /
    • 2013
  • 최근, 비정질 산화물 반도체 thin film transistor (TFT)는 수소화된 비정질 실리콘 TFT와 비교하여 높은 이동도와 큰 on/off 전류비, 낮은 구동 전압을 가짐으로써 빠른 속도가 요구되는 차세대 투명 디스플레이의 TFT로 많은 연구가 진행되고 있다. 한편, 기존의 MOSFET 제작 시 우수한 박막을 얻기 위해서는 $500^{\circ}C$ 이상의 높은 열처리 온도가 필수적이며 이는 유리 기판과 플라스틱 기판에 적용하는 것이 적합하지 않고 높은 온도에서 수 시간 동안 열처리를 수행해야 하므로 공정 시간 및 비용이 증가하게 된다는 단점이 있다. 따라서, 본 연구에서는 RF sputter를 이용하여 증착된 비정질 InGaZnO pesudo MOSFET 소자를 제작하였으며, thermal 열처리와 microwave 열처리 방식에 따른 전기적 특성을 비교 및 분석하고 각 열처리 방식의 열처리 온도 및 조건을 최적화하였다. P-type bulk silicon 위에 산화막이 100 nm 형성된 기판에 RF 스퍼터링을 이용하여 InGaZnO 분말을 각각 1:1:2mol% 조성비로 혼합하여 소결한 타겟을 사용하여 70 nm 두께의 InGaZnO를 증착하였다. 연속해서 Photolithography 공정과 BOE(30:1) 습식 식각 과정을 이용해 활성화 영역을 형성하여 소자를 제작하였다. 제작 된 소자는 pseudo MOSFET 구조이며, 프로브 탐침을 증착 된 채널층 표면에 직접 접촉시켜 소스와 드레인 역할을 대체하여 동작시킬 수 있어 전기적 특성을 간단하고 간략화된 공정과정으로 분석할 수 있는 장점이 있다. 열처리 조건으로는 thermal 열처리의 경우, furnace를 이용하여 각각 $300^{\circ}C$, $400^{\circ}C$, $500^{\circ}C$, $600^{\circ}C$에서 30분 동안 N2 가스 분위기에서 열처리를 실시하였고, microwave 열처리는 microwave를 이용하여 각각 400 W, 600 W, 800 W, 1000 W로 20분 동안 실시하였다. 그 결과, furnace를 이용하여 열처리한 소자와 비교하여 microwave 를 통해 열처리한 소자에서 subthreshold swing (SS), threshold voltage (Vth), mobility 등이 개선되는 것을 확인하였다. 따라서, microwave 열처리 공정은 향후 저온 공정을 요구하는 MOSFET 제작 시의 훌륭한 대안으로 사용 될 것으로 기대된다.

  • PDF

Low-dimensional modelling of n-type doped silicene and its carrier transport properties for nanoelectronic applications

  • Chuan, M.W.;Lau, J.Y.;Wong, K.L.;Hamzah, A.;Alias, N.E.;Lim, C.S.;Tan, M.L.P
    • Advances in nano research
    • /
    • 제10권5호
    • /
    • pp.415-422
    • /
    • 2021
  • Silicene, a 2D allotrope of silicon, is predicted to be a potential material for future transistor that might be compatible with present silicon fabrication technology. Similar to graphene, silicene exhibits the honeycomb lattice structure. Consequently, silicene is a semimetallic material, preventing its application as a field-effect transistor. Therefore, this work proposes the uniform doping bandgap engineering technique to obtain the n-type silicene nanosheet. By applying nearest neighbour tight-binding approach and parabolic band assumption, the analytical modelling equations for band structure, density of states, electrons and holes concentrations, intrinsic electrons velocity, and ideal ballistic current transport characteristics are computed. All simulations are done by using MATLAB. The results show that a bandgap of 0.66 eV has been induced in uniformly doped silicene with phosphorus (PSi3NW) in the zigzag direction. Moreover, the relationships between intrinsic velocity to different temperatures and carrier concentration are further studied in this paper. The results show that the ballistic carrier velocity of PSi3NW is independent on temperature within the degenerate regime. In addition, an ideal room temperature subthreshold swing of 60 mV/dec is extracted from ballistic current-voltage transfer characteristics. In conclusion, the PSi3NW is a potential nanomaterial for future electronics applications, particularly in the digital switching applications.

Si, Ge과 Si-Ge Hetero 터널 트랜지스터의 라인 터널링과 포인트 터널링에 대한 연구 (Study on Point and Line Tunneling in Si, Ge, and Si-Ge Hetero Tunnel Field-Effect Transistor)

  • 이주찬;안태준;심언성;유윤섭
    • 한국정보통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.876-884
    • /
    • 2017
  • TCAD 시뮬레이션을 이용하여 소스 영역으로 오버랩된(Overlapped) 게이트를 가진 실리콘(Si), 게르마늄(Ge)과 실리콘-게르마늄(Si-Ge) Hetero 터널 전계효과 트랜지스터(Tunnel Field-Effect Transistor; TFET)의 터널링 전류 특성을 분석하였다. $SiO_2$를 산화막으로 사용한 Si-TFET의 경우에 포인트와 라인 터널링이 모두 나타나서 험프(Hump) 현상이 나타난다. Ge-TFET는 구동전류가 Si-TFET보다 높으나 누설전류가 높고 포인트 터널링이 지배적으로 나타난다. Hetero-TFET의 경우에 구동전류가 높게 나타나고 누설전류는 나타나지 않았으나 포인트 터널링이 지배적으로 나타난다. $HfO_2$를 산화막으로 사용한 Si-TFET의 경우에 라인 터널링의 문턱전압(threshold voltage)이 감소하여 라인 터널링만 나타난다. Ge과 Hetero-TFET의 경우에 포인트 터널링의 문턱전압이 감소하여 포인트 터널링에 의해 동작되며 Ge-TFET는 누설전류가 증가하였고, Hetero-TFET에서 Hump가 나타난다.

소스 및 드레인 전극 재료에 따른 비정질 InGaZnO 박막 트랜지스터의 소자 열화 (Hot carrier induced device degradation in amorphous InGaZnO thin film transistors with source and drain electrode materials)

  • 이기훈;강태곤;이규연;박종태
    • 한국정보통신학회논문지
    • /
    • 제21권1호
    • /
    • pp.82-89
    • /
    • 2017
  • 본 연구에서는 소스 및 드레인 전극 재료에 따른 소자 열화를 분석하기 위해 Ni, Al, 및 ITO를 소스 및 드레인 전극 재료로 사용하여 InGaZnO 박막 트랜지스터를 제작하였다. 전극 재료에 따른 소자의 전기적 특성을 분석한 결과 Ni 소자가 이동도, 문턱전압 이하 스윙, 구동전류 대 누설전류 비율이 가장 우수하였다. 소스 및 드레인 전극 재료에 따른 소자 열화 측정결과 Al 소자의 열화가 가장 심한 것을 알 수 있었다. InGaZnO 박막 트랜지스터의 소자 열화 메카니즘을 분석하기 위하여 채널 폭과 스트레스 드레인 전압을 다르게 하여 문턱전압 변화를 측정하였다. 그 결과 채널 폭이 넓을수록 또 스트레스 드레인 전압이 높을수록 소자 열화가 많이 되었다. 측정결과로부터 InGaZnO 박막 트랜지스터의 소자 열화는 큰 채널 전계와 주울 열의 결합 작용으로 발생함을 알 수 있었다.

High resolution flexible e-paper driven by printed OTFT

  • Hu, Tarng-Shiang;Wang, Yi-Kai;Peng, Yu-Rung;Yang, Tsung-Hua;Chiang, Ko-Yu;Lo, Po-Yuan;Chang, Chih-Hao;Hsu, Hsin-Yun;Chou, Chun-Cheng;Hsieh, Yen-Min;Liu, Chueh-Wen;Hu, Jupiter
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.421-427
    • /
    • 2009
  • We successfully fabricated 4.7-inch organic thin film transistors array with $640{\times}480$ pixels on flexible substrate. All the processes were done by photolithography, spin coating and ink-jet printing. The OTFT-Electrophoretic (EP) pixel structure, based on a top gate OTFT, was fabricated. The mobility, ON/OFF ratio, subthreshold swing and threshold voltage of OTFT on flexible substrate are: 0.01 ^2/V-s, 1.3 V/dec, 10E5 and -3.5 V. After laminated the EP media on OTFT array, a panel of 4.7-inch $640{\times}480$ OTFT-EPD was fabricated. All of process temperature in OTFT-EPD is lower than $150^{\circ}C$. The pixel size in our panel is $150{\mu}m{\times}150{\mu}m$, and the aperture ratio is 50 %. The OTFT channel length and width is 20 um and 200um, respectively. We also used OTFT to drive EP media successfully. The operation voltages that are used on the gate bias are -30 V during the row data selection and the gate bias are 0 V during the row data hold time. The data voltages that are used on the source bias are -20 V, 0 V, and 20 V during display media operation.

  • PDF

질소분위기 전자빔 조사에 의한 졸-겔 IGZO 박막 트랜지스터의 전기적 특성 향상 (Enhancing Electrical Properties of Sol-Gel Processed IGZO Thin-Film Transistors through Nitrogen Atmosphere Electron Beam Irradiation)

  • 박지호;송영석;배수강;김태욱
    • 마이크로전자및패키징학회지
    • /
    • 제30권3호
    • /
    • pp.56-63
    • /
    • 2023
  • 본 연구에서는 졸-겔 IGZO(Indium-Gallium-Zinc Oxide) 박막을 만들고 이에 전자빔을 조사 한 후 박막 트랜지스터로 제작하여 전자빔 조사가 박막 트랜지스터의 전기적 특성에 미치는 영향을 비교 분석하였다. 특히 전자빔이 조사되는 환경을 대기 중과 질소 분위기(<200 ppm O2)로 두고 전자빔 조사 선량 세기를 100kGy와 200kGy로 각각 조사한 후 350℃ 온도에서의 열처리만 진행한 비교군과 비교 분석을 진행하였다. 전자빔 조사에 따른 졸-겔 IGZO 박막의 물성 변화를 분석하기 위해 UV-Visible spectroscopy, X-ray diffraction(XRD)와 X-ray photoelectron spectroscopy(XPS)를 분석 결과, 전자빔 조사 전·후의 모든 조건 하에서 가시광 영역에서의 80% 이상의 높은 투과도를 보여줌을 확인할 수 있었고, XRD 분석 결과를 통해 전자빔 조사와 관계없이 비정질 특성을 유지함을 확인하였다. 특히 전자빔 조사에 따라 졸-겔 IGZO 박막에 화학적 조성 변화가 있음을 확인하였는데, 질소 분위기에서 전자빔을 조사하게 되면 M-O결합과 관련된 peak이 차지하는 비율이 높아짐을 확인할 수 있었다. 질소 분위기에서 전자빔이 조사된 TFT들은 on/off 비율, 전자 이동도에서 향상된 특성을 보여주었으며, 시간에 따라 트랜지스터의 특성들(on/off 비율, 문턱전압, 전자이동도, 하위임계값 스윙)의 수치 또한 큰 변화 없이 유지됨이 확인되어, 졸-겔 공정 TFT 제작에 있어서 질소 분위기에서의 전자빔 조사공정이 IGZO기반 박막 트랜지스터의 전기적특성의 개선에 기여할 수 있을 것으로 기대된다.