• 제목/요약/키워드: Small computer

검색결과 3,236건 처리시간 0.03초

FAT 파일 시스템의 호환성을 유지하며 성능과 안정성을 향상시키는 메타데이터 저널링 기법의 설계 (Temporary Metadata Journaling Scheme to Improve Performance and Stability of a FAT Compatible File System)

  • 현철승;최종무;이동희;노삼혁
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제36권3호
    • /
    • pp.191-198
    • /
    • 2009
  • FAT 호환 파일 시스템은 다양한 플랫폼에서 데이터가 호환 가능하기 때문에 메모리 카드나 임베디드 시스템에서 널리 사용된다. 최근 임베디드 시스템에서는 갑작스런 전원 정지 시 복수 기법뿐만아니라 다양한 응용의 요구를 만족시키기 위해 더 나은 파일 시스템의 성능을 요구하고 있다. 이런 요구를 수용하기 위해서는 파일 시스템의 구조에 대해 변경이 필요해 진다. 파일 시스템의 구조에 대한 변경은 데이터의 호환성에 심각한 문제를 발생시키게 된다. 메타데이터 저널링(Metadata Journaling)은 데이터 호환성 문제를 최소화하면서 뛰어난 성능을 만족시킬 수 있는 기법이다. 이 기법을 FAT 호환 파일 시스템에 구현하여 벤치마크를 수행하였다. 벤치마크 결과는 작은 크기의 불규칙적인 메타데이터 쓰기를 저널 영역에 순차적으로 씀으로써 성능의 향상을 확인할 수 있었다. 뿐만 아니라 제안된 기법은 자연적으로 복구 기법을 제공함으로써 빠른 시간 내에 부팅이 가능하다. 그렇지만 일시적으로 FAT 호환 파일 시스템과 호환이 불가능한 지점이 존재한다. 이런 문제는 파일 시스템이 언마운트(un-mount)시점에 저널 영역에 쓰인 내용들을 원래의 위치로 복사함으로써 FAT 파일 시스템과 호환성을 유지시킬 수 있다.

비선형분산파랑모형을 이용한 항주파의 발생과 전파에 관한 수치예측모형 개발 (Numerical Prediction of Ship Induced Wave and its Propagation Using Nonlinear Dispersive Wave Model)

  • 신승호;정대득
    • 한국항해항만학회지
    • /
    • 제27권5호
    • /
    • pp.527-537
    • /
    • 2003
  • 선박의 항행에 의해 발생되는 항주파의 특성은 선박의 속도와 수심 조건에 따라 크게 달라진다. 연안 항로에서 발생된 항주파는 주변 해안으로 전파됨에 따라 항만 내의 정온 수역을 교란하여 정박 중인 소형선박, 수영객 등에 돌발적이고도 심각한 위험을 가져다 줄뿐만 아니가 해안의 침식, 호안의 결괴 등의 피해를 주기도 한다. 지금까지 항주파에 관한 연구의 관심사는 일정 수심 조건에 대해 조파저항이나 조선에 미치는 영향을 분석하는 등 주로 조선공학도의 관점에서 검토가 대상이 되어 왔으며, 가변 수심을 가진 실제 해역에 있어서의 항주파 발생과 전파에 기인한 주변 해역의 영향은 그다지 검토되지 못하였다. 최근 고속선 등의 발달로 인해 천해역에서의 항주파로 인한 인근 해역의 피해가 더욱 우려되고 있는 추세이다. 따라서 실제 수역에서의 항주파의 발달과 그 전파과정은 조사할 필요가 있는 것이다. 본 연구에서는 연안해역의 얕고 복잡한 수로와 다양한 선속 조건에 대한 항주파의 발생 및 전파를 예측하기 위하여 고정 좌표계에서 Boussinesq 방정식을 토대로 항주파 수치예측 모형을 구축하였다. 제안된 모형은 수리모형실험 결과와의 비교를 통하여 검증하였으며, 또한 실제 수로를 토대로 한 가변 수심역에 개발된 모형을 적용하여 수신 변화 고려의 중요성을 확인하였다.

Why Gabor Frames? Two Fundamental Measures of Coherence and Their Role in Model Selection

  • Bajwa, Waheed U.;Calderbank, Robert;Jafarpour, Sina
    • Journal of Communications and Networks
    • /
    • 제12권4호
    • /
    • pp.289-307
    • /
    • 2010
  • The problem of model selection arises in a number of contexts, such as subset selection in linear regression, estimation of structures in graphical models, and signal denoising. This paper studies non-asymptotic model selection for the general case of arbitrary (random or deterministic) design matrices and arbitrary nonzero entries of the signal. In this regard, it generalizes the notion of incoherence in the existing literature on model selection and introduces two fundamental measures of coherence-termed as the worst-case coherence and the average coherence-among the columns of a design matrix. It utilizes these two measures of coherence to provide an in-depth analysis of a simple, model-order agnostic one-step thresholding (OST) algorithm for model selection and proves that OST is feasible for exact as well as partial model selection as long as the design matrix obeys an easily verifiable property, which is termed as the coherence property. One of the key insights offered by the ensuing analysis in this regard is that OST can successfully carry out model selection even when methods based on convex optimization such as the lasso fail due to the rank deficiency of the submatrices of the design matrix. In addition, the paper establishes that if the design matrix has reasonably small worst-case and average coherence then OST performs near-optimally when either (i) the energy of any nonzero entry of the signal is close to the average signal energy per nonzero entry or (ii) the signal-to-noise ratio in the measurement system is not too high. Finally, two other key contributions of the paper are that (i) it provides bounds on the average coherence of Gaussian matrices and Gabor frames, and (ii) it extends the results on model selection using OST to low-complexity, model-order agnostic recovery of sparse signals with arbitrary nonzero entries. In particular, this part of the analysis in the paper implies that an Alltop Gabor frame together with OST can successfully carry out model selection and recovery of sparse signals irrespective of the phases of the nonzero entries even if the number of nonzero entries scales almost linearly with the number of rows of the Alltop Gabor frame.

흡수정의 유동해석 (Flow analysis of the Sump Pump)

  • 정한별;노승희
    • 한국산학기술학회논문지
    • /
    • 제18권3호
    • /
    • pp.673-680
    • /
    • 2017
  • 흡수정은 댐이나 저수지에 저장된 물을 흡입하여 사용하는 설비이다. 흡입한 다량의 물은 화력 및 원자력 등의 대형 발전소의 냉각시스템에 사용된다. 특징으로 흡입 유량과 흡수정의 비가 작으면 흡입구 주변에서 유속이 증가한다. 이로 인해 와류나 선회류의 불균형 유동이 발생된다. 불균형 유동은 흡수정의 성능을 저하나 고장의 원인이 된다. 해결하기 위한 다양한 방법이 고안되고 있으나 최저수위 일 경우 정확한 해결 방법을 찾지 못하고 있다. 가장 효율적인 해결방법으로는 AVD를 설치하거나 관로를 길게하는 방법이 있다. 이렇게 설치된 구조물이 유동의 흐름을 균일하게 만들어 주기 때문이다. 본 논문에서는 관로의 길이와 AVD의 형태 변화에 따른 흡수정 내의 유동특성을 수치해석으로 분석한다. 수치해석을 위하여 수정의 흡입부, 섬프, 펌프의 3단계로 분리하여 모델링하였다. 격자는 해석의 정확도를 위해 흡입부는 비조밀, 흡수정과 AVD는 조밀하게 하였다. ANSYS ICEM-CFD 14.5를 이용하여 120~150만개의 격자를 생성하였고 Tetra grid와 Prism grid를 혼용하였다. 해석을 위해 상용 CFD 프로그램인 ANSYS CFX14.5의 SST 난류모델을 선정하였다. 조건으로 H.W.L 6.0m, L.W.L 3.5, Qmax 4.000 kg/s, Qavg 3.500 kg/s Qmin 2.500 kg/s로 설정하였다. 보텍스 각도와 속도분포로 해석한 결과는 다음과 같다. Ext E-type의 AVD를 설치한 흡수정이 최고수위 일때 합격하였다. 추후, Ext E-type을 기본으로 하여 최저수위일 때 만족하는 연구가 필요하다.

Stick-PC의 이미지 수집 및 사용흔적 분석에 대한 연구 (A Study on Image Acquisition and Usage Trace Analysis of Stick-PC)

  • 이한형;방승규;백현우;정두원;이상진
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제6권7호
    • /
    • pp.307-314
    • /
    • 2017
  • 스틱-PC(Stick-PC)는 크기가 작고 휴대가 용이하여 언제 어디서든 모니터나 TV 등의 디스플레이 장치에 연결하면 데스크탑 PC(Desktop PC)처럼 사용이 가능하다. 이에 따라 스틱-PC(Stick-PC)도 일반 PC처럼 각종 범죄로 연결될 수 있으며 다양한 증거들이 남아 있을 수 있다. 스틱-PC(Stick-PC)는 일반 데스크탑 PC(Desktop PC)와 같은 윈도우즈(Windows) 버전의 운영체제를 사용하고 있어 분석해야 할 아티팩트들은 동일하다. 하지만 데스크탑 PC(Desktop PC)와 달리 이동성이 있어 시스템 분석 전에 주변 기기 연결 흔적을 찾아 실사용자 확인 및 사용 흔적을 파악하는 것이 이루어지면 포렌식 조사 시 상당히 의미 있는 정보로 사용될 수 있다. 따라서 본 논문은 스틱-PC(Stick-PC)의 이미지 수집 방법 중 하나인 Bootable OS를 이용하여 이미지를 수집하는 방법을 제시한다. 또한 레지스트리와 이벤트로 그를 통해 디스플레이, 블루투스(Bluetooth) 등의 주변기기 연결 흔적과 네트워크 연결 흔적을 분석하는 방법을 제시하고 실험 시나리오를 통해 포렌식 관점에서 활용 방안을 제시한다.

어장 보호 시스템의 현장실험을 위한 레이더 측정차량 개발 (Development of Radar Car for the Outdoor Tests on Fisheries Surveillance System)

  • 임정빈;김우숙;박성현;김철승;정대득;구자영;심영호;김창경;이재웅
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2005년도 춘계학술대회 논문집
    • /
    • pp.279-283
    • /
    • 2005
  • 어장 보호 시스템(FSS)은 어장 도적을 방지하기 위한 시스템이다. FSS를 개발하기 위해서는 실제 어장의 다양한 자연환경에서 작동할 수 있는 특수한 실험 시스템이 필요하다. 이 연구에서는 이러한 실험 장치로서 소형 밴 차량과 상업용 레이더, 레이더 스캔 컨버터(RSC), 컴퓨터 시스템을 이용한 레이더 측정 차량 구현에 관해서 최근 도출된 몇 가지 연구결과를 기술하였다. 레이더 차량을 이용하여 레이더 스캐너의 높이와 레이더 스캐너 양 측면에 특수한 부엽억제 물질을 부착하는 경우 등의 해면반사 영향을 측정할 수 있다. 또한, RSC의 디지털 레이더 신호에 대한 후처리를 검토한 후, 새로운 RSC를 설계하고 개발하였다.

  • PDF

전유전체(Whole gerlome) 서열 분석과 가시화를 위한 워크벤치 개발 (Development of Workbench for Analysis and Visualization of Whole Genome Sequence)

  • 최정현;진희정;김철민;장철훈;조환규
    • 정보처리학회논문지A
    • /
    • 제9A권3호
    • /
    • pp.387-398
    • /
    • 2002
  • 최근 활발한 소단위 게놈 프로젝트의 수행으로 많은 생물체의 유전체 전체 서열이 밝혀짐에 따라서 전유전체(whole genome)를 기본 단위로 하여 개별 유전자나 그에 관련된 기능 연구가 매우 활발히 이루어지고 있다. 전유전체의 염기 서열은 수백만 bp(base pairs)에서 수백억 bp(base pairs) 정도의 대용량 텍스트 데이터이기 때문에 단순한 온라인 문자 일치(on-line string matching) 알고리즘으로 분석하는 것은 매우 비효율적이다. 본 논문에서는 대용량의 유전체 서열을 분석하는데 적합한 자료 구조인 스트링 B-트리를 사용하여 유전체 서열의 분석과 가시화를 위한 워크벤치를 개발한 과정을 소개한다. 본 연구에서 개발한 시스템은 크게 질의문 부분과 가시화 부분으로 나뉘어 진다. 질의문 부분에는 유전체 서열에 특정 서열이 나타나는 부분의 위치와 횟수를 알아보거나 k번 나타나는 서열을 조사하는 것과 같은 기본적인 패턴 검색 부분과 k-mer 분석을 위한 질의어가 다양하게 준비되어 있다. 가시화 부분은 전유전체 서열과 주석(annotation)을 보여주거나, 유전체 분석을 용이하도록 여러 가시화 방법, CGR(Chaos Game Representation), k-mer graph, RWP(Random Walk Plot) 등으로 생물학자들이 쉽게 전체 구조와 특성 파악할 수 있도록 도와준다. 본 논문이 제안하는 분석 시스템은 생물체의 진화적 관계를 밝히고, 염색체 내에 아직 알려지지 않은 새로운 유전자나 기능이 밝혀지지 않은 junk DNA들의 기능 등을 연구하는데 사용할 수 있다.

통계적 패킷 음성 / 데이터 다중화기의 성능 해석 (Performance Analysis of a Statistical Packet Voice/Data Multiplexer)

  • 신병철;은종관
    • 한국통신학회논문지
    • /
    • 제11권3호
    • /
    • pp.179-196
    • /
    • 1986
  • 본 논문에서는 통계적 패킷 음성/데이터 다중화기의 성능을 연구하였다. 성능해석은 음성과 데이터가 서로 분리된 한정된 queue를 사용하고, 전송에 있어서 음성이 데이터보다 우선권을 갖는 것을 가정하고, 다중화기의 출력 link를 시간 slot단위로 나누고 음성은 (M+1)-state의 Markov Process로, 데이터는 Poisson process로 modeling 하여 수행하였다. 전송시 음성신호가 데이터 신호보다 우선권을 가지므로 음성의 queueing behavior는 data에 거의 영향을 받지 않는다. 다라서 본 연구에서는 음성의 queueing behavior를 먼저 해석한 다음 data의 queueing behavior를 해석하였다. 패킷 음성 다중화기의 성능 해석은 입력상태와 buffer의 점유를 2차원의 Markov chain을 가지고 formulation하였고, 집적된 음성/data의 다중화기는 data를 추가한 3차원 Markov chain으로 하였다. 이러한 model을 사용하여 Gauss-Seidel방법으로 결과를 얻고 simulation으로 입증하였다. 이들 결과로 부터 음성 가입자의 수, 출력 link용량, 음성의 queue크기, 음성의 overflow확률에서는 서로 trade-off가 있고 data에서도 비슷한 tradeoff가 있음을 알았다. 또한 입력 traffic량과 link의 용량에 따라서 음성과 데이타간의 성능에서 서로 tradeoff가 있고, TASI의 이득이 2이상이고 음성가입자의 수가 적을 경우 데이타의 평균 지연시간은 buffer의 최대길이 보다 길음을 알아내었다.

  • PDF

국방 NC 기반 C2 시설 I3A Framework (I3A Framework of Defense Network Centric Based C2 Facilities)

  • 김영동;이태공;박범식
    • 한국통신학회논문지
    • /
    • 제39C권8호
    • /
    • pp.615-625
    • /
    • 2014
  • 국방부는 미래전에 대비하기 위한 국방 개혁안을 토대로 2010년 "군사시설 종합 발전계획(Mater Plan)"을 수립하였다. 이것은 합동성 및 3군 균형발전을 고려한 군사력 구조조정 및 군 자산관리를 위해 전국에 산재한 군사시설을 통폐합하기 위한 계획이었다. 그러나 현용 국방 군사 시설기준을 적용하여 "군사시설 종합 발전계획"을 추진하기 위해서는 시설 기준의 부재 및 비합리적인 시설규모 산정 사례 발생으로 제 개정의 필요성이 대두 되었다. 미래 전장 환경은 플랫폼(Plat form)기반에서 네트워크 중심전(Network Centric Warfare) 기반으로 변화하면서 C4I(Command, Control, Communication, Computer & Intelligence) 체계를 이용한 지휘 통제 능력이 더욱 요구되고 있다. 그러므로 국방 정보기술(IT)과 시설이 잘 융합되어야 성공적인 임무수행을 보장할 수 있을 것이다. 따라서 국방부도 시설 통폐합에 따른 지휘통제 시설의 정보통신기반과 설비의 구축을 네트워크 중심전 수행에 맞는 정책, 설계 기준 및 운용 지침을 시급히 갖추어야 할 것이다. 본 논문에서는 이러한 문제점을 해결하기 위해 국방 I3A Framework를 제안한다.

멀티 세그먼트 곱셈 기반 저비용 타원곡선 암호 프로세서 (Low-Cost Elliptic Curve Cryptography Processor Based On Multi-Segment Multiplication)

  • 이동호
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.15-26
    • /
    • 2005
  • 본 논문에서는 효율적인 $GF(2^m)$ 멀티 세그먼트 곱셈 연산 구조를 제안하고 제안된 구조의 타원곡선 암호 프로세서 설계 응용을 연구한다. 제안된 멀티 세그먼트 곱셈 연산 구조는 유한체 크기 m에 비하여 아주 작은 워드 조합 곱셈기를 이용하여 부분곱을 계산하고 거의 모든 내부 버스는 워드 크기이며 m 비트 멀티플렉서와 m 비트 레지스터를 하나만 사용한다. 따라서 조합 곱셈기의 워드 크기 w를 줄이고 세그먼트 수 k를 크게 하여 전체 데이터패스 자원 사용량이 최소화할 수 있다. 제안된 곱셈기는 디지트 시리얼 곱셈기로 구현된 ECC 프로세서와 비교할 때 이론적으로 자원 효율성이 우수하다 암호 프로세서의 자원 사용량은 구현에 필요한 기본 하드웨어 요소 수뿐만 아니라 구성 요소들의 배치와 연결 상태에도 의존한다. 제안된 프로세서의 실질적인 자원사용량을 디지트 시리얼 곱셈기 기반 암호 프로세서와 비교하기 위하여 두 종류의 프로세서를 FPGA 상에 구현하였다. 실험 결과로 제안된 멀티 세그먼트 곱셈기 기반 EU 프로세서는 유사한 성능을 가지는 디지트 시리얼 곱셈기 기반 EU 프로세서보다 자원 사용면에서 2배 정도 우수함을 보였다.