• 제목/요약/키워드: Simulator level

검색결과 578건 처리시간 0.022초

분산 및 병렬 알고리즘 시뮬레이터 (Distributed/parallel Algorithm Simulator)

  • 서영진
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 1999년도 가을 학술발표논문집 Vol.26 No.2 (3)
    • /
    • pp.777-779
    • /
    • 1999
  • A new distributed/parallel algorithm simulator, DASim(Distributed Algorithm Simulator), is proposed in this paper. The idea is to ease the task of design, analysis and implementation of distributed algorithms. A small high level language has been proposed for the purpose. Through this non-language specific high level language, the users are spared from the tedious details about how to program distributed or parallel algorithms. Further, visualization of these algorithms are pretty helpful to understand behaviors of these algorithms.

  • PDF

임베디드 코어 설계시 효율적인 설계 공간 탐색을 위한 컴파일드 코드 방식 시뮬레이터 생성 시스템 구축 (Construction of a Compiled-code Simulator Generation System for Efficient Design Exploration in Embedded Core Design)

  • 김상우;황선영
    • 한국통신학회논문지
    • /
    • 제36권1B호
    • /
    • pp.71-79
    • /
    • 2011
  • 본 논문은 어플리케이션에 최적화된 임베디드 시스템 설계에 있어 효율적인 설계 공간을 탐색할 수 있도록 머신 기술 언어를 기반으로 한 컴파일드 코드 방식 시뮬레이터 생성 시스템을 제안한다. 제안된 시스템 event-driven 시뮬레이션의 융통성을 유지하면서 많은 시뮬레이션 시간을 소요하는 인스트럭션 펫치와 디코딩 과정을 정적으로 결정하여 빠른 수행시간을 갖는 컴파일드 코드 방식 시뮬레이터를 생성한다. 생성된 시뮬레이터는 임베디드 코어의 성능 측정을 위한 사이클 수준과 인스트럭션 수준의 시뮬레이션을 가진다. 구축된 컴파일드 코드 방식 시뮬레이터 생성기의 효율성을 확인하기 위해 JPEG 인코더 어플리케이션에 대한 아키텍처 탐색을 수행하였다. 제안된 시스템은 MIPS R3000 프로세서의 초기 임베디드 코어로 시작하여 어플리케이션에 최적화된 임베디드 코어를 얻어내었다. 이 과정에서 많은 시뮬레이션 시간이 요구되었다. 사이클 수준 컴파일드 코드 빙식 시뮬레이터는 event-driven 시뮬레이션의 정확성을 가지며 평균 21.7%의 향상된 시뮬레이션의 수행 속도를 보인다.

A Study on the Effective Downscaling Methodology for Design of a Micro Smart Grid Simulator

  • Ko, Yun-Seok
    • Journal of Electrical Engineering and Technology
    • /
    • 제13권4호
    • /
    • pp.1425-1437
    • /
    • 2018
  • In this paper, a methodology was proposed to reduce the electrical level and spatial size of the smart grid with distributed generations (DGs) to a scale in which the electrical phenomena and control strategies for disturbances on the smart grid could be safely and freely experimented and observed. Based on the design methodology, a micro smart grid simulator with a substation transformer capacity of 190VA, voltage level of 19V, maximum breaking current of 20A and size of $2{\times}2m^2$ was designed by reducing the substation transformer capacity of 45MVA, voltage level of 23kV and area of $2{\times}2km^2$ of the smart grid to over one thousandth, and also reducing the maximum breaking current of 12kA of the smart grid to 1/600. It was verified that the proposed design methodology and designed micro smart grid simulator were very effective by identifying how all of the fault currents are limited to within the maximum breaking current of 20A, and by confirming that the maximum error between the fault currents obtained from the fault analysis method and the simulation method is within 1.8% through the EMTP-RV simulation results to the micro smart grid simulator model.

기계명령어-레벨 RTOS 시뮬레이터의 개발 (Development of Machine Instruction-level RTOS Simulator)

  • 김종현;김방현;이광용
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제11권3호
    • /
    • pp.257-267
    • /
    • 2005
  • 실시간 운영체제 개발 환경에서 제공하는 도구 중에 하나인 RTOS 시뮬레이터는 타겟 H/W가 호스트에 연결되어 있지 않은 상태에서도 호스트에서 응용 프로그램의 개발과 디버깅을 가능하게 해주는 타겟 시뮬레이션 환경을 제공해 줌으로써, 하드웨어 개발이 완료되기 전에도 응용 프로그램의 개발이 가능하도록 해준다. 그러한 이유로 현재 대부분의 상용 RTOS 개발환경에서는 RTOS 시뮬레이터를 제공하고 있다. 그러나 그들의 대부분은 RTOS의 기능적인 부분들만 호스트에서 시뮬레이션 하도록 구현되어 있어서, RTOS 및 응용 프로그램이 실제 타겟 UW에서 실행될 때의 실질적인 시간 추정이 불가능하다. 실시간 시스템은 정해진 시간 내에 프로그램 실행을 종료해야 하기 때문에, 실행시간 추정 기능도 가지는 RTOS 시뮬레이터가 필요하다. 본 연구에서는 RTOS 및 응용 프로그램이 실제 타겟 H/W에서 처리될 때의 실행시간 추정이 가능하고 구현도 용이한 기계명령어-레벨(machine instruction-level)의 RTOS 시뮬레이터를 개발하고, 실제 프로그램을 실행하여 기능과 정확도를 검증하였다.

유량 제어을 위한 PLC 시뮬레이터 구성 (The construction of a PLC simulator for level control)

  • 이기범;윤우식;정희돈;이진수
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 하계학술대회 논문집 D
    • /
    • pp.2605-2607
    • /
    • 2000
  • This paper represents the construction of a PLC simulator for the level control of water and the speed control of the water cask. The level and speed processes are automatically operated by the PLC. The simulator system consists of PLC, program loader and control penal. The digital input and output units make the valves of the water cask the On or Off state. The analog input and output units control the level of water and the speed of the water cask. A LD program is used in the control language of PLC.

  • PDF

고성능 로직 시뮬레이터(HSIM) 구현 (HSIM: Implementation of the Highly Efficient Logic SIMulator)

  • 박장현;이기준;김보관
    • 한국정보처리학회논문지
    • /
    • 제2권4호
    • /
    • pp.603-610
    • /
    • 1995
  • 본 논문에서는 함수 기능에서 로직 게이트 기능까지 시뮬레이션 가능한 고성능의 로직 시뮬레이터(HSIM) 개발에 대해서 논한다. 개발된 로직 시뮬레이터는 입력부, 시 뮬레이터 본체, 출력부로 구성되어 있으며, 입력부에는 네트 리스트 컴파일러, 부품 정보 컴파일러가 포함된다. 시뮬레이터 본체에는 시뮬레이션 속도를 높이기 위한 각종 기술과 시뮬레이터의 중심 부분인 시뮬레이션 엔진 등이 소속되어 있다. 출력부에는 시뮬레이션 결과를 분석하는 파형 분석기가 있다. 개발된 시뮬레이터 본체의 주요 특 징은 점진적 로더를 사용하여 컴파일된 부품 기능들을 시뮬레이션 엔진에서 직접 로드 하여 시뮬레이션을 수행한다. 이렇게 한 결과 기존의 유릿 딜레어 event-driven interpretive 시뮬레이터와 비교했을 때 55% 이상 속도가 빠른 효과적인 성능 향상을 달성했다.

  • PDF

가상현실 루지 시뮬레이터의 동작과 영상정보별 인체 근육활성도 분석 (Muscular Activity Analysis in Lower Limbs from Motion and Visual Information of Luge Simulator based Virtual Reality)

  • 강승록;김의령;김경;봉혁;권대규
    • 한국정밀공학회지
    • /
    • 제32권9호
    • /
    • pp.825-831
    • /
    • 2015
  • In this paper, capture motion and visual information from a virtual reality luge simulator to analyze muscular activity in the lower limbs. The Luge Simulator consists of a motion platform with a pneumatic module for weight distribution. We recruited luge athletes and healthy subjects and made real-time surface EMG measurements to estimate the muscular activity in the lower limbs according to the motion protocol of a simulator, and a test was conducted for each subject. The results indicated that the rectus femoris had the highest muscular activity according to the level of the slope and velocity of the luge. The soleus muscle showed a high level of activity during a turn in the luge according to the direction. We found that the development of a virtual reality sports simulator based on physical reaction results could bring positive effects to optimize reality and human cenesthesia.

Study on the Voltage Stabilization Technology Using Photovoltaic Generation Simulator in Three-Level Bipolar Type DC Microgrid

  • Kim, Taehoon;Kim, Juyong;Cho, Jintae;Jung, Jae-Seung
    • Journal of Electrical Engineering and Technology
    • /
    • 제13권3호
    • /
    • pp.1123-1130
    • /
    • 2018
  • Voltage stabilization is an essential component of power quality in low voltage DC (LVDC) microgrid. The microgrid demands the interconnection of a number of small distributed power resources, including variable renewable generators. Therefore, the voltage can be maintained in a stable manner through the control of these distributed generators. In this study, we did research on the new advanced operating method for a photovoltaic (PV) simulator in order to achieve interconnection to a bipolar LVDC microgrid. The validity of this voltage stabilization method, using the distributed generators, is experimentally verified. The test LVDC microgrid is configured by connecting the developed PV simulator and DC load, DC line, and AC/DC rectifier for connecting the main AC grid. The new advanced control method is applied to the developed PV simulator for the bipolar LVDC grid in order to stabilize the gird voltage. Using simulation results, the stabilization of the grid voltage by PV simulator using the proposed control method is confirmed the through the simulation results in various operation scenarios.

PC향 SSD의 성능 분석을 위한 트랜잭션 수준 시뮬레이터 (A Transaction Level Simulator for Performance Analysis of Solid-State Disk (SSD) in PC Environment)

  • 김동;방관후;하승환;정성우;정의영
    • 대한전자공학회논문지SD
    • /
    • 제45권12호
    • /
    • pp.57-64
    • /
    • 2008
  • 본 연구는 전송 수준 모델링 기법을 이용하여 SSD가 장착된 PC 시스템의 성능 분석 및 구조 탐색을 위한 시스템 수준 환경 구축을 제안한다. 구축된 시뮬레이션 환경은 SSD가 장착된 PC 시스템의 관점에서 다양한 구조적 변화에 대한 정량적인 성능 분석을 제공할 뿐만 아니라, 기존의 레지스터 전송 수준 모델링 기법보다 매우 빠른 시뮬레이션 속도를 제공한다. 구축된 시뮬레이터의 유용성을 보이기 위하여, PC 수준의 구조 탐색과 SSD 수준의 구조 탐색을 수행하였다. 특히 SSD 수준의 구조 탐색에서는 캐시 버퍼에서 저장된 데이터의 캐시 적중률에 따른 성능 변화와 NAND 플래시 메모리의 성능 변화가 전체 시스템 성능에 미치는 영향을 분석하였다. 이러한 실험 결과는 제안된 시뮬레이터가 PC 환경하에서 SSD 및 PC 구조의 성능 분석 및 구조 개선에 효율적으로 활용될 수 있음을 보여주었다.

철도차량 운전자교육을 위한 훈련용 시뮬레이터의 설계 (Design of Train Driving Simulator)

  • 이지선;박성호;최종묵
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2005년도 춘계학술대회 논문집
    • /
    • pp.175-180
    • /
    • 2005
  • As the high performance computer system increases, improving of reality and usefulness causes the virtual environment of simulator to be used widely as training and assessment tool. Although some domestic companies have developed train driving simulators since about mid of 1990s, accumulation of technology and experience is not yet sufficient compared to foreign makers. This paper describes system composition, training and assessment regimes for high level train driving simulator. When the subsystems are designed, comprehension of train system is emphasized and the functions that simulator should provide are discussed.

  • PDF