• 제목/요약/키워드: Si 기판

검색결과 2,060건 처리시간 0.032초

전기화학증착법으로 성장된 n-ZnO 나노구조/p-Si 기판의 특성연구

  • 김명섭;이희관;유재수
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.102-102
    • /
    • 2011
  • ZnO는 우수한 전기적, 광학적 특성으로 LED, solar cell 등과 같은 광전자소자의 응용을 목적으로 많은 연구가 진행되고 있다. 최근에는 ZnO 동종접합을 만들고자 많은 연구가 진행되고 있으나 p형 ZnO의 낮은 용해성과 높은 불순물에 따른 제조의 어려움으로 현재까지는 n형 ZnO만이 전도성 기판 위에 성장되어 응용되고 있다. 전도성 기판으로서 Si의 경우 낮은 가격, 공정의 용이함 등으로 GaN, SiC 등의 기판에 비하여 많은 응용이 가능하다. 따라서 본 연구에서는 전기화학증착법을 이용하여 p-n 접합을 형성하기 위하여 p형 Si 기판 위에 n형 ZnO 나노구조를 성장하고 그 특성을 분석하였다. 전기화학증착법은 낮은 온도 및 간단한 공정과정으로 빠른 성장 속도를 가지고 나노구조를 효과적으로 성장할 수 있는 방식이다. Seed 층 및 열처리에 따른 n형 ZnO 나노구조의 성장 특성 분석을 위하여 radio frequency (RF) magnetron 스퍼터를 사용하여 ZnO 및 Al doped ZnO (AZO) seed 층을 p형 Si 기판 위에 증착 후 다양한 온도로 열처리를 수행하였다. 질산아연(zinc nitrate)과 HMT가 희석된 용액에 KCl 촉매를 일정량 첨가한 후 다양한 공정 온도, 공정시간 및 질산아연의 몰농도를 변화시켜 n형 ZnO 나노구조를 성장하였다. 성장된 나노구조의 특성은 field emission scanning microscopy (FE-SEM), energy dispersive X-ray (EDX), photoluminescence (PL) 등의 장비를 사용하여 구조적, 광학적 특성을 분석하였다.

  • PDF

Direct Wafer Bonding법에 의한 InP 기판과 $\textrm{Si}_3\textrm{N}_4$/InP의 접합특성 (The Characteristics of the Wafer Bonding between InP Wafers and $\textrm{Si}_3\textrm{N}_4$/InP)

  • 김선운;신동석;이정용;최인훈
    • 한국재료학회지
    • /
    • 제8권10호
    • /
    • pp.890-897
    • /
    • 1998
  • n-InP(001)기판과 PECVD법으로 ${Si}_3N_4$(200nm)막이 성장된 InP 기판사이의 direct wafer bonding을 분석하였다. 두 기판을 접촉시켰을 때 이들 사이의 결합력에 크게 영향을 주는 표면 상태를 접촉각 측정과 AFM을 통해서 분석하였다. InP 기판은 $50{\%}$ 불산용액으로 에칭하였을 때 접촉각이 $5^{\circ}$, RMS roughness는 $1.54{\AA}$이었다. ${Si}_3N_4$는 암모니아수 용액으로 에칭하였을 때 RMS roughness가 $3.11{\AA}$이었다. Inp 기판과 ${Si}_3N_4$/InP를 각각 $50{\%}$ 불산 용액과 암모니아수 용액에 에칭한 후 접촉시켰을 때 상당한 크기의 초기 겹합력을 관찰할 수 있었다. 기계적으로 결합된 시편을 $580^{\circ}C$-$680^{\circ}C$, 1시간동안 수소 분위기와 질소분우기에서 열처리하였다. SAT(Scanning Acoustic Tomography)측정으로 두 기판 사이의 결합여부를 확인하였다. shear force로 측정한 InP 기판과 ${Si}_3N_4$/InP사이의 결합력은 ${Si}_3N_4$/InP 계면의 결합력만큼 증가되었다. TEM과 AES를 이용해서 di-rect water bonding 계면과 PECVD계면을 분석하였다.

  • PDF

Si 기판 위에 성장한 CdTe/ZnTe 양자점의 크기에 따른 열적 활성화 에너지와 운반자 동역학

  • 이주형;최진철;이홍석
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.340-341
    • /
    • 2013
  • 양자점(Quantum dots; QDs)은 단전자 트랜지스터, 레이저, 발광다이오드, 적외선 검출기와 같은 고효율 광전소자 응용을 위해 활발한 연구가 진행되고 있다. II-VI 족 화합물 반도체는 III-V 족 화합물 반도체와 비교했을 때 더 큰 엑시톤 결합에너지(exciton binding energy)를 가지는 우수한 특성을 보이고 있으며 이러한 성질을 가지는 II-VI 족 화합물 반도체 중에서도 넓은 에너지 갭을 가지는 CdTe 양자점은 녹색 영역대의 광전자 소자로서 활용되고 있다. 기존의 CdTe/ZnTe 양자점을 성장하기 위해 ZnTe와 격자부정합이 적은 GaAs 기판을 이용한 연구가 주를 이룬 반면 Si기판을 이용한 연구는 미흡하다. 하지만 Si 기판은 GaAs 기판에 비해 값이 싸고, 여러 분야에 응용이 가능하며 대량생산이 가능하다는 이점을 가지고 있어 초고속, 초고효율 반도체 광전소자의 제작을 가능케 할 것으로 기대된다. 또한 양자점의 고효율 광전소자에 응용을 위해서는 Si 기판 위에 양자점의 크기를 효율적으로 조절하는 연구 뿐 아니라 양자점의 크기에 따른 운반자 동역학에 대한 연구도 중요하다. 본 연구에선 분자선 에피 성장법(Molecular Beam Epitaxy; MBE)과 원자층 교대 성장법(Atomic Layer Epitaxy; ALE)을 이용하여 Si 기판 위에 성장한 CdTe/ZnTe 양자점의 크기에 따른 광학적 특성을 연구하였다. 저온 광 루미네센스(PhotoLuminescence; PL) 측정 결과 양자점의 크기가 증가함에 따라 더 낮은 에너지영역으로 피크가 이동하는 것을 확인하였다. 그리고 온도 의존 광루미네센스 측정 결과 양자점의 크기가 증가함에 따라 열적 활성화 에너지가 증가하는 것을 관찰하였는데, 이는 양자점의 운반자 구속효과가 증가하였기 때문이다. 또한 시분해 광루미네센스 측정 결과 CdTe/ZnTe 양자점의 크기가 증가함에 따라 소멸 시간이 긴 값을 갖는 것을 관찰하였는데, 이는 양자점의 크기가 증가함에 따라 엑시톤 진동 세기가 감소하였기 때문이다. 이와 같은 결과 Si 기판 위에 성장한 CdTe/ZnTe 양자점의 크기에 따른 열적 활성화 에너지와 운반자 동역학에 대해 이해 할 수 있었다.

  • PDF

기판에 따른 BST 박막의 전기적 특성에 관한 연구 (Study on electrical properties of BST thin film with substrates)

  • 이태일;최명률;박인철;김홍배
    • 한국진공학회지
    • /
    • 제11권3호
    • /
    • pp.135-140
    • /
    • 2002
  • 본 논문에서는 p-type (100)Si, (100)MgO 그리고 MgO/si 기판 위에 RF Magnetron sputtering 법으로 $Ba_{0.5}Sr_{0.5}TiO_3$(BST)박막을 증착하였다. BST 박막 증착 후 RTA(Rapid Thermal Annealing)를 이용하여 $600^{\circ}C$에서 산소분위기로 1분간 고온 급속 열처리를 하였다. 증착된 BST박막의 결정화를 조사하기 위해 XRD(X-Ray Diffraction)측정을 한 결과 모든 기판에서 (110) $Ba_{0.5}Sr_{0.5}TiO_3$(의 주피크가 관찰되어졌고, 열처리 후 재결정화에 기인하여 피크 세기가 증가함을 관찰할 수 있었다. Al 전극을 이용한 커패시터 제작 후 측정한 C-V(Capacitance-Voltage) 특성에서 각각의 기판에서 측정된 커패시턴스 값으로 계산된 유전율은 120(bare Si), 305(Mgo/Si) 그리고 310(MgO)이었다. 누설 전류 특성에서는 0.3 MV/cm이내의 인가전계에서 1 $\mu\textrm{A/cm}^2$ 이하의 안정된 값을 보여주었다. 결론적으로 MgO 버퍼층을 이용한 기판이 BST 박막의 증착을 위한 기판으로써 효과적임을 알 수 있었다.

PECVD로 증착된 a-Si박막의 고상결정화에 있어서 기판 온도 및 수소희석의 효과 (Effect of substrate temperature and hydrogen dilution on solid-phase crystallization of plasma-enhanced chemical vapor deposited amorphous silicon films)

  • 이정근
    • 한국진공학회지
    • /
    • 제7권1호
    • /
    • pp.29-34
    • /
    • 1998
  • PECVD방법으로 증착된 비정질 실리콘(a-Si)박막이 고상결정화되고 x-선 회절 (XRD)방법으로 조사되었다. a-Si박막들은 기판 온도 120-$380^{\circ}C$사이에서 Si(100)웨이퍼 위에 $SiH_4$가스 혹은 수소희석된 $SiH_4$가스로 증착되고, $600^{\circ}C$로 가열되어 결정화되었다. 고상화 되었을 때(111), (220), (311)XRD피크들이 나타났고 (111) 우선방위가 두드러졌다. 고상결정 화된 다결정 실리콘(poly-Si)박막들의 XRD피크의 세기는 기판온도가 낮아짐에 따라 증가되 었고, 수소희석은 고상화 효과를 감소시켰다. XRD로 측정된(111)결정립의 평균크기는 기판 온도가 낮아짐에 따라 약 10nm로 증가하였다. 기판온도가 낮아질수록 증착속도는 증가하였 으며, 결정의 크기는 증착속도와 밀접한 관계가 있었다. Si계의 구조적 무질서도가 클수록 고상화에 의한 결정립의 크기도 커지는 것으로 생각된다.

  • PDF

LED용 Si 기판의 저비용, 고생산성 실리콘 관통 비아 식각 공정 (Developing Low Cost, High Throughput Si Through Via Etching for LED Substrate)

  • 구영모;김구성;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권4호
    • /
    • pp.19-23
    • /
    • 2012
  • 최근 발광다이오드(LED)의 출력 성능을 높이고, 전력 소비를 줄이기 위해 LED 패키지 분야에서 실리콘 기판 연구가 집중되고 있다. 본 연구에서는 공정 비용이 낮고 생산성이 높은 습식 식각을 이용하여 실리콘 기판의 실리콘 관통 비아 식각 공정을 살펴보았다. KOH를 이용한 양면 습식 식각 공정과 습식 식각과 건식 식각을 병행한 두 가지 공정 방법으로 실리콘 관통 비아를 제작하였고, 식각된 실리콘 관통 비아에 Cu 전극과 배선은 전기도금으로 증착하였다. Cu 전극을 연결하는 배선의 전기저항은 약 $5.5{\Omega}$ 정도로 낮게 나타났고, 실리콘 기판의 열 저항은 4 K/W으로 AlN 세라믹 기판과 비슷한 결과를 보였다.

Co/Ti이중박막을 이용한 $CoSi_2$에피박막형성에 관한 연구 (A Study on the Formation fo Epitaxial $CoSi_2$ Thin Film using Co/Ti Bilayer)

  • 김종렬;배규식;박윤백;조윤성
    • 한국재료학회지
    • /
    • 제4권1호
    • /
    • pp.81-89
    • /
    • 1994
  • 전자빔 증착법을 사용하여 10nm두께의 Ti과 18nm두께의 Co를 Si(100)기판에 증착한 후, $N_{2}$분위기에서 $900^{\circ}C$, 20초 급속 열처리하여, Co/Ti 이중금속박막의 역전을 유도함으로서 $CoSi_{2}$박막을 형성하였다. 4점 탐침기로 측정한 면저항은 3.9Ω/ㅁ 었으며, 열처리 시간을 증가해도 이값은 유지하여 열적 안정성을 나타내었다. XRD 결과는 형성된 실리사이드는 기판과 에피관계를 갖는 $CoSi_{2}$상 임을 보였으며, SEM 사진은 평탄한 표면을 나타내었다. 단면 TEM 사진은 기판위에 형성된 박막층은 70nm 두께의 $CoSi_{2}$ 에피박막과 그위에 두개의 C0-Ri-Si합금층등 세개의 층으로 되어 있음을 보였다. AES 분석은, 기판상의 자연산화막을 형성할 수 있었음을 보여주었다. AES분석은, 기판상의 잔연산화막이 열처리초기, Ti에 의해 제거된후 Co가 원자적으로 깨끗한 Si기판에 확산하여 $CoSi_{2}$에피박막을 형성할 수 있었음을 보여주었다. $700^{\circ}C$, 20초 + $900^{\circ}C$, 20초 이중 열처리를 한 경우, $CoSi_{2}$결정성장으로 면저항값은 약간 낮아졌으나, 박막의 표면과 계면이 거칠었다. 이 $CoSi_{2}$에피박막의 실제 소자에의 적용방안과 막의 역전을 통한 에피박막형성의 기제를 열역학 및 kinetics 관점에서 고찰하였다.

  • PDF

SiO2/Si 및 Si 기판에 rf magnetron sputtering법으로 증착된 적외선 센서용 La0.7Sr0.3MnO3 CMR 박막 저항체 특성연구 (La0.7Sr0.3MnO3 CMR thin film resistor deposited on SiO2/Si and Si substrates by rf magnetron sputtering for infrared sensor)

  • 최선규;;유병곤;류호준;박형호
    • 한국진공학회지
    • /
    • 제17권2호
    • /
    • pp.130-137
    • /
    • 2008
  • $La_{0.7}Sr_{0.3}MnO_3$ 박막을 rf 마그네트론 스퍼터를 이용하여 챔버 내 산소가스유량비를 0, 40, 80 sccm 으로 조절하고 후열처리 공정 없이 기판온도를 $350^{\circ}C$로 유지하면서 $SiO_2$/Si(100) 및 Si(100) 기판에 증착하였다. 증착된 $La_{0.7}Sr_{0.3}MnO_3$ 박막은 $SiO_2$/Si(100), Si(100) 기판 모두 (100), (110), (200)면을 갖는 polycrystalline 상태였으며, oxygen flow rate이 증가함에 따라 박막의 grain size가 증가하였다. 증가되는 grain size로 인하여 grain boundary가 감소하였고 따라서 높은 oxygen flow rate에서 증착된 박막은 면저항이 감소하는 현상을 나타내었다. $SiO_2$/Si 기판과 Si 기판에 증착된 LSMO 박막의 TCR 값은 약 -2.0 $\sim$ -2.2%를 나타내었다.

$HfO_2$ 박막과 Si 기판사이에 다양한 산화제로 증착한 $Al_{2}O_{3}$ 방지막을 사용한 경우에 대한 고찰

  • 조문주;박홍배;박재후;이석우;황철성;정재학
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2003년도 추계학술대회 발표 논문집
    • /
    • pp.42-44
    • /
    • 2003
  • 최근 logic 소자의 gate oxide로 기존의 $SiO_2$, SiON보다 고유전, 작은 누설전류를 가지는 물질의 개발이 중요한 이슈가 되고 있다. 본 실험실에서는 Si 기판위에 $HfO_2$ 를 바로 증착하는 경우, 기판의 Si 이박막내로 확산하여 유전율이 저하되는 문제점을 인식하고, 기판과 $HfO_2$ 사이에 $AlO_x$를 방지막으로 사용하였다. 이 때, $AlO_x$의 Al precursor 는 TMA 로 고정하고, 산화제로는 $H_2O, O_2$-plasma, O_3$ 를 각각 사용하였다. 모든 $AlO_x/HfO_y$ 박막에서 매우 우수한 누설전류특성을 얻을 수 있었는데, 특히 $O_3$ 를 산화제로 사용한 $AlO_x$ 방지막의 경우 가장 우수한 특성을 보였다. 또한 질소 분위기에서 $800^{\circ}C$ 10 분간 열처리한 후, 방지막을 사용한 모든 경우에서 보다 향상된 열적 안정성을 관찰할 수 있었다.

  • PDF

저압 화학 기상 증착에서의 텅스텐 박막 증착 메카니즘 (Deposition Mechanism of Tungsten thin Film in LPCVD System)

  • 김성훈;송세안
    • 한국진공학회지
    • /
    • 제2권3호
    • /
    • pp.360-367
    • /
    • 1993
  • 텅스텐 박막 증착의 메카니즘을 밝히기 위하여 먼저 SiH4와 WF6의 열분해 반응에 관한 열역학적 결과들과 표면 촉매 반응에 대한 이론적인 결과들을 고찰하였다. 실험적으론 저압 화학기상 증착법을 이용하여 WF6를 SiH4로 환원시켜 텅스텐 박막을 Si(100) 기판위에 증착하였으며 증착반응 중의 기판 표면의 변화를 in-situ로 측정하였다. 증착 메카니즘을 밝히기 위하여 반응기체를 WF6, SiH4, WF6+SiH4, WF6$\longrightarrow$SiH4$\longrightarrow$WF6+SiH4로 달리하여 반응시켰으며 그 때의 박막 특성과 표면 및 단면 형상을 측정하였다. 이론적인 고찰과 실험적인 결과들로부터 텅스텐 박막은 먼저 Si 기판에 의한 WF6의 환원반응으로 인한 증착과 이어서 SiH4에 의한 WF6의 환원으로 증착됨을 밝혔다.

  • PDF