• 제목/요약/키워드: RC 필터

검색결과 59건 처리시간 0.026초

TMS320C542를 이용한 INMARSAT-M Baseband Modem 개발 (INMARSAT-M Baseband Modem development using TMS320C542)

  • 손교훈;배정철;임종근;김재형
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1998년도 추계종합학술대회
    • /
    • pp.257-262
    • /
    • 1998
  • 본 논문에서는 DSP(Digital Signal Processor)를 이용해 INMARSAT-M 위성통신용 단말기 중의 변ㆍ복조부를 설계하였다. R-RC(ROOt Raised Cosine) 필터에 의해 대역제한된 OQPSK 파형의 발생과 디지털 정합필터(Matched filter)를 이용한 OQPSK 복조, 부호율 1/2이고 구속장이 7인 길쌈부호기 및 클록 복구(Clock recovery)의 구현 알고리즘을 C언어와 어셈블리어로 작성하고, 모뎀을 실제 제작하여 변조기능, 복조기능으로 나누어서 동작 특성을 살펴보았다.

  • PDF

AF대용 저지연 FM 검파기에 관한 연구 (A Study on Low Delay FM Detector for AF Band)

  • 김형교;이충웅
    • 대한전자공학회논문지
    • /
    • 제17권6호
    • /
    • pp.24-27
    • /
    • 1980
  • 본 논문에서는 J.Klapper와 E.J. Kratt[1]III에 의하여 제안된 저지연 FM검파기의 일반적인 왜곡해석을 Taylor[2] 반수전개법에 의하여 또한 상기의 저지연 FM검파기에서 사용한 RLC Notch 필터를 동 FM 검파기의 IC화를 고려하여 Twin-Tee RC 능동필터로 대치하고 예상되는 검파신호의 지연시간을 검토하였다.

  • PDF

뇌파 EEG신호 분석 기반의 자동차 움직임 컨트롤 (Movement Control of a Car Based on Analysis of Brain EEG Signal)

  • 최용혁;서승우;권서경;권상은;이은주;고병철
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2017년도 춘계학술발표대회
    • /
    • pp.1088-1090
    • /
    • 2017
  • 최근 국내에서는 상용화된 뇌파기반 인터페이스(BCI) 구현을 위한 연구가 활발히 진행되고 있다. 이에 본 논문에서는 안전한 비침습형 뇌파 측정 방법을 사용하여 뇌전도(EEG)를 측정하고 증폭된 데이터를 사용하여 RC카의 4방향 제어가 가능한 알고리즘을 제안한다. 뇌파측정기로 수집된 데이터 셋은 고속 푸리에 변환을 거쳐 사전 정의된 7가지 뇌파의 필터를 통해 집중도와 이완도를 검출하게 된다. 검출된 데이터는 아두이노 우노에 연결된 원격컨트롤러를 통하여 RC카의 전진 및 후진 제어를 담당한다. 또한 추가로 설치된 자이로센서를 통해 입력된 전자신호는 칼만 필터를 이용하여 좌회전 및 우회전 제어를 담당한다. 훈련된 실험자에 의해 실내 외에서 검출된 뇌파가 각기 다른 특성과 머리 회전만으로 상황을 구분하여 RC카 제어를 할 수 있음을 확인하였다.

2-체널 링-코어 플럭스-게이트 콤파스의 위상검출 회로 설계와 구현에 관한 연구 (Design and Realization of Phase Sensitive Detector Circuitry of Two-Channel Ring-Core Flux-Gate Compass)

  • 임정빈
    • 한국항해항만학회지
    • /
    • 제26권1호
    • /
    • pp.127-136
    • /
    • 2002
  • 항공 대잠수함전에 사용되는 방향주파수분석저장 소노부위 (DIFAR Sonobuoy)에 방위정보를 제공하는 플럭스-게이트 콤파스의 위상감응검출 (PSD) 회로 설계와 구현에 관해서 기술하였다. PSD 회로는 쌍동-T RC 회로망을 갖는 능동형 대역필터로 구성하였다. PSD 회로에 대한 성능실험 결과, 대역통과 필터가 지구자장 방향에 비례하는 2Fe의 2차 고조파 신호를 효과적으로 걸러냄을 확인하였다. 그 결과 방위 신호 정보를 획득할 수 있었다.

새로운 CMOS Floating저항의 설계와 그 응용에 대한연구 (A study on the design of new floating resistor and it′s application)

  • 이영훈
    • 한국컴퓨터정보학회논문지
    • /
    • 제5권3호
    • /
    • pp.76-83
    • /
    • 2000
  • CMOS기술의 발전에 의해 연속신호시스템은 상당한 발전을 가져왔다. 이 논문에서는 새로운 CMOS floating저항을 써서 저역통과필터를 설계하고 PSpice Simulation을 통하여 그 특성이 우수함을 입증하였다. 특히, CMOS로 구성되는 새로운 floating저항은 포화영역에서 동작하도록 구현하였다. 이 방법으로 설계된 저역통과필터는 SC필터보다 구조가 더 간단하므로 IC화 할 때 칩 면적을 감소시킬 수 있다.

  • PDF

Direct Conversion 방식용 프로그래머블 Baseband 필터 설계 (Design of Programmable Baseband Filter for Direct Conversion)

  • 김병욱;신세라;최석우
    • 한국멀티미디어학회논문지
    • /
    • 제10권1호
    • /
    • pp.49-57
    • /
    • 2007
  • 최근 무선통신 분야에서 가격, 소비전력과 칩 면적을 줄이기 위한 CMOS RF 집적화에 관한 연구가 수행되고 있다. 이동통신 단말기 수신단 구조 중 direct conversion 방식은 기존의 super-heterodyne 방식에 비해 IF단이 생략되어 수신단의 구조가 간단하고, RF 필터 등이 제거되어 one chip화가 가능하다는 장점을 갖는다. 그러나 direct conversion 구조는 발진 및 DC offset과 같은 문제점을 갖기 때문에 시스템 전체의 noise figure와 선형성 등을 고려하여 수신단용 필터와 VGA를 설계해야 한다. 본 논문에서는 direct conversion 구조의 이동통신 단말기용 프로그래머블 필터를 설계하였다. 제안된 필터 구조는 GSM, DECT, WCDMA와 같은 서로 다른 통신 방식에 적용할 수 있도록 차단주파수를 가변할 수 있고, RF단에서의 이득 변화에 대해 이득을 조절할 수 있도록 설계하였다. 설계된 프로그래머블 필터는 MOS 트랜지스터의 게이트 전압으로 차단주파수 부근에서 주파수를 조절할 수 있고, 제안된 구조는 필터 이득과 VGA를 이용하여 $27dB{\sim}72dB$까지 3dB 간격으로 이득을 가변할 수 있다.

  • PDF

VDL Mode-2 송·수신기 성능분석 및 협대역 디지털 변조신호 생성 (Performance Analysis of VDL Mode-2 Transceiver and Generation of the Narrow Band Digital Modulated Signals)

  • 김종만;김태식;김인규;김현경
    • 한국항행학회논문지
    • /
    • 제11권1호
    • /
    • pp.9-16
    • /
    • 2007
  • 본 논문에서는 VDL(VHF Digital Link) 모드-2에 적용되는 D8PSK 변조 방식의 비트 오율(BER)을 송 수신기간 채널 필터의 정합여부 그리고 반송파 주파수 및 위상 오프셋에 따른 영향을 분석하였다. 일반적으로 디지털 전송 방식에서는 채널 필터로 Root Raised Cosine 필터를 송신기와 수신기에 모두 적용하여 ISI 경감 효과를 얻는다. 그러나 VDL 모드-2에서는 송신기에만 Raised Cosine 필터를 사용하고 수신기에서는 저역통과필터(LPF)를 사용하기 때문에 ISI 경감 효과는 없으나 스펙트럼 특성은 더 좋아진다. 모의실험 결과 비정합 채널 필터의 사용으로 오류 확률이 약간 증가(1~2dB)함을 확인 하였고, 반송파 위상 오프셋은 비트 오율에 대해 영향이 거의 없으나, 주파수 오프셋의 영향은 심각하다는 결론을 얻었다. 그리고 협대역(Narrow Band) D8PSK 변조 신호를 디지털 방식으로 생성하고 아날로그 방식과 비교하였다.

  • PDF

전기철도에서의 고조파저감장치의 실험적 연구 (A experimental study on harmonic reduction in electric railway)

  • 한문섭;권삼영;김용규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 춘계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.436-438
    • /
    • 2001
  • 국내 BT급전방식의 고조파 문제를 해결하기 위하여 급전말단에 RC 필터를 설치하는 고조파저감장치를 설계 제작하여 그 고조파 저감특성을 실험적으로 입증하였다.

  • PDF

플라이백 컨버터의 EMI 잡음 최소화 (Minimizing EMI Noise on Flyback Converters)

  • 이치환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.21-22
    • /
    • 2015
  • 플라이백 컨버터에서 발생하는 EMI 공통모드 잡음은, 스위치 turn-off에서 1차 측 누설 인덕턴스로 인한 기생 진동과 turn-on에서 발생하는 2차 측 출력회로의 기생 진동으로 구성된다. 차동모드 잡음은 직류전원의 스위칭 전류로 인한 전압 강하 성분으로 나타나며 직류전원 임피이던스에 비례하여 증가한다. 1차 측 기생진동은 느린 속도의 일반 다이오드와 직렬저항 삽입으로, 2차 측기생진동은 정류 다이오드의 RC 스너버로 감소 시킨다. 누설 인덕턴스가 큰 UU코어 EMI 필터가 잡음 감소에 유효함을 보인다.

  • PDF

UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터 (A Low-Power CMOS Continuous-Time Sigma-Delta Modulator for UMTS Receivers)

  • 임진업;최중호
    • 대한전자공학회논문지SD
    • /
    • 제44권8호
    • /
    • pp.65-73
    • /
    • 2007
  • 본 논문에서는 UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터에 대해 논한다. 저 전력 동작수행을 위한 연속 시간 모듈레이터의 루프 필터는 선형성이 우수하고, 튜닝 회로가 비교적 간단한 active-RC 필터로 구성하였다. 본 모듈레이터의 구조는 전력 효율을 높이기 위해 24의 OSR (Oversampling Ratio)의 3차 4비트 단일 루프로 구성하였고, 초과 루프 지연 시간에 의한 성능 저하를 방지하기 위해 반주기 지연 제환 경로를 추가하였다. 제작한 회로의 SNR, SNDR, Dynamic range는 각각 71dB, 65dB, 74dB로 측정되었다. 설계한 연속-시간 시그마-델타 모듈레이터는 0.18-um CMOS 표준공정으로 제작하였고, 1.8V의 단일 전원 전압에서 15mW의 전력을 소모한다.