• 제목/요약/키워드: Phase Locked Loop (PLL)

검색결과 415건 처리시간 0.029초

이중루프 PLL을 이용한 IMT-2000용 저 위상잡음 주파수 합성기의 설계 및 제작 (A Design and Fabrication of Low Phase Noise Frequency Synthesizer Using Dual Loop PLL)

  • 김광선;최현철
    • 한국통신학회논문지
    • /
    • 제27권2C호
    • /
    • pp.191-200
    • /
    • 2002
  • 본 논문에서는 이중 루프 PLL을 이용한 IMT-2000용 주파수 합성기를 설계 및 제작하였다. 위상잡음 특성을 개선하기 위해서 기준 루프와 두 개의 루프로 나누고 기준루프에는 변형 클램프 형태의 전압제어 발진기와 루프 필터를 최적화 함으로서 위상잡음을 개선하고 메인 루프에는 동축형 유전체 공진기를 사용한 전압제어 발진기와 위상 검출기로 SPD(Sampling Phase Detector)를 사용함으로서 분주기의 사용을 없애고 개루프 이득을 크게 함으로서 위상잡음 특성을 개선하였다. 이렇게 제작된 주파수 합성기는 1.81GHz의 중심주파수에 가변범위는 158.5MHz이고 위상잡음은 100kHz offset에서 -120..66dB로 우수한 특성을 나타내었다.

Simple Sensorless Control of Interior Permanent Magnet Synchronous Motor Using PLL Based on Extended EMF

  • Han, Dong Yeob;Cho, Yongsoo;Lee, Kyo-Beum
    • Journal of Electrical Engineering and Technology
    • /
    • 제12권2호
    • /
    • pp.711-717
    • /
    • 2017
  • This paper proposes an improved sensorless control to estimate the rotor position of an interior permanent magnet synchronous motor. A phase-locked loop (PLL) is used to obtain the phase angle of the grid. The rotor position can be estimated using a PLL based on extended electromotive force (EEMF) because the EEMF contains information about the rotor position. The proposed method can reduce the burden of calculation. Therefore, the control period is decreased. The simulation and experimental results confirm the effectiveness and performance of the proposed method.

디지털 PLL을 이용한 ATS 지상자 코일 Q 측정장치 개발 (Q Factor Measurement System for a ATS Coil Using Digital Phase Locked Loop)

  • 김기택;임기택;최정용;김봉택
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2000년도 춘계학술대회 논문집
    • /
    • pp.368-375
    • /
    • 2000
  • For safety reason ATS(Automatic Train Stop) system is being used, which is a kind of communication system with a feedback amplifier and a transformer on the train and wayside coils. The coils are highly resonant LC circuits, also have very high Q(Quality) factors. The Q factors of wayside ATS coils are to be maintained high enough for the amplifier to operate reliably. In this paper a novel Q measurement system is proposed. The system measures the resonant frequency and the bandwidth of the ATS coils, by controlling the phase difference between the transformer and the coil using digital PLL(Phase Locked Loop). The overall configuration and algorithms of the proposed system and the digital PLL control schemes are presented in details. The experimental waveforms are shown to verify the system performances.

  • PDF

저전력 저잡음 클록 합성기 PLL 설계 (Design of a Low-Power Low-Noise Clock Synthesizer PLL)

  • 박준규;심현철;박종태;유종근
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년 학술대회 논문집 정보 및 제어부문
    • /
    • pp.479-481
    • /
    • 2006
  • This paper describes a 2.5V, 320MHz low-noise and low-power Phase Locked Loop(PLL) using a noise-rejected Voltage Controlled ring Oscillator(VCO) fabricated in a TSMC 0.25um CMOS technology. In order to improve the power consumption and oscillation frequency of the PLL, The VCO consist of three-stage fully differential delay cells that can obtain the characteristic of high speed, low power and low phase noise. The VCO operates at 7MHz -670MHz. The oscillator consumes l.58mA from a 320MHz frequency and 2.5V supply. When the PLL with fully-differential ring VCO is locked 320MHz, the jitter and phase noise measured 26ps (rms), 157ps (p-p) and -97.09dB at 100kHz offset. We introduce and analysis the conditions in which ring VCO can oscillate for low-power operation.

  • PDF

전원사고 시 3상 계통연계 인버터의 전원 전압 고속 검출 방법 (High Speed Grid Voltage Detection Method for 3 Phase Grid-Connected Inverter during Grid Faults)

  • 최형진;송승호;정승기;최주엽;최익
    • 한국태양에너지학회 논문집
    • /
    • 제29권5호
    • /
    • pp.65-72
    • /
    • 2009
  • The new method is proposed to improve high speed detection of grid voltage phase and magnitude during a voltage dip due to a grid faults. Usually, A LPF(Low Pass Filter) is used in the feedback loop of PLL (Phase Locked Loop) system because the measured grid voltage contains harmonic distortions and sensor noises. so, a new design method of the loop gain of the PI -type controller in the PLL system is proposed with the consideration of the dynamics of the LPF. As a result, a better transient response can be obtained with the proposed design method. The LPF frequency and PI controller gain are designed in coordination according to the steady state and dynamic performance requirement. This paper shows the feasibility and the usefulness of the proposed methods through the computer simulation and the lab-scale experiments.

다중경로 페이딩 채널하에서 PLL이득에 따른 DS/SS시스템의 성능분석 (Performance Analysis of DS/SS System with PLL Gain in the Multipath Fading Channel)

  • Kang, Chan-Seok;Park, Jin-Soo
    • 대한전자공학회논문지TE
    • /
    • 제37권5호
    • /
    • pp.77-84
    • /
    • 2000
  • 본 논문에서는 광범위한 이동통신채널환경에 적용할 수 있는 나카가미-m 페이딩 채널로 다중경로 페이딩 채널을 모델화하고, 수신신호와 수신기 내의 PLL(Phase Locked Loop)에서 발생된 참조신호와의 위상차를 위상에러로 가정하고 이러한 에러를 보정하기 위해 PLL을 이용한 새로운 RAKE수신기를 제안하였으며, 제안된 수신기로부터, RAKE수신기의 브랜치수 L, MIP(Multipath Intensity Profile)의 지수감소율 δ, PLL의 이득 γ/sub n/에 따른 DS/SS(Direct Sequence/spread Spectrum) 시스템의 성능을 분석하였다. 그 결과, 제안된 RAKE수신기의 L이 증가되고, 5가 감소할수록 시스템의 성능이 개선되었으며 또한 PLL이득이 30㏈가 되었을 때 위상이 일치하게 되어 완전동기된 시스템과 동일한 성능을 나타냈다. 따라서 제안된 RAKE수신기로 위상에러를 보정할 수 있고, 수신기 내의 PLL에서 요구되는 이득의 상한이 30㏈임을 입증하였다.

  • PDF

PSPICE에 사용되는 위상동기루프 매크로모델에 관한 연구 (A Study on the Phase Locked Loop Macromodel for PSPICE)

  • 김경월;김학선;홍신남;이형재
    • 한국통신학회논문지
    • /
    • 제19권9호
    • /
    • pp.1692-1701
    • /
    • 1994
  • 이미 상용화된 시뮬레이터인 PSPICE의 기본적인 변형없이 새로운 소자나 시스템을 시뮬레이션하는데 있어 유용한 설계기법인 매크로모델링 기법을 이용하여 위상동기루프를 설계하였다. 위상동기루프는 위상 검출기와 전압제어 발진기, 루프 필터로 이루어져 있고, 이 중 위상 검출기와 전압제어 발진기를 매크로모델링 하였다. 루프 필터단은 외부에서 연결하도록 되어 있으며, 본 논문에서는 간단한 RC 저역통과 필터를 사용하였다. LM565CN PLL의 데이타 시트를 기준으로 설계한 매크로모델 파라미터로 시뮬레이션한 결과, 자유발진 주파수 2.5KHz에서 upper lock range와 lower lock range는 각각 1138Hz, 1500Hz였고, upper capture range와 lower capture range는 563Hz, 437Hz였다. 또한 실험결과와 시뮬레이션 결과가 일치함을 확인하였다.

  • PDF

An 128-phase PLL using interpolation technique

  • Hayun Chung;Jeong, Deog-kyoon;Kim, Wonchan
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제3권4호
    • /
    • pp.181-187
    • /
    • 2003
  • This paper presents an 125MHz, 128-phase phase-locked loop using interpolation technique for digital timing recovery. To reduce the power consumption and chip area, phase interpolation was performed over only selected windows, instead of overall period. Four clocks were used for phase interpolation to avoid the output jitter increase due to the interpolation clock (clock used for phase interpolation) switching. Also, the output clock was fed back to finite-state machine (FSM) where the multiplexer selection signals are generated to eliminate the possible output glitches. The PLL implemented in a $0.25\mu\textrm{m}$ CMOS process and dissipates 80mW at 2.5V supply and occupies $0.84\textrm{mm}^2.

세 개의 부궤환 루프를 가진 저잡음 위상고정루프 (A Low Noise Phase Locked Loop with Three Negative Feedback Loops)

  • 최영식
    • 한국정보전자통신기술학회논문지
    • /
    • 제16권4호
    • /
    • pp.167-172
    • /
    • 2023
  • 본 논문에서는 3개의 부궤환 루프를 가진 저잡음 위상고정루프를 제안하였다. 기존 구조의 위상고정루프는 하나의 부궤환 루프로 구성되어 있어 잡음 특성 개선이 쉽지 않다. 추가된 부궤환 루프는 지터 특성을 결정하는 전압제어발진기의 입력 전압 크기를 줄여주는 역할을 하여 기존 구조로 쉽지 않은 잡음 특성 개선을 가능하게 해준다. 시뮬레이션 결과는 부궤환 루프가 추가될 때마다 지터 특성이 개선되는 것을 보여주고 있다. 전력의 경우 10% 정도 약간 상승하게 되지만, 지터 특성은 2배 정도 개선된다. 제안된 위상고정루프는 1.8V 180nm CMOS 공정을 이용하여 Hspice로 시뮬레이션 하였다.

PLL Synthesizer를 이용한 새로운 FM 회로 설계 및 제작 (Design and Implementation of a Novel Frequency Modulation Circuit using Phase Locked Synthesizer)

  • 양승식;이종환;염경환
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.224-228
    • /
    • 2003
  • In this paper, for phase lock loop(PLL) synthesizer, we introduce a novel but simple and low cost frequency modulation(FM) circuit of a flat peak frequency deviation for modulation signal from high to very low frequency penetrating into the loop-bandwidth of PLL. The FM circuit was basically designed to compensate an amount of feedback of the loop filter in PLL. The circuit also includes the capability of the adjustment of peak frequency deviation and blocking the interference with the loop filter. The designed circuit was successfully implemented and showed the flat frequency deviation as expected in the design.

  • PDF