• 제목/요약/키워드: PLL IC

검색결과 35건 처리시간 0.037초

전력선 통신용 재변조방식의 BPSK복조기 실현에 관한연구 (A Study on the Implementation of BPSK Demodulator with Remodulation Method for Power Line Carrier Communication)

  • 오상기;나채동;진달복
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제8권4호
    • /
    • pp.38-45
    • /
    • 1994
  • 본 논문에서는 신호감쇄 및 연집잡음(burst noise)이 존재하는 전력선 반송 채널에서 디지틀 데이터를 복조하기 위한 BPSK(Binary Phase Shift Keying) 복조기의 설계에 대하여 논한다. 이러한 BPSK 복조기의 실현에 있어서 반송파 동기호로는 소형화 및 안정화가 요구되며, 입력주파수의 변동에 대해서 낮은 위상 오차가 필요하게 된다. 이와 같은 요구조건을 만족하기 위해서 본 논문에서는 반송주파수가 10.4[kHz]이고, 전송속도가 110[bps]인 재변조방식의 BPSK 복조기를 설계 제작하였다. 설계 제작한 반송파 동기회로는 기존의 아날로그 소자로 구성되었던 승산기(multiplier) 및 지연회로를 PLL(Phase Locked Loop) IC로 대치하여 소형화 및 안정성을 확보하였으며, PLL회로 설계시에 주위온도 등을 고려하여 주파수 인입범위를 $\pm$4[kHz], 정상위상오차를 $\pm$60로 설정하였다. 기능시험 결과로부터, BPSK 복조기의 동작기능은 정상상태에서 설계조건에 만족함을 알 수 있었다.

  • PDF

동기신호 최적화 기법을 통한 고품위급 모니터의 디지털 신호처리회로 구현 (English Digital Signal Processing Circuit in HD Monitor using Synchronization Signal Optimization)

  • 천성렬;김익환;이호근;하영호
    • 한국통신학회논문지
    • /
    • 제28권11C호
    • /
    • pp.1152-1160
    • /
    • 2003
  • 본 논문에서는 다양한 해상도의 신호 입력을 지원하는 고품위급 모니터의 디지털 신호처리 회로를 제안한다. 기존의 디지털 회로에서 ADC(Analog to Digital Convertor)와 VDP(Video Display Processor)로부터 발생하는 내부 디지털 PLL(Phase-locked Loop)의 낮은 성능과 IC의 내부 편차문제, 모듈간의 상이한 전압 차이 때문에, 다양한 입력 신호에서 안정된 동기신호 처리를 할 수 없는 문제가 있었다. 이를 해결하기 위해서 다양한 해상도의 신호 입력으로부터 동기 신호들의 규칙성을 이용하여 동기 신호를 관리하면서 시스템의 간섭을 최소화하는 동기신호 최적화 기법을 제안하였다. 제안한 방법을 적용한 결과 다양한 해상도에서 안정적으로 동기신호를 처리함으로써 여러 모드의 입력신호에 대응할 수 있었다.

PCS 대역 송신용 CMOS RF/IF 단일 칩 설계 (Design of a CMOS Tx RF/IF Single Chip for PCS Band Applications)

  • 문요섭;권덕기;금거성;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.236-244
    • /
    • 2003
  • 본 논문에서는 기존에 값비싼 BiCMOS 공정으로 주로 구현되던 이동통신 단말기용 RF단 및 IF단 회로들을 CMOS 회로로 설계하고, 최종적으로 PCS 대역 송신용 CMOS RF/IF 단일 칩을 설계하였다. 설계된 회로는 IF PLL 주파수합성기, IF Mixer, VGA등을 포함하는 IF 단과, SSB RF Mixer 블록과 구동 증폭기를 포함하는 RF 단으로 구성되며, 디지털 베이스밴드와 전력증폭기 사이에 필요한 모든 신호처리를 수행한다. 설계된 IF PLL 주파수합성기는 100kHz의 옵셋 주파수에서 -114dBc/Hz의 위상잡음 특성을 보이며, lock time은 $300{\mu}s$보다 작고, 3V 전원에서 약 5.3mA의 전류를 소모한다. IF Mixer 블록은 3.6dB의 변환이득과 -11.3dBm의 OIP3 특성을 보이며, 3V 전원에서 약 5.3mA의 전류를 소모한다. VGA는 모든 이득 설정시 3dB 주파수가 250MHz 보다 크며, 약 10mA의 전류를 소모한다. 설계된 RF단 회로는 14.93dB의 이득, 6.97dBm의 OIP3, 35dBc의 image 억압, 31dBc의 carrier 억압 등의 특성을 보이며, 약 63.4mA의 전류를 소모한다. 설계된 회로는 현재 $0.35{\mu}m$ CMOS 공정으로 IC 제작 중에 있다. 전체 칩의 면적은 $1.6㎜{\times}3.5㎜$이고 전류소모는 84mA이다.

  • PDF

A VLSI DESIGN OF CD SIGNAL PROCESSOR for High-Speed CD-ROM

  • Kim, Jae-Won;Kim, Jae-Seok;Lee, Jaeshin
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.1296-1299
    • /
    • 2002
  • We implemented a CD signal processor operated on a CAV 48-speed CD-ROM drive into a VLSI. The CD signal processor is a mixed mode monolithic IC including servo-processor, data recovery, data-processor, and I-bit DAC. For servo signal processing, we included a DSP core, while, for CAV mode playback, we adopted a PLL with a wide recovery range. Data processor (DP) was designed to meet the yellow book specification.[2]So, the DP block consists of EFM demodulator, C1/C2 ECC block, audio processor and a block transferring data to an ATAPI chip. A modified Euclid's algorithm was used as a key equation solver for the ECC block To achieve the high-speed decoding, the RS decoder is operated by a pipelined method. Audio playability is increased by playing a CD-DA disc at the speed of 12X or 16X. For this, subcode sync and data are processed in the same way as main data processing. The overall performance of IC is verified by measuring a transfer rate from the innermost area of disc to the outermost area. At 48-speed, the operating frequency is 210 ㎒, and this chip is fabricated by 0.35 um STD90 cell library of Samsung Electronics.

  • PDF

압전트랜스를 이용한 고효율 CCFL 인버터 시스템 설계 (Developing the High Efficient Inverter Using Piezo Electronic Transformer)

  • 이영규;주성준;이병훈;홍순길
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 B
    • /
    • pp.1199-1201
    • /
    • 2002
  • Today, the ceramic transformer becomes widely used for the TFT LCD backlight inverter system thanks to its high efficiency and small size. In this paper, a high efficient inverter system for cold cathode flourescent lamp (CCFL) including PLL controller for tuning the PWM frequency to the frequency that the efficiency of the inverter system becomes maximum is proposed. The control IC implementing this feature will be released by Interpion Co. Ltd. in May 2002.

  • PDF

온 칩 수정발진기를 위한 CMOS 온도 제어회로 (A CMOS Temperature Control Circuit for Direct Mounting of Quartz Crystal on a PLL Chip)

  • 박철영
    • 한국산업정보학회논문지
    • /
    • 제12권2호
    • /
    • pp.79-84
    • /
    • 2007
  • 본 논문에서는 CMOS를 이용한 온도 제어회로를 MOSIS의 0.25um-3.3V CMOS 설계규칙에 따라 설계하고 SPICE 시뮬레이션과 실험을 통하여 성능을 검토하였다. 설계된 회로는 $0^{\circ}C{\sim}150^{\circ}C$의 온도 범위에 대하여 출력 전압이 약 $13mV/^{\circ}C$로 변화하며 좋은 온도 선형성을 나타내었다. 또한, 바이어스 전압을 변화시키면 온도변화에 대한 출력전압의 변화량을 조정할 수 있다. 제안된 회로는 온 칩 수정발진회로의 설계 등에 유용하게 사용될 수 있을 것으로 기대된다.

  • PDF

MAC 방식 TV 시스템용 IC의 설계 - III. 신호 및 클럭 복원기 (VLSIs for the MAC TV System - Part III. A Data and Clock Recovery Circuit)

  • 문용;정덕균
    • 전자공학회논문지B
    • /
    • 제32B권12호
    • /
    • pp.1644-1651
    • /
    • 1995
  • A data and clock recovery integrated circuit for MAC (Multiplexed Analog Component) TV standard is described. The chip performs the recovery of a system clock from a digitally encoded voice signal, clamping of a video signal for DC-level restoration, and precise gain control of a video signal in the presence of a large amplitude variation. A PLL (Phase Locked Loop) is used for timing recovery and a new gain control circuit is proposed which enhances its accuracy and dynamic range by employing two identical four-quadrant analog multipliers. The chip is designed in full custom with 1.5um BiCMOS technology, and layout verification is completed by post-simulation with the extracted circuit.

  • PDF

작은 출력 전압 리플과 연속 전도모드에서 고정된 스위칭 주파수를 가지는 히스테리틱 벅 변환기 설계 (Design of Hysteretic Buck Converter with A Low Output Ripple Voltage and Fixed Switching Frequency in CCM)

  • 정태진;조용민;이태헌;윤광섭
    • 전자공학회논문지
    • /
    • 제52권6호
    • /
    • pp.50-56
    • /
    • 2015
  • 본 논문에서는 모바일 응용에 적합한 고효율의 빠른 응답 특성을 가지는 히스테리틱 벅 변환기를 제안한다. 기존 히스테리틱 변환기의 문제점인 큰 출력 전압 리플과 작은 용량의 전력 인덕터 사용의 어려움을 삼각파 신호 발생기를 통해 해결하였다. 그리고 부하 전류에 따라 가변하는 스위칭 주파수를 PLL(Phase Locked Loop)구조를 사용하여 일정하게 함으로써 주변 IC에 미치는 EMI(Electro Magnetic Interference)잡음을 최소화 하였다. 이 회로는 BCDMOS 0.35um 2-poly 4-metal 공정으로 제작되었으며, 측정 결과 입력전압 3.7V, 출력전압 1.2V 부하 전류 50~500mA 범위에서 20mV 이하의 출력 전압 리플을 나타내며 170mA 이상의 부하 전류를 구동하는 경우 2MHz의 고정된 스위칭 주파수에서 동작하였다.

Zero-Crossing 복조기를 위한 $0.5{\mu}m$ CMOS FM 라디오 수신기 (A $0.5{\mu}m$ CMOS FM Radio Receiver For Zero-Crossing Demodulator)

  • 김성웅;김영식
    • 대한전자공학회논문지SD
    • /
    • 제47권2호
    • /
    • pp.100-105
    • /
    • 2010
  • 본 논문에서는 Zero-Crossing 복조기에 적합한 88MHz에서 108MHz 대역 FM 라디오 수신기를 $0.5{\mu}m$ CMOS 공정을 이용하여 설계 및 제작하였다. 본 수신기는 Low-IF 구조를 기초로 설계되었으며, Low-Noise Amplifier (LNA), Down-Conversion Mixer, Phase locked loop (PLL), Low-pass filter (LPF), 비교기를 포함하는 RF/Analog 집적회로로 개발되었다. 측정결과 LNA와 Mixer를 포함하는 RF Block은 23.2dB의 변환 이득과 입력 PldB는 -14dBm였고 전체 잡음지수는 15 dB로 나타났다. IF단 LPF와 비교기를 포함하는 Analog Block은 89dB 이상의 전압 이득을 가지고, IC내부의 레지스터를 제어하여 600KHz에서 1.3MHz까지 100KHz 단위로 Passband 대역를 조절할 수 있도록 설계되었다. 설계된 수신기는 4.5V에서 동작하며, 전체 전류 소모는 15.3 mA로 68.85mW의 전력을 소모한다. 실험결과 성공적으로 FM 라디오 신호를 수신할 수 있었다.

LiDAR 시스템용 절대시간 측정을 위한 위상고정루프 기반 시간 디지털 변환기 설계 (Design of Phase Locked Loop (PLL) based Time to Digital Converter for LiDAR System with Measurement of Absolute Time Difference)

  • 유상선
    • 한국정보통신학회논문지
    • /
    • 제25권5호
    • /
    • pp.677-684
    • /
    • 2021
  • 본 논문은 절대 시간 측정 가능한 시간 디지털 변환기에 대한 논문으로 제안하는 시간 디지털 변환기는 0.18-um CMOS 공정을 이용하여 설계 되었고 IC로 제작하여 검증하였다. 설계된 시간 디지털 변환기는 라이다 시스템에 적용하기 위하여 긴 측정시간과 절대적인 50ps를 측정할 수 있어야하는데 위상고정루프의 625MHz 클록을 기준클록으로 사용하기 때문에 절대시간의 측정이 가능하며 디지털 보정회로를 이용하여 어떤 상황에서 든 50ps의 분해능을 가질 수 있다. 기준클록을 카운터하여 큰 시간 단위의 측정을 할 수 있어 최대 800ns의 시간이 측정가능하고 딜레이 체인을 이용하여 정밀한 시간 값을 측정 할 수 있다. 결과적으로 제작된 시간 디지털 변환기는 50ps 단위로 시간을 측정할 수 있는데 최대 오차는 INL 0.8-LSB정도이며 1.8V 인가전압에 전력 소모는 약 70mW 정도이다.