• 제목/요약/키워드: PLL

검색결과 951건 처리시간 0.023초

디지털 위상고정루프를 이용한 ESK복조기의 설계 및 성능 분석 (Analysis and design of a FSK Demodulator with Digital Phase Locked Loop)

  • 김성철;송인근
    • 한국정보통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.194-200
    • /
    • 2003
  • 본 논문에서는 주파수 도약 대역확산시스템에서 널리 적용되는 FSK복조기를 설계하고 실험 결과를 분석하였다. FSK 복조회로에 있어서 가장 중요한 부분인 ADPLL의 성능을 소프트웨어를 이용하여 분석하였다. 이 분석을 토대로 Altera사에서 제공하는 Maxplus-II 툴을 이용하여 각 구성 회로를 설계하였으며 EPM7064SLC44-10 chip으로 집적화 하였다. 시뮬레이션 결과와 구현된 회로의 특성을 비교 분석하였다. 결과에 있어서 PLL의 시상수는 약 2${\mu}\textrm{s}$의 차이가 발생하였다. 이 차이는 FSK복조회로에 있어서는 큰 영향을 주지 않는다. 실험결과를 보면 FSK 변조된 신호는 기준 신호와 위상 차가 180$^{\circ}$인 경우에도 설계된 회로에 의해 잘 복조 됨을 관찰할 수 있었다.

Decoupling of the Secondary Saliencies in Sensorless PMSM Drives using Repetitive Control in the Angle Domain

  • Wu, Chun;Chen, Zhe;Qi, Rong;Kennel, Ralph
    • Journal of Power Electronics
    • /
    • 제16권4호
    • /
    • pp.1375-1386
    • /
    • 2016
  • To decouple the secondary saliencies in sensorless permanent magnet synchronous machine (PMSM) drives, a repetitive control (RC) in the angle domain is proposed. In this paper, the inductance model of a concentrated windings surface-mounted PMSM (cwSPMSM) with strong secondary saliencies is developed. Due to the secondary saliencies, the estimated position contains harmonic disturbances that are periodic relative to the angular position. Through a transformation from the time domain to the angle domain, these varying frequency disturbances can be treated as constant periodic disturbances. The proposed angle-domain RC is plugged into an existing phase-locked loop (PLL) and utilizes the error of the PLL to generate signals to suppress these periodic disturbances. A stability analysis and parameter design guidelines of the RC are addressed in detail. Finally, the proposed method is carried out on a cwSPMSM drive test-bench. The effectiveness and accuracy are verified by experimental results.

초음파발생회로의 고효율성과 안정성에 대한 연구 (A Study of the High Efficiency and Stability in Ultrasonic Generation circuit)

  • 이선희
    • 조명전기설비학회논문지
    • /
    • 제14권2호
    • /
    • pp.46-51
    • /
    • 2000
  • 초음파의 안정한 발생은 주로 고주파의 에너지변환효율과 부하변화에도 안정된 출력을 얻을수 있는 요인에 의존한다, 본 논문에서는 고효율과 안정성을 갖는 초음파발생회로의 모델을 제시하고 설계하였다. 방법으로는 부하의 전압,전류의 위상차를 검출하여 발진주파수를 PLL에 의해 추종하게 하였고 출력단 전압과 전류흘 검출하는 방식으로 Multiplier를 사용해서 출력에 비례하는 신호를 얻어 사역폭을 조절해서 부하변화에도 출력이 안정되게 설계하고 회로의 해석결과를 시뮬레이션과 실험을 통해 확인하였다.

  • PDF

태양광 분산형 최대전력점 추적 제어를 위한 고전압 게이트 드라이버 설계 (A Design of Gate Driver Circuits in DMPPT Control for Photovoltaic System)

  • 김민기;임신일
    • 한국산업정보학회논문지
    • /
    • 제19권3호
    • /
    • pp.25-30
    • /
    • 2014
  • 본 논문에서는 태양광시스템의 분산형 최대 전력점 추적(DMPPT)을 제어하는 게이트 드라이버 회로를 설계하였다. 그림자가 생긴 모듈에서도 최대 전력점을 추적할 수 있는 분산형 방식(DMPPT) 방식을 구현 하였으며, 각각의 모듈 내부에 DC-DC 변환기를 구동하기 위한 고전압 게이트 구동회로를 설계하였다. 태양광 시스템의 내부는 12비트 ADC, PLL, 게이트 드라이버가 내장 되어 있다. 게이트 드라이버의 하이 사이드 레벨 쉬프터에 숏-펄스 발생기를 추가하여 전력소모와 소자가 받는 스트레스를 줄였다. BCDMOS 0.35um 공정을 사용하여 구현하였으며 최대 2A 전류를 감달 할 수 있고, 태양 광 전압 최대 50V까지 받을 수 있도록 설계하였다.

전압 제어 임피던스 변환기를 이용한 전원주파수 적응형 능동 전력 필터의 구현 (An Implementation of Active Power Filler that Adopts to a Frequency Variation using the VCGIC(Voltage Controlled Generalized Impedance Converter)

  • 장목순;김상훈;이후찬;박종연
    • 조명전기설비학회논문지
    • /
    • 제20권8호
    • /
    • pp.88-95
    • /
    • 2006
  • 본 논문은 분산전원의 주파수 변동에 적응하는 아날로그형의 능동 전력 필터를 제안하였다. 주파수 변동이 심한 분산전원에서 비선형부하에 의해 발생한 고조파의 제거를 위해 전원의 고조파 전류와 주파수가 같고 위상차가 $180[^{\circ}]$인 보상 전류를 투입함으로써 전원의 고조파를 제거하였다. 이때 보상전류의 생성을 위한 기준전류 검출회로는 변동하는 전원 주파수를 추적하고 적응하도록 PLL과 VCGIC(Voltage Controlled Generalized Impedance Converter)를 사용하였다. 시뮬레이션과 실험을 통해 제안된 시스템이 주파수가 변동하는 분산전원의 고조파 전류를 효과적으로 제거함을 증명하였다.

고주파 데이터 전송을 위한 송수신기 설계 (The Design of Transceiver for High Frequency Data Transmission)

  • 최준수;윤호군;허창우
    • 한국정보통신학회논문지
    • /
    • 제5권7호
    • /
    • pp.1326-1331
    • /
    • 2001
  • 본 논문에서는 데이터 전송용 특정 소출력 무선국용 무선기기의 송수신판의 회로를 설계하고 제작하여 특성을 측정 하였다. 주파수 대역은 424.7~424.95MHz이고, 반이중(Half Duplex Communication) 통신방식, PLL Synthesized, 20 채널1, 12.5kHz 채널 대역폭 그리고 FSK Modulation/Demodulation 방식을 사용하였다. 송신단은 저잡음 증폭기와 전력증폭기를 사용하여 10mW의 출력으로 설계하였고, 발생되는 스퓨리어스를 감쇄시키기 위해 저역통과필터와 공진 회로로 구성하였다. 수신단은 이중 변환방식을 사용하였다. 설계한 결과, 송신단의 출력은 9.71dBm, 스퓨리어스특성 47dBc 그리고 수신단은 감도가 -1130Bm에서 지터가 $\pm$12.3%로 나타났다.

  • PDF

2 Hall-ICs를 이용한 Slotless PM Brushless DC Motor의 정밀속도제어를 위한 PLL 제어방식 (PLL Control Method for Precise Speed Control of Slotless PM Brushless DC Motor Using 2 Hall-ICs)

  • 우무선;윤용호;이태원;원충연;최유영
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(2)
    • /
    • pp.665-669
    • /
    • 2004
  • Generally, Slotless PM BLDC drive system is necessary that the three Hall-ICs evenly be distributed around the stator circumference and encoder be installed in case of the 3 phase motor. So, the Hall-ICs are set up in this motor to detect the main flux from the rotor, and the output signal from Hall-ICs is used to drive a power transistor to control the winding current. However, instead of using three Hall-ICs and encoder, we used only two Hall-ICs for the permanent magnet rotor position and for the speed feedback signals, and also for a microcontroller of 16-bit type (80C196KC) with the 3 phase Slotless PM BLDC whose six stator and two rotor designed. Two Hall-IC Hc and $H_B$ are placed on the endplate at 120 degree intervals, and with these elements, we can estimate information of the others phase in sequence through a rotating rotor.

  • PDF

Ordered Fragmentation of pDNA induced by PEG-PLL block copolymer -Correlation between Condensation degree and Biological Activity by Cell-Free System-

  • Osada, Kensuke;Doi, Motoyoshi;Shiotani, Tomonori;Yamasaki, Yuichi;Kataoka, Kazunori
    • 한국고분자학회:학술대회논문집
    • /
    • 한국고분자학회 2006년도 IUPAC International Symposium on Advanced Polymers for Emerging Technologies
    • /
    • pp.254-254
    • /
    • 2006
  • The sensitivity of plasmid DNA (pDNA) to S1 nuclease, an enzyme to cleave a single-strand DNA, was dramatically modulated through a supramolecular assembly (polyion complex micelle) with a synthetic block copolymer, poly(ethylene glycol)-b-poly(L-lysine) (PEG-PLL). The pDNA condensed in stoichiometric charge ratio was cleaved into 7 fragments each being 10/12, 9/12, 8/12, 6/12, 4/12, 3/12, and 2/12 of the original DNA length, on the other hand, the pDNA condensed in higher charge ratios (>4), were digested into non-specific manner. Condensation of the pDNA was investigated from two viewpoints that how does the rigid DNA molecules fold and condense and how does the condensation influence their biological activity.

  • PDF

51.84Mbps VDSL QAM 수신기를 위한 통과대역 디지털 심볼 클록 복원방식 (Passband Digital Symbol Clock Recovery Scheme for 51.84Mbps VDSL QAM Receiver)

  • 이재호;김재원;정항근;정진균
    • 전자공학회논문지SC
    • /
    • 제37권2호
    • /
    • pp.77-84
    • /
    • 2000
  • 본 논문에서는 51.84Mbps의 전송 속도를 갖고, 16-QAM 변조방식을 사용하는 VDSL(고속 디지털 가입자 루프) 시스템에서, 전송 신호 주파수 스펙트럼의 밴드-에지 성분을 최대화함으로써 심볼 클록(12.96㎒)을 복원하는 방식에 대해 논의한다〔1〕. 디지털 방식의 PLL에서 여러 가지 특성들이 조사되었으며, NCO(Numerically Controlled Oscillator)에서 사용하는 룩-업 테이블의 효율적인 설계 방식을 제시하였다.

  • PDF

FPGA를 이용한 CDMA 디지털 트랜시버의 구현 (Implementation of CDMA Digital Transceiver using the FPGA)

  • 이창희;이영훈
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권4호
    • /
    • pp.115-120
    • /
    • 2002
  • 본 논문은 Field Programmable Gate Array (FPGA)와 디지털 신호처리 소자를 이용한 IS-95 CDMA신호 처리기 FPGA와 고속의 ADC/DAC를 이용한 기저대역과 중간주파수(IF)의 디지털 변환기 그리고 주파수 상·하향 변환기를 구현하였다. IS-95 CDMA 채널 처리기는 짧은 PN 코드 발생기와 왈쉬 코드 발생기로 파일롯 채널의 신호를 발생시킨다. 디지털 IF는 FPGA, 디지털 송·수신 신호처리 소자와 고속의 ADC/DAC로 구성하였다. 주파수 상·하향 변환기는 필터, 믹서, 디지털 감쇠기와 PLL로 구성되어 중간주파수(IF)와 RF 주파수를 변환하였다. 이 구현된 시스템은 IS-95 CDMA 기지국 장비 등에 장착할 수 있다.

  • PDF